一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

TVM中schedule介紹

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2022-02-08 17:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:安平博,Xilinx高級工程師;來源:AI加速微信公眾號

Schedule是和硬件體系結(jié)構(gòu)相關(guān)的一些列優(yōu)化,Halide在其文章中對其做了以下定義:

1 When and where should be the value at each coordinate in each function be computed?

2 Where should they be stored?

3 How long are values cached and communicated across multiple consumers, and when are they independently recomputed by each?

第一條是描述了數(shù)據(jù)計算順序?qū)π阅艿挠绊懀诙l是數(shù)據(jù)的存儲位置對性能影響,最后一條是多線程處理過程中,不同線程數(shù)據(jù)應(yīng)該如何進行交互。

參考文章:https://zhuanlan.zhihu.com/p/94846767,常用的shcedule有:

1 cache_read

將數(shù)據(jù)存儲到片上緩存,減少訪問數(shù)據(jù)時間。

2 cache_write

將結(jié)果寫入片上緩存,然后再寫入片外緩存。當(dāng)然這里的片上和片外并不是絕對的概念,也可以理解為不同層次的存儲結(jié)構(gòu)。

3 set_scope

為數(shù)據(jù)指定存儲位置,相比于cache_read和cache_write提供了更靈活的指定數(shù)據(jù)存儲方式。本質(zhì)上是相同的。

4 storage_align

在我看的文章中,storage_align是針對GPU shared memory的一個優(yōu)化,目的是為了減少同一個bank的訪問沖突。在GPU中shared memory被分割成多個bank,這些bank可以被獨立線程同時訪問。Storage_align就是為了將數(shù)據(jù)和bank大小匹配,減少bank conflict的發(fā)生。AI芯片中也有類似的問題,只有盡量減少bank沖突的發(fā)生,才能最大化并行計算。

5 compute_at

不懂CUDA,所以對文章中的代碼不是很理解,但是從其解釋看,對于多次循環(huán)的計算(或者多維計算),可以通過并行計算來降維。

6 compute_inline

將獨立操作轉(zhuǎn)化為內(nèi)聯(lián)函數(shù),有點類似FPGA上的流水線計算。轉(zhuǎn)化成內(nèi)聯(lián)函數(shù)從上層層面減少了stage。在FPGA中也有類似問題,可以將具有相同迭代的多條指令放在一起執(zhí)行。

7 compute_root

Compute_at的反操作。

8 fuse

將多個循環(huán)iter融合為一個iter。

9 split

Fuse的反操作,將一次循環(huán)迭代拆分為多次。

10 reorder

調(diào)整循環(huán)計算迭代順序。

11 tile

Tile也是將循環(huán)迭代進行拆分,拆分多次計算。是split+reorder。

12 unroll

將循環(huán)展開,增加并發(fā)執(zhí)行。

13 vectorize

將循環(huán)迭代替換成ramp,可以通過SIMD指令實現(xiàn)數(shù)據(jù)批量計算,也就是單指令多數(shù)據(jù)計算。這在AI加速中會很常用,每條指令都是多數(shù)據(jù)計算的。

14 bind

CUDA中使用的優(yōu)化方法,將iter綁定到不同線程,實現(xiàn)并發(fā)計算。

15 parallel

實現(xiàn)多設(shè)備并行.

16 pragma

可以在代碼中人為添加編譯注釋,人為干預(yù)編譯優(yōu)化。HLS中就是通過這樣的方式來實現(xiàn)c的硬件編程的。

17 prefetch

將數(shù)據(jù)計算和load后者store數(shù)據(jù)重疊起來,在FPGA中是很常見優(yōu)化方法。

18 tensorize

將tensor作為一個整體匹配硬件的計算核心,比如一個卷積運算就可以實現(xiàn)在FPGA上的一個匹配。

文章https://zhuanlan.zhihu.com/p/166551011 是通過官網(wǎng)的一個例子來介紹schedule的。在這個例子中,首先利用te的節(jié)點表達式建立了計算函數(shù),然后調(diào)用create_schedule來創(chuàng)建schedule實例,然后再調(diào)用lower函數(shù)實現(xiàn)schedule優(yōu)化。代碼如下:

# declare a matrix element-wise multiply A = te.placeholder((m, n), nam) B = te.placeholder((m, n), nam) C = te.compute((m, n), lambda i, j: A[i, j] * B[i, j], nam) s = te.create_schedule([C.op]) # lower will transform the computation from definition to the real # callable function. With argument `simple_mode=True`, it will # return you a readable C like statement, we use it here to print the # schedule result. print(tvm.lower(s, [A, B, C], simple_mode=True))

我這里依然延續(xù)上一章的內(nèi)容,看代碼中關(guān)于schedule的處理。

在上一章我們在codegen生成中,通過以下調(diào)用鏈轉(zhuǎn)到了schedule的處理。Codegen -> VisitExpr(CallNode* op) -> relay.backend._CompileEngineLower -> LowerInternal。LowerInternal函數(shù)為:

o4YBAGAJhSOAPhF1AAF7w2uy4BE784.png

如果是外部定義的編譯器,就只是建立cache_node節(jié)點和cache_func。如果是使用內(nèi)部編譯器,就會調(diào)用CreateSchedule建立schedule。接下來調(diào)用鏈為CreateSchedule -> ScheduleGetter.create -> te::create_schedule -> Schedule。create_schedule函數(shù)調(diào)用在文件re/schedule.h和te/schedule_lang.cc中。

create_schedule中主要有兩件工作:

1 創(chuàng)建ReadGraph,獲取post-dfs順序的算符圖。

2 初始化stage。

TVM中引入了stage的概念,一個op相當(dāng)于一個stage,schedule優(yōu)化是對stage的一個更改,可以增加,刪減,更改其特性等。

pIYBAGAJhWKALtoXAAExsOmziHM113.png

通過createReadGraph可以遍歷op圖,返回op和其依賴的tensor列表。和遍歷有關(guān)的主要函數(shù)為:

Op -> InputTensors -> PostOrderVisit -> IRApplyVisit,在IRApplyVisit中定義了VisitExpr和VisitStmt函數(shù)用于遍歷節(jié)點。

pIYBAGAJhaOAPU1EAAOCUW3ZpIQ102.png

Stmt節(jié)點通常是節(jié)點中的主體實現(xiàn),PrimExpr是TIR中節(jié)點的一個簡單表達式。比如if節(jié)點:

o4YBAGAJheSAGUfwAAIKQRN_Atw687.png

ReadGraph創(chuàng)建完成后,通過PostDFSOrder來獲取post-dfs列表,其函數(shù)具體實現(xiàn)在graph.cc中,

o4YBAGAJhiSARaKbAAKhr5FEruU905.png

通過不斷迭代來進行深度優(yōu)先搜索。

接下來是對stage進行初始化。

首先對postorder中的所有op初始化一個stage對象。我們看以下stage的定義:

Stage類中主要定義了set_scope, compute_at, compute_root, bind, split, fuse等幾種優(yōu)化算法。同時定義了StageNode,在StageNode中定義了和優(yōu)化相關(guān)的變量,包括op,iter變量等。看一下stage初始化代碼:

o4YBAGAJhmOAewapAAHNRZ9z5nY829.png

關(guān)鍵的幾個變量lef_iter_vars,all_iter_vars,這些有什么作用還需要深入看優(yōu)化函數(shù)的代碼。我們看幾個schedule函數(shù),先看一個最簡單的:compute_inline。代碼只有一行:

(*this)->attach_type = kInline

對于標(biāo)記了kInline的節(jié)點,在lower的時候會進行處理。應(yīng)該會將其直接和調(diào)用的節(jié)點結(jié)合,合并兩個op。

再看fuse函數(shù),其代碼為:

pIYBAGAJhqSAEGcxAAMXAmXWJb8660.png

IterVar表示計算中坐標(biāo)軸,比如一個兩級循環(huán),每級循環(huán)就是一個axis。從代碼中看出,fuse函數(shù)會對輸入的所有axis進行合并,用fused變量替換合并后的axis。

這塊代碼比較抽象,先熟悉以下流程,之后再深入讀一下。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • TVM
    TVM
    +關(guān)注

    關(guān)注

    0

    文章

    19

    瀏覽量

    3816
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    芯片制造的阻擋層沉積技術(shù)介紹

    本文介紹了在芯片銅互連工藝需要阻擋層的原因以及關(guān)鍵工藝流程。
    的頭像 發(fā)表于 05-03 12:56 ?1250次閱讀
    芯片制造<b class='flag-5'>中</b>的阻擋層沉積技術(shù)<b class='flag-5'>介紹</b>

    芯片制造的抗反射涂層介紹

    本文介紹了用抗反射涂層來保證光刻精度的原理。
    的頭像 發(fā)表于 04-19 15:49 ?772次閱讀
    芯片制造<b class='flag-5'>中</b>的抗反射涂層<b class='flag-5'>介紹</b>

    芯片制造的應(yīng)變硅技術(shù)介紹

    本文介紹了在芯片制造的應(yīng)變硅技術(shù)的原理、材料選擇和核心方法。
    的頭像 發(fā)表于 04-15 15:21 ?838次閱讀
    芯片制造<b class='flag-5'>中</b>的應(yīng)變硅技術(shù)<b class='flag-5'>介紹</b>

    芯片制造的二氧化硅介紹

    二氧化硅是芯片制造中最基礎(chǔ)且關(guān)鍵的絕緣材料。本文介紹其常見沉積方法與應(yīng)用場景,解析SiO?在柵極氧化、側(cè)墻注入、STI隔離等核心工藝的重要作用。
    的頭像 發(fā)表于 04-10 14:36 ?1167次閱讀
    芯片制造<b class='flag-5'>中</b>的二氧化硅<b class='flag-5'>介紹</b>

    芯片制造的High-K材料介紹

    本文介紹了High-K材料的物理性質(zhì)、制備方法及其應(yīng)用。
    的頭像 發(fā)表于 04-08 15:59 ?1248次閱讀
    芯片制造<b class='flag-5'>中</b>的High-K材料<b class='flag-5'>介紹</b>

    集成電路制造的電鍍工藝介紹

    本文介紹了集成電路制造工藝的電鍍工藝的概念、應(yīng)用和工藝流程。
    的頭像 發(fā)表于 03-13 14:48 ?1031次閱讀
    集成電路制造<b class='flag-5'>中</b>的電鍍工藝<b class='flag-5'>介紹</b>

    集成電路制造工藝的High-K材料介紹

    本文介紹了在集成電路制造工藝的High-K材料的特點、重要性、優(yōu)勢,以及工藝流程和面臨的挑戰(zhàn)。
    的頭像 發(fā)表于 03-12 17:00 ?1175次閱讀
    集成電路制造工藝<b class='flag-5'>中</b>的High-K材料<b class='flag-5'>介紹</b>

    集成電路制造的劃片工藝介紹

    本文概述了集成電路制造的劃片工藝,介紹了劃片工藝的種類、步驟和面臨的挑戰(zhàn)。
    的頭像 發(fā)表于 03-12 16:57 ?1595次閱讀
    集成電路制造<b class='flag-5'>中</b>的劃片工藝<b class='flag-5'>介紹</b>

    集成電路設(shè)計靜態(tài)時序分析介紹

    本文介紹了集成電路設(shè)計靜態(tài)時序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其優(yōu)勢和局限性。 ? 靜態(tài)時序分析(Static Timing
    的頭像 發(fā)表于 02-19 09:46 ?625次閱讀

    集成電路工藝的金屬介紹

    本文介紹了集成電路工藝的金屬。 集成電路工藝的金屬 概述 在芯片制造領(lǐng)域,金屬化這一關(guān)鍵環(huán)節(jié)指的是在芯片表面覆蓋一層金屬。除了部分起到輔助作用的阻擋層和種子層金屬之外,在集成電路工藝里,金屬主要
    的頭像 發(fā)表于 02-12 09:31 ?1310次閱讀
    集成電路工藝<b class='flag-5'>中</b>的金屬<b class='flag-5'>介紹</b>

    電子成像的耦合介紹

    本文介紹了直接耦合、間接耦合、反射耦合和光學(xué)耦合這幾種電子成像的耦合方式,并介紹了它們各自的適用場景以及優(yōu)缺點。 在電子成像的閃爍體耦合學(xué)習(xí)過程,我們經(jīng)常看到“耦合”、“閃爍體”、
    的頭像 發(fā)表于 12-17 14:25 ?856次閱讀

    電流傳感器在電機應(yīng)用介紹

    電流傳感器在電機應(yīng)用介紹
    的頭像 發(fā)表于 10-31 17:17 ?697次閱讀
    電流傳感器在電機應(yīng)用<b class='flag-5'>中</b>的<b class='flag-5'>介紹</b>

    RS-485:自動方向介紹及其在系統(tǒng)的作用

    電子發(fā)燒友網(wǎng)站提供《RS-485:自動方向介紹及其在系統(tǒng)的作用.pdf》資料免費下載
    發(fā)表于 09-12 10:35 ?0次下載
    RS-485:自動方向<b class='flag-5'>介紹</b>及其在系統(tǒng)<b class='flag-5'>中</b>的作用

    SemiDrive X9 AI 開發(fā)環(huán)境搭建

    SemiDrivex9AI開發(fā)環(huán)境搭建分開發(fā)機端,開發(fā)板端。主要的工具是SDNN,它是一個基于開源編譯器框架TVM的端到端的AI編譯器框架,Semidrive對TVM編譯器框架做了適配,主要特性如下
    的頭像 發(fā)表于 08-03 08:27 ?906次閱讀
    SemiDrive X9 AI 開發(fā)環(huán)境搭建

    SDRAM的active命令介紹

    在向SDRAM 的任何行發(fā)出 READ或 WRITE 命令之前,必須先打開該行。這是通過 ACTIVE 命令完成的。ACTIVE 命令的目的是打開或者說激活(active)bank的一行并將數(shù)據(jù)從 DRAM 移動到bank的靈敏放大器。下圖說明了 ACTIVE 命令的
    的頭像 發(fā)表于 07-29 09:53 ?849次閱讀
    SDRAM<b class='flag-5'>中</b>的active命令<b class='flag-5'>介紹</b>