一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

7系列FPGA DSP48E1的參數(shù)特點概述

電子設(shè)計 ? 2022-06-21 08:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

7系列FPGADSP48E1片的特點是

?具有D寄存器的25位預(yù)加器,以增強A路徑的能力

?INMODE控件支持在乘法(A*B)和加法操作(A:B)之間動態(tài)切換的平衡流水

?25*18乘法

?30位的輸入,其下25位為乘法器的A輸入,整個30位的輸入形成48位A:B的上30位串聯(lián)內(nèi)部總線。

?級聯(lián)A和B輸入

?直接路徑和級聯(lián)路徑之間的半獨立可選pipelining

?獨立的時鐘支持兩層的A和B輸入寄存器

?獨立的C輸入和C寄存器,具有獨立的復(fù)位和時鐘啟用。

?CARRYCASCIN和CARRYCASCOUT內(nèi)部級聯(lián)信號支持兩個DSP48E1片中的96位累加器/加法器/減法器

?MULTSIGNIN和MULTSIGNOUT內(nèi)部級聯(lián)信號與特殊的OPMODE設(shè)置,以支持一個96位的MACC擴展

?單指令多數(shù)據(jù)(SIMD)模式的三輸入加法器/減法器,在第一階段排除了乘數(shù)的使用

?雙24位SIMD加法器/減法器/累加器,具有兩個獨立的結(jié)轉(zhuǎn)信號

?四路12位SIMD加法器/減法器/累加器,有四個獨立的輸出信號

?48位邏輯單元

?位邏輯操作-雙輸入AND,OR,NOT,NAND,NOR,XOR,XNOR

?邏輯單元模式可通過ALUMODE動態(tài)選擇

?模式檢測器

?溢出/下溢的支持

?收斂舍入支持

?終端計數(shù)檢測支持和自動復(fù)位

?級聯(lián)48位P總線支持內(nèi)部低功耗加法器級聯(lián)

?48位P總線允許12位/4位或24位/雙SIMD加法器級聯(lián)支持

?可選17位右移,使更廣泛的乘數(shù)實現(xiàn)

?動態(tài)用戶控制的操作模式

?7位OPMODE控制總線提供X、Y和Z多路選擇信號

?Carryin第二階段加法器

?支持舍入

?支持更廣泛的增加/減少

?3位CARRYINSEL多路復(fù)用器

?Carryout第二階段加法器

?支持更廣泛的增加/減少

?每個SIMD加法器可用(最多4個)

?級聯(lián)CARRYCASCOUT和MULTSIGNOUT允許MACC擴展到96位

?可選的輸入、流水線和輸出/累加寄存器

可選控制信號寄存器(OPMODE、ALUMODE和CARRYINSEL)

?獨立的時鐘啟用和重置更大的靈活性,重置具有優(yōu)先級。

?為了在第一階段的乘法器不使用時節(jié)省電力,USE_MULT屬性允許客戶關(guān)閉內(nèi)部乘法器邏輯。

每個DSP48E1片都有一個雙輸入乘法器和一個三輸入加法器/減法器/累加器。DSP48E1乘法器具有非對稱的輸入,接受18位2的補數(shù)操作數(shù)和25位2的補數(shù)操作數(shù)。乘法器階段以兩個部分乘積的形式產(chǎn)生一個43位2的補碼結(jié)果。這些部分積在X多路復(fù)用器和Y多路復(fù)用器中被符號擴展到48位,并被輸入到三輸入加法器中進行最終求和。這將產(chǎn)生一個43位的乘法輸出,它已經(jīng)被簽名擴展到48位。因此,當乘法器被使用時,加法器有效地變成一個雙輸入加法器。

第二階段加法器/減法器接受三個48位的補數(shù)操作數(shù),并產(chǎn)生一個48位的補數(shù)操作數(shù),當乘法器通過設(shè)置USE_MULT屬性為NONE并使用適當?shù)腛PMODE設(shè)置來繞過該乘法器時,得到2的補數(shù)結(jié)果。在SIMD模式下,48位加法器/減法器也支持雙24位或雙12位SIMD算術(shù)運算。在這種配置中,動態(tài)ALUMODE控制信號也支持對兩個48位二進制數(shù)的按位邏輯操作。

在DSP48E1列中,級聯(lián)各個DSP48E1片可以支持更高級的DSP功能。兩個數(shù)據(jù)路徑(ACOUT和BCOUT)和DSP48E1片輸出(PCOUT、MULTSIGNOUT和CARRYCASCOUT)提供級聯(lián)功能。級聯(lián)數(shù)據(jù)路徑的能力在過濾器設(shè)計中很有用。例如,有限脈沖響應(yīng)(FIR)濾波器的設(shè)計可以使用級聯(lián)輸入來安排一系列的輸入數(shù)據(jù)樣本,使用級聯(lián)輸出來安排一系列的部分輸出結(jié)果。級聯(lián)的能力提供了高性能和低功耗的DSP濾波器功能的實現(xiàn),因為一般的路由在fabric中沒有使用。

C輸入端口允許形成許多3-輸入數(shù)學(xué)函數(shù),如3-輸入加法或2-輸入加法乘法。這個函數(shù)的一個子集是對乘法趨近于零或無窮大的對稱舍入的寶貴支持。C輸入和模式檢測器也支持收斂舍入。

對于多精度算法,DSP48E1片提供了17的右移。因此,一個DSP48E1切片的部分積可以右對齊并添加到相鄰DSP48E1切片中計算的下一個部分積。使用這種技術(shù),DSP48E1片可以用來構(gòu)建更大的乘數(shù)。

編程的輸入操作數(shù)、中間結(jié)果和累加器輸出流水線提高了吞吐量。48位的內(nèi)部總線(PCOUT/PCIN)允許將DSP片聚合到單個列中。當跨越多個列時,需要使用Fabric邏輯。

DSP48E1片輸出處的Thepatterndetector模式檢測器支持收斂舍入、溢出/下溢、塊浮點和累加器終端計數(shù)(計數(shù)器自動復(fù)位)。模式檢測器可以檢測DSP48E1片的輸出是否符合模式(由掩碼限定)。

DSP48E1Tile和互連

兩個DSP48E1片和專用互連形成一個DSP48E1Tile(參見圖2-3)。DSP48E1Tile垂直地堆疊在DSP48E1列中。DSP48E1Tile的高度與五個可配置邏輯塊(CLBs)相同,并且與一個塊RAM的高度匹配。7系列設(shè)備中的塊RAM可分為兩個18K塊RAM。每個DSP48E1片與一個18K塊RAM水平對齊。7系列設(shè)備最多有20個DSP48E1列。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22040

    瀏覽量

    618222
  • DSP48E1
    +關(guān)注

    關(guān)注

    0

    文章

    5

    瀏覽量

    731
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Altera Agilex 7 M系列FPGA正式量產(chǎn)出貨

    近日,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布, Agilex 7 M 系列 FPGA 正式量產(chǎn)出貨,這是現(xiàn)階段業(yè)界領(lǐng)先的集成高帶寬存儲器,并支持 DDR5 和 LPDDR5
    的頭像 發(fā)表于 04-10 11:00 ?632次閱讀

    VD150-48S24N1A VD150-48S24N1A

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)VD150-48S24N1A相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有VD150-48S24N1A的引腳圖、接線圖、封裝手冊、中文資料、英文資料,VD150-
    發(fā)表于 03-21 18:38
    VD150-<b class='flag-5'>48S24N1</b>A VD150-<b class='flag-5'>48S24N1</b>A

    DD20-48E0524B3C3 DD20-48E0524B3C3

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)DD20-48E0524B3C3相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有DD20-48E0524B3C3的引腳圖、接線圖、封裝手冊、中文資料、英文資料,DD20-
    發(fā)表于 03-20 18:57
    DD20-<b class='flag-5'>48E</b>0524B3C3 DD20-<b class='flag-5'>48E</b>0524B3C3

    DD10-48D15E3(C)2 DD10-48D15E3(C)2

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)DD10-48D15E3(C)2相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有DD10-48D15E3(C)2的引腳圖、接線圖、封裝手冊、中文資料、英文資料,DD10-
    發(fā)表于 03-20 18:49
    DD10-<b class='flag-5'>48D15E</b>3(C)2 DD10-<b class='flag-5'>48D15E</b>3(C)2

    NA200-220S48M1 NA200-220S48M1

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)NA200-220S48M1相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有NA200-220S48M1的引腳圖、接線圖、封裝手冊、中文資料、英文資料,NA200-220S
    發(fā)表于 03-19 18:34
    NA200-220S<b class='flag-5'>48M1</b> NA200-220S<b class='flag-5'>48M1</b>

    AN118 GD32H7系列預(yù)授權(quán)固件安裝概述

    電子發(fā)燒友網(wǎng)站提供《AN118 GD32H7系列預(yù)授權(quán)固件安裝概述.pdf》資料免費下載
    發(fā)表于 01-17 15:51 ?0次下載
    AN118 GD32H<b class='flag-5'>7</b><b class='flag-5'>系列</b>預(yù)授權(quán)固件安裝<b class='flag-5'>概述</b>

    GD32H7系列MCU安全啟動概述

    電子發(fā)燒友網(wǎng)站提供《GD32H7系列MCU安全啟動概述.pdf》資料免費下載
    發(fā)表于 01-17 15:34 ?0次下載
    GD32H<b class='flag-5'>7</b><b class='flag-5'>系列</b>MCU安全啟動<b class='flag-5'>概述</b>

    TMS320C6000 DSP外設(shè)概述參考指南

    電子發(fā)燒友網(wǎng)站提供《TMS320C6000 DSP外設(shè)概述參考指南.pdf》資料免費下載
    發(fā)表于 12-30 16:35 ?0次下載
    TMS320C6000 <b class='flag-5'>DSP</b>外設(shè)<b class='flag-5'>概述</b>參考指南

    DSPFPGA通訊的時候,XZCS0、XZCS6、XZCS7會影響ADS8556的工作嗎?

    您好,我想用3個ads8556和1FPGA都通過TMS320F28335的XINTF接口與DSP相連,3個ads8556占用了XZCS0、XZCS6、XZCS7三個片選信號,
    發(fā)表于 12-20 07:30

    ED6H系列FPGA口袋實驗室

    01.產(chǎn)品概述ED6H系列FPGA口袋實驗室是中科億海微自主研發(fā)的基于“FPGA在線教學(xué)平臺”的教學(xué)實踐工具,專為高校電子相關(guān)專業(yè)師生打造,旨在為高校師生創(chuàng)造更具創(chuàng)新性與高效性的教學(xué)場
    的頭像 發(fā)表于 12-05 01:02 ?891次閱讀
    ED6H<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>口袋實驗室

    基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號處理卡

    本板卡基于標準6U VPX 架構(gòu),為通用高性能信號處理平臺,系我公司自主研發(fā)。板卡采用一片TI DSP TMS320C6678和一片Xilinx公司Virtex 7系列FPGA
    的頭像 發(fā)表于 11-08 16:38 ?982次閱讀
    基于<b class='flag-5'>DSP</b> TMS320C6678+<b class='flag-5'>FPGA</b> XC<b class='flag-5'>7</b>V690T的6U VPX信號處理卡

    Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列
    的頭像 發(fā)表于 11-05 15:45 ?3140次閱讀
    Xilinx <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b> PCIe Gen3的應(yīng)用接口及特性

    【RA-Eco-RA2E1-48PIN-V1.0開發(fā)板試用】RA-Eco-RA2E1-48PIN-V1.0開發(fā)板基于Keil MDK環(huán)境搭建

    RA-Eco-RA2E1-48PIN-V1.0開發(fā)板簡介。 以瑞薩R7FA2E1A72DFL為主控芯片,擁有豐富的外設(shè),集成度高功能非常強大,具有優(yōu)越的性能和低功耗。 RA2E1 產(chǎn)品群是 RA
    發(fā)表于 11-04 22:58

    【RA-Eco-RA2E1-48PIN-V1.0開發(fā)板試用】帶你認識RA-Eco-RA2E1-48PIN-V1.0開發(fā)板

    今天收到論壇里試用的RA-Eco-RA2E1-48PIN-V1.0開發(fā)板,開箱后第一感覺開發(fā)板線路設(shè)計的非常合理,各個元件在開發(fā)板上的布局很整齊,給大家來幾張開發(fā)板的照片。 下面把這塊開發(fā)板給大家
    發(fā)表于 11-04 22:53

    【RA-Eco-RA2E1-48PIN-V1.0開發(fā)板試用】1、開箱+環(huán)境搭建

    。 RA-Eco-RA2E1-48PIN-V1.0開發(fā)板 簡介: 以R7FA2E1A72DFL為主控芯片,擁有豐富的外設(shè),集成度高功能非常強大,具有優(yōu)越的性能和低功耗。 48MHz ARM? Cortex?-M23低功耗
    發(fā)表于 10-24 11:17