一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx源語---FDRE

電子設(shè)計 ? 2022-07-25 18:12 ? 次閱讀

1、源語---FDRE

pIYBAGAKLuCADVLmAABc4IRbLgI574.jpg

FDRE代表一個單D型觸發(fā)器,含的有五個信號分別為: 數(shù)據(jù)(data,D)、時鐘使能(Clock enable,CE)、時鐘(Clock)、同步復(fù)位(synchronous reset,R)、數(shù)據(jù)輸出(dataout,Q)。當(dāng)輸入的同步復(fù)位信號為高時,否決(override)所有輸入,并在時鐘的上升沿將輸出Q為低信號。在時鐘的上升沿數(shù)據(jù)被加載進(jìn)入D觸發(fā)器的輸入。

FDRE #(
   .INIT (INITIALISE[0])
  ) data_sync_reg1 (
  .C  (clk),          //  同步時鐘
  .D  (data_sync0),   //異步數(shù)據(jù)輸入
  .Q  (data_sync1),   //同步數(shù)據(jù)輸出
  .CE (1'b1),         //時鐘使能信號
  .R  (1'b0)          //復(fù)位信號輸入,高電平有效
  );

由于數(shù)據(jù)可能與時鐘存在著不同步的情況,尤其是在對同步精度要求高的場合,一般還是用多次FDRE源語使得數(shù)據(jù)、控制信號等同步,例如在一個三態(tài)網(wǎng)數(shù)據(jù)同步模塊中使用了四個D觸發(fā)器進(jìn)行數(shù)據(jù)同步:

`timescale 1ps / 1ps

(* dont_touch = "yes" *)
module tri_mode_ethernet_mac_0_sync_block #(
  parameter INITIALISE = 1'b0,
  parameter DEPTH = 5
)
(
  input        clk,              // clock to be sync'ed to
  input        data_in,          // Data to be 'synced'
  output       data_out          // synced data
);

  // Internal Signals
  wire   data_sync0;
  wire   data_sync1;
  wire   data_sync2;
  wire   data_sync3;
  wire   data_sync4;


  (* ASYNC_REG = "TRUE", SHREG_EXTRACT = "NO" *)
  FDRE #(
    .INIT (INITIALISE[0])
  ) data_sync_reg0 (
    .C  (clk),
    .D  (data_in),
    .Q  (data_sync0),
    .CE (1'b1),
    .R  (1'b0)
  );

  (* ASYNC_REG = "TRUE", SHREG_EXTRACT = "NO" *)
  FDRE #(
   .INIT (INITIALISE[0])
  ) data_sync_reg1 (
  .C  (clk),
  .D  (data_sync0),
  .Q  (data_sync1),
  .CE (1'b1),
  .R  (1'b0)
  );

  (* ASYNC_REG = "TRUE", SHREG_EXTRACT = "NO" *)
  FDRE #(
   .INIT (INITIALISE[0])
  ) data_sync_reg2 (
  .C  (clk),
  .D  (data_sync1),
  .Q  (data_sync2),
  .CE (1'b1),
  .R  (1'b0)
  );

  (* ASYNC_REG = "TRUE", SHREG_EXTRACT = "NO" *)
  FDRE #(
   .INIT (INITIALISE[0])
  ) data_sync_reg3 (
  .C  (clk),
  .D  (data_sync2),
  .Q  (data_sync3),
  .CE (1'b1),
  .R  (1'b0)
  );

  (* ASYNC_REG = "TRUE", SHREG_EXTRACT = "NO" *)
  FDRE #(
   .INIT (INITIALISE[0])
  ) data_sync_reg4 (
  .C  (clk),
  .D  (data_sync3),
  .Q  (data_sync4),
  .CE (1'b1),
  .R  (1'b0)
  );

  assign data_out = data_sync4;


endmodule


審核編輯 黃昊宇


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2179

    瀏覽量

    123909
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2029

    瀏覽量

    61758
收藏 人收藏

    評論

    相關(guān)推薦

    硬件描述語言(HDL)編碼技術(shù):xilinx verilog語法技巧

    xilinx verilog語法技巧 一 硬件描述語言(HDL)編碼技術(shù)讓您: ?描述數(shù)字邏輯電路中最常見的功能。 ?充分利用Xilinx?器件的架構(gòu)特性。 1 Flip-Flops
    的頭像 發(fā)表于 12-13 10:29 ?3785次閱讀

    實施可行性警告:時鐘驅(qū)動太多寄存器

    / host_addr_r_reg [3] {FDRE}據(jù)我所知,這是我將單個時鐘引腳連接到多個模塊的情況。但是從RTL的角度來看,會在每個內(nèi)部添加額外的緩沖區(qū)來解決問題嗎?我假設(shè)Xilinx工具會在
    發(fā)表于 10-26 15:00

    altera的ip在哪里可以獲取?在官網(wǎng)找的話要怎么搜索,有知道的大神求告知一下!

    1.由于每次通過ip調(diào)取不方便移植也麻煩,所以需要獲取進(jìn)行例化。有知道的大神求告知,鏈接代碼均可,常用的ip,ram,fifo,pll這些
    發(fā)表于 01-14 10:15

    XilinxFDRE介紹

    Xilinx-------FDRE
    發(fā)表于 01-25 06:10

    關(guān)于labview輸入越南亂碼

    請問有沒有大佬知道labview支不支持越南語言啊,我開了unicode輸入越南還是會亂碼,可以顯示出越南但是輸入到具體結(jié)構(gòu)里面就會亂碼。請問有大佬知道怎么解決嗎
    發(fā)表于 09-27 15:57

    手機usb驅(qū)動程序

    手機usb驅(qū)動程序:天手機usb驅(qū)動程序下載
    發(fā)表于 04-30 12:36 ?792次下載

    通信行業(yè)最齊全的英語縮手冊

    通信行業(yè)最齊全的英語縮手冊:通信英語縮手冊通信英語縮手冊A&EM Alarm & Event Management 告警與事件管理 A&VE Audio / Video Editor 音頻/視頻編輯器 A-A Analog
    發(fā)表于 02-11 12:43 ?43次下載

    通信用Q簡(有*者為常用簡

    通信用Q簡(有*者為常用簡
    發(fā)表于 02-07 16:09 ?1835次閱讀
    通信用Q簡<b class='flag-5'>語</b>(有*者為常用簡<b class='flag-5'>語</b>)

    科技電子白板知多少?

    科技電子白板知多少?   天科技潛心研究紅外電子白板,技術(shù)上不斷推陳出新,研發(fā)的高性能交互式電子白板,受到用
    發(fā)表于 02-09 09:30 ?729次閱讀

    Xilinx FPGA上單SYCL C++實現(xiàn)運行的方法

    在此Xilinx研究實驗室演示中,解釋了單SYCL C ++示例以及生成在Xilinx FPGA上運行的硬件實現(xiàn)的方法。
    的頭像 發(fā)表于 11-20 06:30 ?3470次閱讀

    如何使用LVQ進(jìn)行普米譜圖的識別說明

    本文使用基于學(xué)習(xí)向量量化算法實現(xiàn)了對普米譜圖的識別。該算法首先通過傅立葉變換繪制出每條普米語料的譜圖;再次,提取每張譜圖的圖像灰度
    發(fā)表于 01-22 10:38 ?7次下載
    如何使用LVQ進(jìn)行普米<b class='flag-5'>語</b><b class='flag-5'>語</b>譜圖的識別說明

    Xilinx-------FDRE

    FDRE代表一個單D型觸發(fā)器,含的有五個信號分別為: 數(shù)據(jù)(data,D)、時鐘使能(Clock enable,CE)、時鐘(Clock)、同步復(fù)位(synchronous reset,R)、數(shù)據(jù)
    發(fā)表于 01-25 07:27 ?3次下載
    <b class='flag-5'>Xilinx</b><b class='flag-5'>源</b><b class='flag-5'>語</b>-------<b class='flag-5'>FDRE</b>

    xilinx中IDDR和ODDR介紹

    1 IDDR ? 1.1 介紹 該設(shè)計元素是專用的輸入寄存器,旨在將外部雙數(shù)據(jù)速率(DDR)信號接收到Xilinx FPGA中。IDDR可用的模式可以在捕獲數(shù)據(jù)的時間和時鐘沿或在相同的時鐘沿向
    的頭像 發(fā)表于 03-05 18:11 ?1w次閱讀
    <b class='flag-5'>xilinx</b><b class='flag-5'>源</b><b class='flag-5'>語</b>中IDDR和ODDR介紹

    基于FDRE的節(jié)水灌溉智能控制系統(tǒng)

    基于FDRE的節(jié)水灌溉智能控制系統(tǒng)
    發(fā)表于 06-29 14:28 ?27次下載

    Xilinx適配器的原理、特點及應(yīng)用

    在測試和驗證電子設(shè)備時,供電問題常常是一個關(guān)鍵的挑戰(zhàn)。作為一家領(lǐng)先的可編程邏輯器件制造商,為了幫助客戶解決供電問題,推出了一種創(chuàng)新的解決方案——Xilinx適配器。
    的頭像 發(fā)表于 11-07 10:50 ?633次閱讀