一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電壓被拉低的原因是什么

h1654155282.3538 ? 來源:四重奏6028217 ? 作者:四重奏6028217 ? 2021-03-14 14:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

由于用電負荷量大而導(dǎo)致電壓降低是一個很常見的現(xiàn)象。這可以歸納為兩大類,既:電池和交流電源。下面就分別對這兩種電源作一簡單分析:

一、電池

對于電池來說,輸出電流大小對電池電壓的影響是非常大的。

我們常用的1.5ⅴ干電池空載電壓都會高于1.5ⅴ,但用它點亮小燈泡的同時,拿萬用表去測量,電壓就會明顯下降;12v汽車電瓶的空載電壓會達到13ⅴ左右,但在啟動的瞬間有時會降到10v以下。

造成這種現(xiàn)象的原因很復(fù)雜,但解釋這種現(xiàn)象的最好理論就是我們在物理課上學到的“全電路歐姆定律”

全電路歐姆定律也叫“閉合電路歐姆定律”,它是對電路進行整體的、客觀的分析時經(jīng)常要用到的一條定律。因為仼何電源都存在內(nèi)阻,在電源向外輸出能量時,耗電的不僅僅是電器負載,埋藏在電源里的內(nèi)阻也會來“分一杯羹”,負載電器只能享用它剩下的那些電能。那么電源“內(nèi)阻”是個什么東西呢?

大家知道,電池是以化學反應(yīng)的方式來儲存和釋放電能的。既然是化學反應(yīng)就會受反應(yīng)條件和反應(yīng)時間的限制。在同一種類的電池中,極板面積越大、反應(yīng)越快、電池內(nèi)阻也就會越小。

在電池使用過程中,隨著時間的推移 ,極板附近的垃圾會越來越多,進一步阻礙了化學反應(yīng)的進程。這種阻礙作用體現(xiàn)在電池輸出電壓和電流的變化上,就是電池的內(nèi)阻 。所以舊電池的內(nèi)阻會逐步變大。而體積大的電池其內(nèi)阻也會更低。

二、交流電源

我們平時用的220Ⅴ交流電大都是由變壓器來供電的。在負荷的高峰時段,很多用戶的電壓會被“拉低” 很多,有的甚至會低到180V以下。造成交流電壓降低的原因和直流電源并不完全一樣。

它們的相同原因是都要受到“全電路歐姆定律”的制約,除此之外交流電傳輸還要受到變壓器容量的限制。

發(fā)電廠的交流電要經(jīng)過變壓器和傳輸線路才能到達用戶。這里的變壓器就相當于直流電路里的電池一樣,也存在一定的內(nèi)阻。在向外輸出電能時,線圈導(dǎo)線的電阻也會消耗電能,并形成壓降,這就導(dǎo)致了帶負荷后變壓器的輸出電壓降低。另外傳輸線路的電阻也是形成壓降的重要原因,線徑越細壓降越大,而過分增加線徑也是不可能做到的。所以只能人為的定出一個允許壓降的范圍,只要不超限就可以了。

下面再說一下變壓器容量,因變壓器容量不足導(dǎo)致的壓降也是很常見的。這種壓降的原因是綜合性的。因為除了繞組的內(nèi)阻(功率越小電阻越大)外,鐵芯的磁通量是決定變壓器輸出功率的主要因素。因為變壓器的所有輸出能量都是要靠鐵芯的交變磁場來傳遞,不同材料鐵芯所傳遞的磁通密度是不一樣的,當達到磁飽合時鐵芯就會失去傳遞功能。這也是高質(zhì)量鐵芯制成變壓器體積小的原因。鐵芯尺寸(主要指截面積)越大變壓器容量越大。如果沒有足夠大的鐵芯來傳遞能量,既使繞組使用了超導(dǎo)材料也是無濟于事的。以上是我對這一常見現(xiàn)象的理解和分析。
責任編輯人:CC

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5708

    瀏覽量

    117922
  • 電池
    +關(guān)注

    關(guān)注

    84

    文章

    11078

    瀏覽量

    134981
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    瞬態(tài)電壓產(chǎn)生的原因是什么,如何測試?

    瞬時電壓會帶來很大的危害,不僅會影響供電系統(tǒng)的正常安全供電,還會損壞電子設(shè)備等,那瞬態(tài)電壓產(chǎn)生的原因是什么,如何測試?
    的頭像 發(fā)表于 04-16 06:20 ?2w次閱讀

    DAC輸出時VREF是什么原因?

    當我用G4芯片做DAC輸出2V時發(fā)現(xiàn)芯片的VREF電壓低了0.1V,當DAC不輸出時VREF正常,配置DAC時已經(jīng)關(guān)閉DAC輸出buffer了,請問下大家是什么原因。
    發(fā)表于 04-02 06:35

    STM32103管腳是什么原因導(dǎo)致的?

    我用stm32f103的PD4和PD5引腳,作為開入,配置為GPIO_Mode_IPU,有的裝置在運行一段時間后,出現(xiàn),PD4引腳有輸入的時候,PD5引腳也低了,電壓約為1.6V左右,檢查了一下焊接,也沒有問題,請問一下,會
    發(fā)表于 04-18 08:00

    LTM4644輸入電壓是什么原因?

    在設(shè)計時,把NC的磁珠放到了輸出濾波電容前,調(diào)試時,所有NC的磁珠斷開,給4644供電后,電源,同時,3路輸出電壓均有下降,該現(xiàn)象是否和輸出沒有濾波電容有關(guān)?
    發(fā)表于 06-25 14:08

    使用TLV2543做AD采集,基準電壓一直原因?

    我使用TLV2543做AD采集,但是發(fā)現(xiàn)基準電壓一直. 在電路板上只焊接了TLV2543,供電電源為3.3V,基準使用的為LM4040_2.5。 TLV2543的11個模擬輸入
    發(fā)表于 01-10 06:14

    dcdc帶載后電壓怎么解決?

    輸入12V,使用ME3116轉(zhuǎn)5V,之后用ME6211轉(zhuǎn)3v3,只焊接降壓電路沒有問題,再焊上stm32f103c8t6 dcdc輸出電壓至2.1V,ME3116反饋
    發(fā)表于 02-27 06:00

    CC1125晶振穩(wěn)定后SO沒有低電平?

    ,當CSn拉高,SO才會被;而當CSn后,SO反而變成了1.8V的中值電平。請問出現(xiàn)
    發(fā)表于 03-11 10:22

    開關(guān)電源接上負載后輸入電壓是怎么回事?

    開關(guān)電源接上負載后輸入電壓是怎么回事?
    發(fā)表于 07-11 16:17

    555定時器產(chǎn)生方波輸出電壓為什么為0.5V?

    555定時器產(chǎn)生方波輸出電壓為什么為0.5V?
    發(fā)表于 07-12 11:16

    為什么電源模塊接通電流時電壓,輸出也?

    各位前輩好,我用LM2596產(chǎn)生15V和MP3436產(chǎn)生24V做了一個電源模塊,用20V直流做輸入,當我用20V直流電源接入的時候電源電壓直接低到3.5V左右,穩(wěn)壓芯片的輸出也是3.5V,我想問問各位有知道是什么
    發(fā)表于 12-11 09:28

    電路圖中VLED-的輸出電壓

    小弟最近遇到一個不是很解的問題,不知有沒有大神能幫我解解疑惑?就是電路圖中VLED-的輸出應(yīng)該是1.23V的,可是接了12R的電阻后輸出電壓就被至0.08V了,請問這是什么原因呢?
    發(fā)表于 04-22 21:57

    DCDC輸出電壓原因?有電路圖

    當U18是75LBC184D時,晃動裝置會導(dǎo)致通訊失敗,并且DCDC的電壓低到1至2V,當用AZRS5485N.RDG時沒有影響;當機殼可靠接地時這兩款芯片都沒有問題;感覺是184的抗干擾能力弱,但為什么會
    發(fā)表于 10-25 16:32

    電源?

    ` 我在某寶買個語音模塊 調(diào)試時發(fā)現(xiàn)喇叭有雜音,接示波器看喇叭說話時5V電源有雜波,應(yīng)該是不是電源的問題,是直流電源供的電。請問像這種電壓的情況我該怎么濾掉?`
    發(fā)表于 06-03 15:26

    電池電壓

    電池電壓,BAT電池電壓為4.21V,在MCU_CTL給低電平的時候(直接短接到GND之后松開),Q5、Q1截止了BAT_OUT輸出已
    發(fā)表于 10-08 19:09

    FPGA輸出電源周期性請問產(chǎn)生的原因是什么?

    我在做FPGA設(shè)計時,軟件已經(jīng)寫好,可是將程序一下進FPGA芯片,5v供電電源就會被周期性,從而在產(chǎn)生一個新的頻率,給后級電路的調(diào)制端造成很大的麻煩。請問產(chǎn)生的原因是因為功耗太大,電源帶載能力不夠嗎?在電源端加入陶瓷電容能夠
    發(fā)表于 03-27 13:47