一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SpinalHDL里時鐘域中的定制與命名

FPGA之家 ? 來源:似猿非猿的FPGA ? 作者:似猿非猿的FPGA ? 2021-03-22 10:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聊一聊在SpinalHDL里時鐘域中時鐘的定制與命名。

相較于Verilog,在SpinalHDL里,其對時鐘域有著更細致的描述,從而也能夠更精細的控制和描述。而對于時鐘域,我們往往關(guān)系的是:

時鐘頻率

復位電平:是高電平還是低電平

復位方式,是同步復位還是異步復位。

對于帶有時序電路的邏輯而言,最常用的生成Verilog代碼方式如下:

時鐘域默認為異步高電平復位:

倘若要“定制”時鐘域,那么往往采用下面的方式生成RTL代碼:

這里在SpinalConfig里常用的用于“定制”時鐘的有兩個參數(shù):

defaultConfigForClockDomains

defaultClockDomainFrequency

defaultConfigForClockDomains參數(shù)可指定時鐘域的配置,ClockDomainConfig中可指定的參數(shù)包含:

clockEdge:指定有效時鐘沿(RISING、FALLING)

resetKind: 指定復位類型(ASYNC、SYNC)

resetActiveLevel: 指定復位類型(HIGH,LOW)

softResetActiveLevel:指定softReset類型(HIGH,LOW)

clockEnableActiveLevel: 指定時鐘使能信號電平(HIGH,LOW)

上述代碼最終生成的RTL為:

可以看到,復位信號變成了同步高電平復位形式。通過這種時鐘域配置的方式,可以做到一鍵修改適配,從而避免一遍又一遍的posedge、negedge啰嗦~,同時又避免自己在繁雜的Verilog代碼里手誤(真實遇到過別人代碼里復位一會兒posedge、一會兒negedge、估計是寫懵了)。

而defaultClockDomainFrequency則用于指定時鐘頻率,當你的代碼里若調(diào)用類似這樣的lib函數(shù)那么指定時鐘頻率就尤為重要了:

val timeout = Timeout(10 ms) //Timeout who tick after 10 mswhen(timeout){ //Check if the timeout has tick timeout.clear() //Ask the timeout to clear its flag}》》時鐘重命名

在當前的開發(fā)模式下,很難做到每個人都使用SpinalHDL,而當牽涉到多人合作時,時鐘與復位信號的命名往往需達成一致,通過下面的方式可以修改默認時鐘域的信號命名:

對應(yīng)的RTL:

更通用一些,也可以根據(jù)復位信號的特征來指定名稱:

原文標題:時鐘域“定制”

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22042

    瀏覽量

    618247
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1900

    瀏覽量

    133200

原文標題:時鐘域“定制”

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Arm產(chǎn)品命名體系的演變

    繼 Arm 首席執(zhí)行官 Rene Haas 宣布 Arm 推出新的產(chǎn)品命名體系后,本文將為你詳解新的計算平臺名稱,以及新命名體系內(nèi)的新 IP 名稱標識。
    的頭像 發(fā)表于 06-19 10:38 ?403次閱讀
    Arm產(chǎn)品<b class='flag-5'>命名</b>體系的演變

    旺詮合金電阻的命名規(guī)則

    旺詮合金電阻的命名規(guī)則相對嚴謹且包含豐富的信息,通常包括電阻值、精度、溫度系數(shù)和功率等級等關(guān)鍵參數(shù)。以下是對旺詮合金電阻命名規(guī)則的詳細解讀: 一、電阻值 電阻值是電阻本身的物理特性,通常以歐姆
    的頭像 發(fā)表于 05-20 11:22 ?224次閱讀
    旺詮合金電阻的<b class='flag-5'>命名</b>規(guī)則

    順絡(luò)貼片電容規(guī)格都是怎么命名

    順絡(luò)貼片電容的規(guī)格命名通常包含一系列字符,這些字符用于標識電容的關(guān)鍵規(guī)格和屬性。雖然不同制造商的命名規(guī)則可能有所不同,但一般來說,順絡(luò)貼片電容的命名規(guī)則可能包含以下參數(shù): 1、尺寸:這部分通常
    的頭像 發(fā)表于 04-29 15:31 ?288次閱讀
    順絡(luò)貼片電容規(guī)格都是怎么<b class='flag-5'>命名</b>的

    是否可以在沒有RTC時鐘輸入的情況下在基于LS1043的定制板上使看門狗正常工作?

    是否可以在沒有 RTC 時鐘輸入的情況下在基于 LS1043的定制板上使看門狗正常工作? 我們可以將另一個內(nèi)部 clock source 設(shè)置為看門狗的 input 嗎? 提前致謝
    發(fā)表于 04-14 08:35

    風華電容命名方法深度解析

    在電子元器件領(lǐng)域,風華電容憑借其清晰的命名體系、全面的技術(shù)參數(shù)和廣泛的應(yīng)用場景,成為國內(nèi)外市場的標志性品牌。本文將從命名規(guī)則、技術(shù)參數(shù)、行業(yè)應(yīng)用及市場優(yōu)勢四個維度,深度解析風華電容的技術(shù)特性
    的頭像 發(fā)表于 04-11 11:58 ?377次閱讀

    PCB最全封裝命名規(guī)范

    范圍本規(guī)范適用于主流EDA軟件在PCB設(shè)計前的封裝建庫命名。 獲取完整文檔資料可下載附件哦?。。?!
    發(fā)表于 03-12 13:26

    ads7882面的RD是不是一個同步用的時鐘脈沖?

    ads7882面的RD是不是一個同步用的時鐘脈沖,如果是的話,他的頻率采用多好比較合適啊,另外有沒有相關(guān)的代碼可以參考,新手一個,有點不太會。謝謝!
    發(fā)表于 02-10 07:29

    京準電鐘發(fā)布:定制款席位桌面NTP電子時鐘

    京準電鐘發(fā)布:定制款席位桌面NTP電子時鐘
    的頭像 發(fā)表于 02-07 16:49 ?423次閱讀
    京準電鐘發(fā)布:<b class='flag-5'>定制</b>款席位桌面NTP電子<b class='flag-5'>時鐘</b>

    時序約束一主時鐘與生成時鐘

    Constraints窗口,clocks選擇Create Clock,單擊添加圖標或雙擊Create Clock,進入創(chuàng)建窗口 Create Clock窗口中,Clock name為時鐘約束命名,Source obj
    的頭像 發(fā)表于 11-29 11:03 ?1388次閱讀
    時序約束一主<b class='flag-5'>時鐘</b>與生成<b class='flag-5'>時鐘</b>

    貼片共模電感的命名規(guī)格、特征及應(yīng)用

    命名規(guī)格、主要特征及其應(yīng)用領(lǐng)域。 一、命名規(guī)格 貼片共模電感的命名規(guī)格通常遵循一定的行業(yè)規(guī)范,以便工程師能夠快速識別并理解產(chǎn)品的基本參數(shù)。以TDK品牌的某型號共模電感為例,其命名方式
    的頭像 發(fā)表于 11-27 15:31 ?1232次閱讀

    臺灣華科貼片電容的命名及封裝

    臺灣華科(YAGEO)貼片電容的命名規(guī)則及封裝方式相對復雜但富有邏輯性,以下是對其命名規(guī)則及封裝方式的詳細歸納: 命名規(guī)則 臺灣華科貼片電容的命名通常包含多個部分,每個部分代表不同的信
    的頭像 發(fā)表于 11-13 14:59 ?885次閱讀
    臺灣華科貼片電容的<b class='flag-5'>命名</b>及封裝

    基于STM32的WiFi聯(lián)網(wǎng)自動校準時鐘設(shè)計

    之前在uFUN試用群看到管理員說試用活動快結(jié)束了,要抓緊完成評測總結(jié),看大家的評測總結(jié)也都寫了,我也不能落后?。≌米罱龅臄U展板到手了,于是趕緊進行調(diào)試,做了一個不用校準的時鐘,時鐘這種小設(shè)計應(yīng)該說是爛大街了吧!
    的頭像 發(fā)表于 10-15 13:39 ?2035次閱讀
    基于STM32的WiFi聯(lián)網(wǎng)自動校準<b class='flag-5'>時鐘</b>設(shè)計

    GaN晶體管的命名、類型和結(jié)構(gòu)

    電子發(fā)燒友網(wǎng)站提供《GaN晶體管的命名、類型和結(jié)構(gòu).pdf》資料免費下載
    發(fā)表于 09-12 10:01 ?0次下載
    GaN晶體管的<b class='flag-5'>命名</b>、類型和結(jié)構(gòu)

    大揭秘!電源模塊命名有這么多講究?

    電源模塊命名方式
    的頭像 發(fā)表于 08-28 09:35 ?1068次閱讀
    大揭秘!電源模塊<b class='flag-5'>命名</b>有這么多講究?

    簡述時鐘抖動的產(chǎn)生原因

    時鐘抖動(Clock Jitter)是時鐘信號領(lǐng)域中的一個重要概念,它指的是時鐘信號時間與理想事件時間的偏差。這種偏差不僅影響數(shù)字電路的時序性能,還可能對系統(tǒng)的穩(wěn)定性和可靠性造成不利影
    的頭像 發(fā)表于 08-19 17:58 ?3846次閱讀