一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

基于AFS600和DAC8552芯片實現(xiàn)頻率校準系統(tǒng)的設計

電子設計 ? 來源:電子技術(shù) ? 作者:梁德立;李榕 ? 2021-05-05 09:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言

近年來,無線同播系統(tǒng)在民事和警事中的應用日益廣泛,其快速搭建和空中接入等優(yōu)勢在512地震的救災調(diào)度中得以充分體現(xiàn)。同播系統(tǒng)工作時,所有發(fā)射站會在同一時刻點以相同頻率向外廣播,由于各站的發(fā)射頻率相對于標準頻率有不同偏差,在功率重疊區(qū)產(chǎn)生頻率疊加,出現(xiàn)同頻干擾。目前,國內(nèi)外通信廠家的同播發(fā)射機的發(fā)射頻率偏差大都在1ppm(parts per million)以上,不通過校準,無法達到0.05ppm正常通話的最低要求。有線同播系統(tǒng)是利用光纖網(wǎng)絡校準發(fā)射頻率的。無線同播系統(tǒng)目前只能通過兩種方法解決:一是設置中心站,但系統(tǒng)響應速度慢;二是盡量縮小功率重疊區(qū),其建站周期長而且可靠性低。兩種方法都沒有從根本上解決無線同播系統(tǒng)的同頻干擾,發(fā)射頻率的校準已經(jīng)成為無線同播系統(tǒng)發(fā)展的瓶頸。因此,本文提出一種基于FPGA技術(shù)的頻率校準系統(tǒng)的設計方案。

1 系統(tǒng)總體設計

1.1 同頻干擾的產(chǎn)生和解決方法

一個無線同播系統(tǒng)需要架設若干個大功率發(fā)射站點,才能滿足大區(qū)域的通信需求。站點間硬件和工作環(huán)境各有差異,導致各站的頻率偏差不同。例如兩個發(fā)射頻率為 350MHz的站點,一個的頻偏為+1ppm,另一個為-1ppm,在功率重疊區(qū)就會產(chǎn)生700Hz的頻率差,形成嘯聲,影響通話質(zhì)量。從理論上講,要保證同頻覆蓋區(qū)的通話質(zhì)量,必須使各發(fā)射站的頻偏保持在0.05ppm以下。校準各發(fā)射站頻率的最好方法,是為其提供統(tǒng)一可靠的基準時鐘信號。GPS定位衛(wèi)星信號精度高,沒有時間和地域的限制,可以作為基準時鐘信號同步各站的基準振蕩器,解決同頻干擾的關(guān)鍵性問題。

1.2 系統(tǒng)硬件設計

頻率校準系統(tǒng)主要由高精度GPS信號接收器、FPGA芯片、VC-TC2XO(壓控恒溫晶振)、高精度DAC數(shù)模轉(zhuǎn)換器)等部分組成。VC-TCXO為 FPGA提供工作時鐘,也為發(fā)射提供基準頻率。FPGA通過GPS秒脈沖信號計算標準時長,記錄下這段時間內(nèi)VC-TCXO產(chǎn)生的脈沖總數(shù),與標準的脈沖數(shù)進行對比,最后通過DAC對VC-TCXO進行電壓校正。校準后的VC-TCXO頻率通過FPGA內(nèi)部PLL倍頻,成為發(fā)射頻率?;居布Y(jié)構(gòu)框圖如圖 1所示。

o4YBAGCKDM2AEOb3AAA4CzbyKik218.png

FPGA編程比較靈活,可設置任意位的片上寄存器,保證了脈沖計數(shù)的精度,適用于高精度的頻率校準。本設計采用Actel公司Fusion系列的 AFS600,屬于Flash架構(gòu),內(nèi)部集成了60萬邏輯門。以Flash為基礎的FPGA將配置信息儲存在片上Flash單元中,一旦完成編程,配置數(shù)據(jù)就會成為FPGA結(jié)構(gòu)的固有部分,在系統(tǒng)上電時無需通過外部SRAM載入配置數(shù)據(jù)。AFS600可靠性高、功耗低,節(jié)省外部元件,適合開發(fā)手持設備。

本設計采用的GPS接收機是Motorola公司生產(chǎn)的M12M授時型OEM模塊,輸出秒脈沖信號的精度±20ns。壓控恒溫晶振采用華晶達電子公司的 VC-TCXO(503212.8M),中心頻率12.8MHz,工作電壓3.3V,溫度穩(wěn)定度±1.0ppm,老化率±1.0ppm/年,控制電壓范圍 1.65±1.0v,可調(diào)節(jié)頻率范圍1 2.8MHz±300Hz。高精度DAC采用TI公司的。DAC8552,具有16位精度,可串行SPI控制方式,參考電壓為3.3V。

1.3 分級控制方案

基于效率和精度的需要,本設計采用分級控制方案。GPS秒脈沖信號的精度誤差為20ns,折算12.8MHz頻率,最大頻偏為20ppm。若以1秒作為時長比較脈沖數(shù),調(diào)整的精度無法達到要求,同頻干擾依然存在。由于秒脈沖信號的精度誤差呈均勻分布,加長檢測的時間可以提高信號精度,從而提高校準精度。但校準效率會下降,發(fā)射準備時間增加。另一方面,DAC的控制方式也影響系統(tǒng)的精度和效率。單次調(diào)整幅度大,效率高但精度低,幅度小則需時過長,所以不能以固定的幅度調(diào)整。根據(jù)VC-TCXO和DAC8552的參數(shù),DAC最小的調(diào)整幅度為0.015Hz,DAC數(shù)值與VC-TCXO頻率的關(guān)系是:

f(b)=12.8MHz+ (b-b)×O.015Hz

式中f(b)是當前VC-TCXO頻率,b是FPGA寫入DAC的數(shù)值,b’是VC-TCXO輸出12.8MHz時對應的DAC數(shù)值。VC-TCXO的電壓可調(diào)范圍是1.65±1.0V,折算b的有效范圍為12 909~52 627。

為了平衡精度和效率的需要,系統(tǒng)采用了分級控制的方案。如表1所示,系統(tǒng)控制的邏輯分為五級。等級3的頻偏和調(diào)整幅度最小,檢測時間最長。脈沖數(shù)上下限用于固定時長內(nèi)脈沖數(shù)的比較,判斷是否需要調(diào)級。VC-TCXO的溫度和老化的因素使晶體頻率的上下限改變,所以等級1沒有計數(shù)脈沖下限,等級5沒有上限。 FPGA根據(jù)當前的級別設定檢測時間,再通過收到的脈沖數(shù)判斷升級、降級或是調(diào)整電壓值。

pIYBAGCKDMeAPdSLAABo2HQ4UDY157.png

2 FPGA設計

2.1 FPGA頂層設計

FPGA的設計采用自頂向下的設計方法,用Verilog HDL語言描述,在Actel公司的開發(fā)軟件libero8.0中進行綜合、優(yōu)化、仿真和定時分析。頂層設計由PLL、分級控制、脈沖計數(shù)模塊以及電壓控制模塊組成,如圖2所示。

o4YBAGCKDMCACgVKAACEU4etC2E531.png

工作過程為:首先,初始化FPGA,電壓控制模塊將DAC8552的電壓輸出值置于中位(1.65V),分級控制模塊的開始分級設定為3,并通過 level[2∶0]連線將級別賦給脈沖計數(shù)模塊和電壓控制模塊;分級控制模塊收到GPS秒脈沖時,通過auto reset啟動脈沖計數(shù)模塊,收到read信號時讀入judge[1∶0],judge[1∶0]的意義如表2所示。如果 judge[1∶0]=00,level[2∶0]不為1,level[2∶0]降級;judge[1∶0]=01,level[2∶0]不為 5,level[2∶0]升級;judge[1∶0]為10或11,通過step和load引腳調(diào)整電壓控制模塊。

o4YBAGCKDLeABB5rAABmm8SZvWY306.png

2.2 脈沖計時模塊設計

脈沖計時模塊接口信號包括:級別輸入level[2∶0]、開始計數(shù)輸入auto_reset、判斷輸出judge[1∶0]、讀指令輸出read,還有輸入時鐘fre_in和復位使能reset,模塊內(nèi)部設寄存器clk_add[32∶0],用于脈沖計數(shù)。模塊的狀態(tài)包括idle、calculate、 judgment和readtime,狀態(tài)機如圖3所示。

o4YBAGCKDO-ARN4yAAAlly8Kqf4305.png

其具體工作過程為:

(1)狀態(tài)為idle時,read置0,clk add[32∶0]清空,讀入level值。Level是計數(shù)判斷的基準,必須在計數(shù)前讀入。

(2)當收到auto_reset為高電平,狀態(tài)從idle轉(zhuǎn)至calculate開始脈沖計數(shù)。由于計數(shù)的頻率同時是FPGA的工作頻率,所以 clk_add[32∶0]只需在calculate狀態(tài)下每個時鐘累加一次。

(3)auto_reset變?yōu)榈蜁r,狀態(tài)轉(zhuǎn)至judgment,將clk_add[32∶0]與所在級別的上下限對比,將結(jié)果通過judge[1∶0] 輸出。

(4)狀態(tài)轉(zhuǎn)至readtime,將read置1,read信號告知分級控制模塊judge[1∶0]信號已經(jīng)更新,要求讀取,當clk_add [32∶0]等于中心脈沖數(shù),read不置為1,表示無需改變電壓值。

(5)狀態(tài)轉(zhuǎn)回idle。

2.3 電壓控制模塊設計

電壓控制模塊的接口信號包括:級別輸入level[2∶0]、調(diào)整方向輸入step、調(diào)整輸入load、就緒輸出ready、DAC接口輸出(sync、 SClk和din),還有輸入時fre_in和復位使能reset,模塊內(nèi)部設寄存器data reg[23∶0]用于生成控制DAC的幀,max_24bits[4∶0]用于記錄當前是控制幀的第幾位輸出。每幀長度為24位,控制字包括:LDB、 LDA選擇寫入通道,Buffer Select選擇寫入的寄存器,PDl、PD0選擇輸出阻抗模式,D15~D0為16位的DAC數(shù)據(jù)。其幀結(jié)構(gòu)如圖4所示。

pIYBAGCKDKeATFh6AABCfEPpD6Y228.png

DAC8552采用SYNC、SCLK和DIN三線接口控制方式,從SYNC變低時開始寫入,SCLK產(chǎn)生寫時鐘,在SCLK下降沿數(shù)據(jù)被寫入 DAC8552,SYNC必須在第24個下降沿后才重新拉高,否則寫入失敗。其時序圖如圖5所示

pIYBAGCKDKKAJ3z2AABsixV_FNU507.png

o4YBAGCKDJyAexGnAAAy_B7H54w451.png

電壓控制模塊的狀態(tài)機如圖6所示,其工作方式是:

(1)idle狀態(tài)時,ready輸出賦為1,sclk賦為1,sync賦為1,max_24bits賦為24。

(2)當load=1時,狀態(tài)轉(zhuǎn)至idle,sync賦為0,data reg通過level和step引腳的值產(chǎn)生相應的控制幀。

(3)當load=0時,狀態(tài)轉(zhuǎn)至sclk_up,sclk賦為1,din賦為data_reg[max_24bits-1]。

(4)狀態(tài)轉(zhuǎn)至sclk down,sclk賦為0,max_24bits自減1。當max_24bits=0時,狀態(tài)轉(zhuǎn)至idle;否則狀態(tài)轉(zhuǎn)至sclk_up。

狀態(tài)sclk_up和sclk_down的循環(huán)是用于產(chǎn)生控制DAC8552的時鐘和數(shù)據(jù),din通過max_24bits這個寄存器實現(xiàn)對 data_reg從高到低逐位輸出。

3 實驗結(jié)果

3.1 軟件仿真

利用Libero 8.0開發(fā)環(huán)境集成的Modelsim軟件對電壓控制模塊設計進行仿真。模擬寫入DAC8552的A、B通道數(shù)據(jù)為1010 1111 OO10 1011,十進制為44843,折算為電壓值是2.258V。仿真時序圖如圖7所示,滿足DAC8552接口的時序要求。

pIYBAGCKDJaAEfa0AAC7D55Psu0368.png

3.2 板上調(diào)試

將程序燒入FPGA運行,并通過頻率計實際測量,測量結(jié)果如圖8所示。由于頻率計的精度只達到1Hz,測量的數(shù)據(jù)會有所偏差??紤]到校準后的頻偏已經(jīng)接近+0.05ppm(+0.64Hz),證明系統(tǒng)功能已經(jīng)實現(xiàn)。但系統(tǒng)的效率不夠高,需時過長,算法有待改善。

pIYBAGCKDJGAO93rAACFRPtaYtU301.png

4 結(jié)束語

本設計通過FPGA、高精度DAC、壓控恒溫晶振和GPS信號接收模塊,成功實現(xiàn)了同播系統(tǒng)發(fā)射設備的頻率校準。除了同播系統(tǒng),本設計還可應用于衛(wèi)星信號同步、跳頻通信的相關(guān)領域,發(fā)展空間十分廣闊。

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22033

    瀏覽量

    617767
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52452

    瀏覽量

    439965
  • 接收機
    +關(guān)注

    關(guān)注

    8

    文章

    1224

    瀏覽量

    54499
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    DAC8552高精度模數(shù)轉(zhuǎn)換器的驅(qū)動設計與實現(xiàn)

    模擬信號輸出是經(jīng)常會遇到的應用需求,解決的辦法應多種,但我們使用最多的還是數(shù)模轉(zhuǎn)換。對于不同的數(shù)模轉(zhuǎn)換器我們需要為其編寫適用的驅(qū)動程序,在這一篇中我們就來考慮如何實現(xiàn)DAC8552高精度模數(shù)轉(zhuǎn)換器的驅(qū)動程序。
    發(fā)表于 12-07 16:27 ?3421次閱讀
    <b class='flag-5'>DAC8552</b>高精度模數(shù)轉(zhuǎn)換器的驅(qū)動設計與<b class='flag-5'>實現(xiàn)</b>

    DAC8552輸出阻抗可以設置,這樣有什么意義?

    DAC8552輸出阻抗可以設置,這樣有什么意義?
    發(fā)表于 12-26 07:34

    利用dac8551/dac8552芯片通過3伏基準電壓芯片產(chǎn)生0到150mv的電壓信號,可以強制讓電壓不超過150mv嗎?

    我利用dac8551/dac8552芯片通過3伏基準電壓芯片產(chǎn)生0到150mv的電壓信號,為了防止萬一單片機程序出錯導致dac輸出滿量程電
    發(fā)表于 12-26 08:10

    DAC8552 VDD在上電或斷電過程中,Pin3和Pin4腳有輸出過沖的原因?

    我司目前用到了貴公司的DAC8552, 用在一個電源產(chǎn)品上,目前發(fā)現(xiàn) VDD在上電或斷電過程中,Pin3和Pin4腳有輸出過沖現(xiàn)象?之前貴司在測試中或用戶現(xiàn)場有碰到這種問題嗎? 我們更換了幾個樣品都有這種現(xiàn)象。
    發(fā)表于 01-09 07:39

    使用DAC8552時,當該芯片的SYNC引腳未選中時,請問該芯片的兩個電壓輸出引腳的電壓是多少?

    你好!在使用DAC8552時,當該芯片的SYNC引腳未選中時,請問該芯片的兩個電壓輸出引腳的電壓是多少?請問是0V嗎?
    發(fā)表于 01-10 15:42

    DAC8552主控制器的MISO引腳不接可以嗎?怎么處理?

    我使用的主控制器是NXP的LPC1768現(xiàn)在用的是片上兼容SPI接口的SSP控制寄存器來操作DAC8552芯片,但SPI或者是SSP有4根線(CS、MOSI、MISO、SCK),但現(xiàn)在
    發(fā)表于 02-05 07:00

    Cortex M3系列的LPC1768操作DAC8552問題

    本帖最后由 夢痕獵狐 于 2013-10-25 20:10 編輯 DAC8552芯片上說支持SPI接口,但芯片上只有三線(SCK,Din,SYNC),我用LPC1768片內(nèi)的SSP控制寄存器
    發(fā)表于 10-25 19:25

    MSP430使用DAC8552的問題

    DAC8552是一個16位雙通道的高速DAC,我使用的時候只用到了一個通道,而且只用到了高八位數(shù)據(jù),第八位我全部寫成了0,相當于把他當成一個8位的DAC,當我輸出的2V時候,輸出非常不穩(wěn)定,波動非常大,但是我用他輸出鋸齒波時波形
    發(fā)表于 06-10 12:06

    請問DAC8552輸出阻抗可調(diào)有什么意義?

    DAC8552輸出阻抗可以設置,這樣有什么意義?
    發(fā)表于 05-13 11:15

    如何利用AFS600設計太陽能熱水器通用控制器?

    AFS6001是Actel公司推出的混合信號FPGA芯片,它將模擬ADC、DAC、RC振蕩器等嵌入到數(shù)字FPGA中。AFS600是片上系統(tǒng)(
    發(fā)表于 08-16 06:25

    DAC8552,pdf(16-Bit, Dual Chann

    The DAC8552 is a 16-bit, dual channel, voltage output digital-to-analog converter (DAC) offering
    發(fā)表于 06-09 10:52 ?91次下載

    基于AFS600芯片與8051的陽能熱水器控制器的設計

    本文以AFS600為核心,實現(xiàn)了太陽能熱水器的控制器系統(tǒng)。與目前采用微處理器、PLC或FPGA芯片設計的系統(tǒng)相比,該
    發(fā)表于 06-30 14:57 ?1362次閱讀
    基于<b class='flag-5'>AFS600</b><b class='flag-5'>芯片</b>與8051的陽能熱水器控制器的設計

    時間頻率遠程校準系統(tǒng)的設計

    本內(nèi)容詳細介紹了時間頻率遠程校準系統(tǒng)的設計,歡迎大家下載學習
    發(fā)表于 06-22 15:34 ?28次下載
    時間<b class='flag-5'>頻率</b>遠程<b class='flag-5'>校準系統(tǒng)</b>的設計

    基于GPS的恒溫晶振頻率校準系統(tǒng)的設計與實現(xiàn)

    針對目前廣泛對高精度頻率源的需求,利用FPGA設計一種恒溫晶振頻率校準系統(tǒng)。系統(tǒng)以GPS接收機提供的秒脈沖信號為基準源,通過結(jié)合高精度恒溫晶振短期穩(wěn)定度高與GPS長期穩(wěn)定特性好
    發(fā)表于 05-16 17:10 ?41次下載
    基于GPS的恒溫晶振<b class='flag-5'>頻率</b><b class='flag-5'>校準系統(tǒng)</b>的設計與<b class='flag-5'>實現(xiàn)</b>

    DAC8552雙通道、電壓輸出數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DAC8552雙通道、電壓輸出數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-26 09:15 ?1次下載
    <b class='flag-5'>DAC8552</b>雙通道、電壓輸出數(shù)模轉(zhuǎn)換器(<b class='flag-5'>DAC</b>)數(shù)據(jù)表