一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

將FPGA靈活應(yīng)變的計(jì)算加速與低時(shí)延連接結(jié)合

YCqV_FPGA_EETre ? 來(lái)源:Xilinx賽靈思官微 ? 作者:Xilinx賽靈思官微 ? 2021-05-13 14:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著后疫情時(shí)代的來(lái)臨,大多數(shù)人依然在采用線上視頻會(huì)議的工作方式 但是您是否曾經(jīng)想過(guò) 所有會(huì)議內(nèi)容和數(shù)據(jù)的傳輸需要怎樣的技術(shù)? 面對(duì)疫情造成的前所未有的視頻流量激增 數(shù)據(jù)中心運(yùn)營(yíng)商也開始重新思考其當(dāng)前架構(gòu)并探索在本質(zhì)上更便于擴(kuò)展且效率更高的新配置在此背景下 一種有望大幅提升資源利用率的新架構(gòu)正在興起 這就是“可組合式基礎(chǔ)設(shè)施”

可組合式基礎(chǔ)設(shè)施

可組合式基礎(chǔ)設(shè)施能夠解耦資源并將資源匯集,從而實(shí)現(xiàn)了資源的隨處調(diào)用。它還能為工作負(fù)載提供數(shù)量恰好的資源,并經(jīng)由軟件迅速完成重新配置。 可組合式基礎(chǔ)設(shè)施由 CPU 池、SSD 池和加速器池構(gòu)成,它們互聯(lián)在一起并由基于標(biāo)準(zhǔn)的配置框架控制,能極大提高數(shù)據(jù)中心的資源利用率。在這樣的架構(gòu)中,不同的工作負(fù)載可能有不同的計(jì)算、存儲(chǔ)和加速要求,而資源將進(jìn)行相應(yīng)分配,避免浪費(fèi)硬件資源。

時(shí)延挑戰(zhàn)

上述方法在理論上似乎很完美,但實(shí)際上存在一個(gè)嚴(yán)重的問(wèn)題:時(shí)延。當(dāng)您分解資源并將它們移得更遠(yuǎn)的時(shí)候,就會(huì)因 CPU 和 SSD 或 CPU 與加速器之間的網(wǎng)絡(luò)流量而導(dǎo)致延遲增大和帶寬縮小。除非您有某種方法來(lái)減少網(wǎng)絡(luò)流量并提高資源間的互聯(lián)效率,否則這會(huì)造成嚴(yán)重的限制。在解決時(shí)延難題方面,FPGA 能發(fā)揮三大關(guān)鍵作用:

將 FPGA 作為靈活應(yīng)變的加速器,針對(duì)每種工作負(fù)載進(jìn)行定制以實(shí)現(xiàn)最佳性能;

FPGA 讓算力貼近數(shù)據(jù),從而降低時(shí)延,并最大限度縮小所需帶寬;

FPGA 的靈活應(yīng)變智能架構(gòu)能夠在不產(chǎn)生額外延遲的情況下實(shí)現(xiàn)資源的高效率池化。

靈活應(yīng)變的加速

基于 FPGA 的計(jì)算加速器的第一大優(yōu)勢(shì)就是顯著提升如今亟需的工作負(fù)載的性能。在實(shí)時(shí)視頻流應(yīng)用的視頻轉(zhuǎn)碼用例中,F(xiàn)PGA 解決方案的性能通常比 x86 CPU 高出 30 倍,這有助于數(shù)據(jù)中心運(yùn)營(yíng)商解決并發(fā)流大幅增加的問(wèn)題。另一個(gè)示例是在基因組測(cè)序的關(guān)鍵領(lǐng)域。一位近期成為賽靈思客戶的基因組研究機(jī)構(gòu)發(fā)現(xiàn),基于賽靈思 FPGA 的加速器能以比 CPU 快 90 倍的速度獲得結(jié)果,幫助醫(yī)療研究人員以過(guò)去幾分之一的時(shí)間完成 DNA 樣本測(cè)試。

讓算力更貼近數(shù)據(jù)

可組合式數(shù)據(jù)中心內(nèi)的 FPGA 能發(fā)揮的第二大優(yōu)勢(shì)是,讓靈活應(yīng)變的算力貼近數(shù)據(jù)。在 SmartSSD 計(jì)算存儲(chǔ)器件中使用賽靈思 FPGA,能為過(guò)去一般由 CPU 運(yùn)行的高速搜索、解析、壓縮和加密等功能提速。這有利于卸載 CPU,將其用于更復(fù)雜的任務(wù),而且還有助于減少 CPU 和 SSD 之間的流量,從而減少帶寬消耗并降低時(shí)延。 與之類似,賽靈思 FPGA 現(xiàn)在也用在 SmartNIC 中。例如賽靈思新款 Alveo SN1000,它不僅能為活動(dòng)數(shù)據(jù)加速,提供線速數(shù)據(jù)包處理、壓縮和加密服務(wù),還能針對(duì)特定數(shù)據(jù)中心或客戶適應(yīng)定制的切換要求。

智能架構(gòu)

如果將 FPGA 靈活應(yīng)變的計(jì)算加速與低時(shí)延連接結(jié)合,便會(huì)使得可組合式數(shù)據(jù)中心更進(jìn)一步。您可以將高計(jì)算強(qiáng)度的工作負(fù)載分配給采用自適應(yīng)智能架構(gòu)互聯(lián)的加速器集群,按需創(chuàng)建高性能計(jì)算機(jī)。 當(dāng)然,如果不能以最優(yōu)加速算法為計(jì)算加速器、SmartSSD 和 SmartNIC 編程,然后按正確數(shù)量將它們配置給每個(gè)工作負(fù)載,那么這些好處都是空談。在這方面,我們已經(jīng)開發(fā)出一個(gè)綜合全面的軟件協(xié)議棧,它利用 TensorFlow 和 FFMPEG 等特定領(lǐng)域行業(yè)框架,并配合賽靈思的 Vitis 開發(fā)平臺(tái)運(yùn)行。在智能資源分配方面, RedFish 等更高級(jí)的配置框架也有用武之地。 在可組合式數(shù)據(jù)中心掀起的激動(dòng)人心的變革中 賽靈思器件和加速器卡將成為新型高效架構(gòu)的關(guān)鍵模塊依托快速的可重配置能力、低時(shí)延以及能夠適應(yīng)不斷變化的工作負(fù)載的靈活架構(gòu)賽靈思已經(jīng)為在這場(chǎng)變革中發(fā)揮重大作用做好準(zhǔn)備

原文標(biāo)題:可組合數(shù)據(jù)中心:讓算力更貼近數(shù)據(jù)

文章出處:【微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618606
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7256

    瀏覽量

    91897

原文標(biāo)題:可組合數(shù)據(jù)中心:讓算力更貼近數(shù)據(jù)

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Intel-Altera FPGA:通信行業(yè)的加速引擎,開啟高速互聯(lián)新時(shí)代

    :Silver Lake接管后,Altera重點(diǎn)發(fā)展AI驅(qū)動(dòng)的新興市場(chǎng)(如邊緣計(jì)算、機(jī)器人),并整合Agilex品牌下的高中低端產(chǎn)品,以提升市場(chǎng)競(jìng)爭(zhēng)力。四、未來(lái)展望技術(shù)演進(jìn):預(yù)計(jì)加速
    發(fā)表于 04-25 10:19

    RAKsmart智能算力架構(gòu):異構(gòu)計(jì)算+時(shí)網(wǎng)絡(luò)驅(qū)動(dòng)企業(yè)AI訓(xùn)練范式升級(jí)

    在AI大模型參數(shù)量突破萬(wàn)億、多模態(tài)應(yīng)用爆發(fā)的今天,企業(yè)AI訓(xùn)練正面臨算力效率與成本的雙重挑戰(zhàn)。RAKsmart推出的智能算力架構(gòu),以異構(gòu)計(jì)算資源池化與超低時(shí)網(wǎng)絡(luò)為核心,重構(gòu)AI訓(xùn)練基礎(chǔ)設(shè)施,助力企業(yè)實(shí)現(xiàn)訓(xùn)練速度提升、硬件成本下降與算法迭代
    的頭像 發(fā)表于 04-17 09:29 ?323次閱讀

    FPGA+AI王炸組合如何重塑未來(lái)世界:看看DeepSeek東方神秘力量如何預(yù)測(cè)......

    的應(yīng)用不斷增加,尤其是在需要延遲和實(shí)時(shí)數(shù)據(jù)處理的場(chǎng)景中,如自動(dòng)駕駛、工業(yè)自動(dòng)化和物聯(lián)網(wǎng)設(shè)備。其可編程性和靈活性使其能夠適應(yīng)多樣化的邊緣計(jì)算需求。? 數(shù)據(jù)中心與高性能計(jì)算:在數(shù)據(jù)中心中
    發(fā)表于 03-03 11:21

    當(dāng)我問(wèn)DeepSeek AI爆發(fā)時(shí)代的FPGA是否重要?答案是......

    ,開發(fā)人員可以根據(jù)具體應(yīng)用需求重新配置硬件邏輯。這種靈活性使得FPGA能夠適應(yīng)不斷變化的AI算法和應(yīng)用場(chǎng)景,而無(wú)需更換硬件。 ? 定制化加速FPGA可以根據(jù)特定的AI任務(wù)進(jìn)行優(yōu)化配置
    發(fā)表于 02-19 13:55

    振弦式表面應(yīng)變計(jì)鋼支撐計(jì)算

    振弦式表面應(yīng)變計(jì)通常安裝在混凝土構(gòu)件或鋼支撐表面,用于測(cè)量這些結(jié)構(gòu)物的應(yīng)變量。針對(duì)振弦式表面應(yīng)變計(jì)在鋼支撐上的計(jì)算,主要涉及應(yīng)變量的
    的頭像 發(fā)表于 11-12 16:09 ?1076次閱讀
    振弦式表面<b class='flag-5'>應(yīng)變</b>計(jì)鋼支撐<b class='flag-5'>計(jì)算</b>

    2.34納秒超低時(shí),滿足金融市場(chǎng)高頻交易,AMD發(fā)布新一代金融加速

    是降低成本和獲得利潤(rùn)的關(guān)鍵所在。 ? 近日,AMD推出Alveo UL3422 加速卡,它是由 AMD Virtex UltraScale+ FPGA 提供支持,其采用新穎的收發(fā)器架構(gòu),具備硬化且經(jīng)過(guò)優(yōu)化的網(wǎng)絡(luò)連接核,專為高速交
    的頭像 發(fā)表于 11-11 01:13 ?2348次閱讀
    2.34納秒超低時(shí)<b class='flag-5'>延</b>,滿足金融市場(chǎng)高頻交易,AMD發(fā)布新一代金融<b class='flag-5'>加速</b>卡

    ARM開發(fā)板與FPGA結(jié)合應(yīng)用

    一、引言 ARM開發(fā)板是一種基于ARM架構(gòu)的嵌入式開發(fā)平臺(tái),具有高性能、低功耗的特點(diǎn)。FPGA是一種可編程的數(shù)字電路,可以根據(jù)需要配置不同的邏輯功能。ARM開發(fā)板與FPGA結(jié)合,可以
    的頭像 發(fā)表于 11-05 11:42 ?1534次閱讀

    GPU加速計(jì)算平臺(tái)是什么

    GPU加速計(jì)算平臺(tái),簡(jiǎn)而言之,是利用圖形處理器(GPU)的強(qiáng)大并行計(jì)算能力來(lái)加速科學(xué)計(jì)算、數(shù)據(jù)分析、機(jī)器學(xué)習(xí)等復(fù)雜
    的頭像 發(fā)表于 10-25 09:23 ?602次閱讀

    FPGA加速深度學(xué)習(xí)模型的案例

    FPGA(現(xiàn)場(chǎng)可編程門陣列)加速深度學(xué)習(xí)模型是當(dāng)前硬件加速領(lǐng)域的一個(gè)熱門研究方向。以下是一些FPGA加速深度學(xué)習(xí)模型的案例: 一、基于
    的頭像 發(fā)表于 10-25 09:22 ?1238次閱讀

    計(jì)算與邊緣計(jì)算結(jié)合

    計(jì)算與邊緣計(jì)算結(jié)合是當(dāng)前信息技術(shù)發(fā)展的重要趨勢(shì),這種結(jié)合能夠充分發(fā)揮兩者的優(yōu)勢(shì),實(shí)現(xiàn)更高效、更可靠的數(shù)據(jù)處理和分析。以下是對(duì)云計(jì)算與邊緣
    的頭像 發(fā)表于 10-24 09:19 ?1161次閱讀

    應(yīng)變片的靈敏系數(shù)是什么,它與電阻絲連接方式

    為靈敏系數(shù)或Gage Factor)是描述應(yīng)變片對(duì)應(yīng)變變化響應(yīng)程度的參數(shù),它定義為應(yīng)變片電阻變化與應(yīng)變的比值。 應(yīng)變片的靈敏系數(shù)與其電阻絲的
    的頭像 發(fā)表于 09-21 10:43 ?3076次閱讀

    淺談國(guó)產(chǎn)異構(gòu)雙核RISC-V+FPGA處理器AG32VF407的優(yōu)勢(shì)和應(yīng)用場(chǎng)景

    關(guān)于國(guó)產(chǎn)異構(gòu)雙核RISC-V+FPGA處理器AG32VF407的具體優(yōu)勢(shì)和應(yīng)用場(chǎng)景淺談如下: 優(yōu)勢(shì) 異構(gòu)計(jì)算能力 : 異構(gòu)雙核設(shè)計(jì)結(jié)合了RISC-V的高效指令集和FPGA
    發(fā)表于 08-31 08:32

    基于菲數(shù)科技FA728Q加速卡實(shí)現(xiàn)時(shí)LLT應(yīng)用

    菲數(shù)科技使用Stratix 10 FPGA和開源的開放式FPGA堆棧(OFS)基礎(chǔ)設(shè)施開發(fā)高性能FPGA加速卡。
    的頭像 發(fā)表于 08-30 17:13 ?980次閱讀
    基于菲數(shù)科技FA728Q<b class='flag-5'>加速</b>卡實(shí)現(xiàn)<b class='flag-5'>低</b>時(shí)<b class='flag-5'>延</b>LLT應(yīng)用

    FPGA在人工智能中的應(yīng)用有哪些?

    定制化的硬件設(shè)計(jì),提高了硬件的靈活性和適應(yīng)性。 綜上所述,FPGA在人工智能領(lǐng)域的應(yīng)用前景廣闊,不僅可以用于深度學(xué)習(xí)的加速和云計(jì)算加速,還
    發(fā)表于 07-29 17:05

    FPGA與MCU的應(yīng)用場(chǎng)景

    可編程性 與MCU只能通過(guò)軟件進(jìn)行編程不同,FPGA允許用戶在硬件級(jí)別上進(jìn)行編程和重新配置。這種靈活性使FPGA在快速原型設(shè)計(jì)和硬件加速應(yīng)用中非常有用。
    發(fā)表于 07-29 15:45