一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

仿真調(diào)試手段在SpinalHDL中還能用嗎?

FPGA之家 ? 來源:Spinal FPGA ? 作者:玉騏 ? 2021-06-17 09:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

要問做邏輯的什么看的最久,那一定是波形吧。那除了看波形,還能做點兒其他的么?

調(diào)試“三十六計”

作為邏輯開發(fā)者,仿真是一個永遠跑不掉的話題。盡管說嚴格來講設(shè)計和驗證是分離的,但對于FPGA開發(fā)來講,即便是大廠也很少配備專門的邏輯驗證人員來支持你的工作。無論是單元級仿真還是系統(tǒng)級仿真,那些年我們常用到仿真調(diào)試手段首推的估計就是看波形了。但老實講,小的模塊或者小的case看看波形還好,但如果是比較大的模塊或case需要很長的時間來跑的話那么追蹤波形對我個人來講還是很廢眼神的~

那么除了查看波形,我們常用的仿真調(diào)試手段無外乎在待仿真測試邏輯里添加打印和添加SVA了。對于添加打印,在之前通過verilog/systemVerilog搬磚時是時常干的事情,而SVA在上學的那會兒倒是看過下面這本書:

那么如今轉(zhuǎn)到SpinalHDL,這些手段是否還能用呢?

Assertion

與SystemVerilog中相似,SpinalHDL中也提供Assertion功能,其關(guān)鍵字也為assert:

assert(assertion : Bool, message : String = null, severity: AssertNodeSeverity = Error)assert(assertion: Bool, message: Seq[Any], severity: AssertNodeSeverity)

assertion:斷言條件

message:斷言失敗時顯示信息,可以是字符串或者是Seq。

severity:斷言等級。

來看一個demo:

pYYBAGDKqMiAXbFuAAFxmXl5Rhg455.jpg

這里放置了兩個assert,分別使用了兩種assert的使用方式。message中放置Seq時可以顯示更多的提示信息。 要知道即便我們是采用SpinalHDL,在仿真的時候還是要生成Verilog文件交給仿真器去執(zhí)行的。那看下生成的RTL代碼:

pYYBAGDKqAKAFKFZAAE0dJBUbdw865.jpg

可以看到,在SpinalHDL中,對于SVA中的立即斷言和并發(fā)斷言,其只支持并發(fā)斷言。而且會生成額外邏輯用來支持斷言,而且在復(fù)位期間是不做斷言檢查的。

report

SpinalHDL中提供了report方法用于在邏輯中顯示打印信息:

def report(message: String) = assert(False, message, NOTE)def report(message: Seq[Any]) = assert(False, message, NOTE) def report(message: String, severity: AssertNodeSeverity) = assert(False, message, severity)def report(message: Seq[Any], severity: AssertNodeSeverity) = assert(False, message, severity) 可以看到,report的底層實現(xiàn)是基于assert來實現(xiàn)的,且默認斷言失敗,故而信息會一直打印。像上面的dmeo我們可以添加下面的打印信息:

report(Seq(“data0:”,io.data0,“ data1:”,io.data1,“ sum:”,io.sum),WARNING)

在生成的RTL代碼中會有:

poYBAGDKp_yAUeVJAADPLU4VgLQ035.jpg

同樣不出意外,在復(fù)位期間將不會打印任何信息。

Formal

針對SVA的支持,SpinalHDL提供了部分支持。在SpinalHDL-Doc中給出了下面的這個Demo:

pYYBAGDKp_KAKvVsAAF7a7PJauA080.jpg

object MyToplevelSystemVerilogWithFormal { def main(args: Array[String]) { val config = SpinalConfig(defaultConfigForClockDomains = ClockDomainConfig(resetKind=SYNC, resetActiveLevel=HIGH)) config.includeFormal.generateSystemVerilog(new TopLevel()) }}

但這個demo有幾個問題是: 1、使用GenerationFlags.formal及includeFormal時如果我們的代碼在GenerationFlags外圍如果有使用assert或者report時,GenerationFlags.formal會將其屏蔽掉,在仿真時不起作用。 2、initstate()在verilator中不支持。 針對上面的問題,可以采用: 1、采用GenerationFlags.simulation和includeSimulation替代GenerationFlags.formal及includeFormal。 2、如果要在復(fù)位期間添加sva,那么通過clockDomain.isResetActive替換initstate() 當在生成Verilog時不添加includeSimulation,那么GenerationFlags.simulation所包含的內(nèi)容將不會生成在Verilog中,從而能夠提供一個干凈的代碼。 手冊中給出了支持的SVA:

pYYBAGDKp-uAVGcSAAFaHOXsqfU933.jpg

但具體還是要看仿真器是否支持,畢竟verilator和vcs這些在功能上還是有一些差距。

文章來源:Spinal FPGA

圖片來源:似猿非猿的FPGA

責任編輯:lq6

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關(guān)注

    關(guān)注

    52

    文章

    4255

    瀏覽量

    135554
  • HDL
    HDL
    +關(guān)注

    關(guān)注

    8

    文章

    330

    瀏覽量

    47930

原文標題:除了看波形,還能做點兒啥

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何調(diào)試nRF5 SDK

    本文將講述Nordic nRF5 SDK的主要調(diào)試手段,以幫助大家快速定位問題,并解決問題。一般來說,你可以通過打log方式,IDE的debug模式,SDK自帶的app_error_check函數(shù)
    的頭像 發(fā)表于 06-24 08:59 ?159次閱讀
    如何<b class='flag-5'>調(diào)試</b>nRF5 SDK

    軸承損壞后導(dǎo)軌還能用嗎?

    軸承損壞后導(dǎo)軌還能用嗎?
    的頭像 發(fā)表于 04-03 17:52 ?288次閱讀
    軸承損壞后導(dǎo)軌<b class='flag-5'>還能用</b>嗎?

    SEW_DPV1調(diào)試手

    電子發(fā)燒友網(wǎng)站提供《SEW_DPV1調(diào)試手冊.pdf》資料免費下載
    發(fā)表于 04-01 16:29 ?0次下載

    單晶硅納米力學性能測試方法

    材料納米力學性能測試的眾多方法,納米壓痕技術(shù)憑借其獨特的優(yōu)勢脫穎而出,成為當前的主流測試手段。
    的頭像 發(fā)表于 03-25 14:38 ?400次閱讀
    單晶硅納米力學性能測試方法

    是德示波器音頻設(shè)備調(diào)試的作用

    是德示波器音頻設(shè)備調(diào)試的具體應(yīng)用,包括信號分析、故障診斷、參數(shù)測量等方面。 一、音頻設(shè)備調(diào)試的挑戰(zhàn)與需求 現(xiàn)代音頻設(shè)備,從耳機、音箱到專業(yè)音頻接口,其內(nèi)部電路復(fù)雜,涉及模擬和數(shù)字信
    的頭像 發(fā)表于 11-26 16:48 ?721次閱讀
    是德示波器<b class='flag-5'>在</b>音頻設(shè)備<b class='flag-5'>調(diào)試</b><b class='flag-5'>中</b>的作用

    谷景科普一體成型電感外殼破損還能不能用

    谷景科普一體成型電感外殼破損還能不能用編輯:谷景電子一體成型電感是近幾年比較熱門的一種電子元器件,尤其是一些精密度要求很高的電子產(chǎn)品,一體成型電感相較于其他電感產(chǎn)品會更具優(yōu)勢。一體成型電感的外殼
    發(fā)表于 11-13 22:49 ?0次下載

    光纖斷了還能用

    中斷。 然而,光纖的斷裂并不是無法修復(fù)的。光纖通信系統(tǒng),通常會有備用光纖或冗余設(shè)計來應(yīng)對光纖斷裂的情況。當檢測到光纖斷裂時,系統(tǒng)可以自動或手動切換到備用光纖上,以保持通信的連續(xù)性。 此外,專業(yè)的光纖維修
    的頭像 發(fā)表于 11-07 10:32 ?1556次閱讀

    一體成型電感外殼破損還能不能用

    電子發(fā)燒友網(wǎng)站提供《一體成型電感外殼破損還能不能用.docx》資料免費下載
    發(fā)表于 10-31 10:57 ?0次下載

    設(shè)計仿真 基于VTD的AR-HUD仿真測試解決方案

    以虛擬場景為基礎(chǔ)的AR-HUD仿真試手段,大大提升了產(chǎn)品開發(fā)迭代效率,降低開發(fā)成本,在行業(yè)內(nèi)得到了越來越多的關(guān)注,AR-HUD的仿真測試涵蓋MIL/SIL/HIL/DIL等不同階段,以VTD為基礎(chǔ)的
    的頭像 發(fā)表于 10-09 13:51 ?1092次閱讀
    設(shè)計<b class='flag-5'>仿真</b>  基于VTD的AR-HUD<b class='flag-5'>仿真</b>測試解決方案

    解鎖SoC “調(diào)試”挑戰(zhàn),開啟高效原型驗證之路

    引言由于芯片設(shè)計復(fù)雜度的提升、集成規(guī)模的擴大,以及產(chǎn)品上市時間要求的縮短,使得設(shè)計驗證變得更加困難。特別是多FPGA環(huán)境,設(shè)計調(diào)試和驗證的復(fù)雜性進一步增加,傳統(tǒng)的調(diào)試手段難以滿足對
    的頭像 發(fā)表于 10-09 08:04 ?1106次閱讀
    解鎖SoC “<b class='flag-5'>調(diào)試</b>”挑戰(zhàn),開啟高效原型驗證之路

    AFE77 JESD204B 調(diào)試手

    電子發(fā)燒友網(wǎng)站提供《AFE77 JESD204B 調(diào)試手冊.pdf》資料免費下載
    發(fā)表于 09-11 10:25 ?0次下載
    AFE77 JESD204B <b class='flag-5'>調(diào)試手</b>冊

    TI AFE8092 AFE8030 JESD204配置及調(diào)試手冊- Part A

    電子發(fā)燒友網(wǎng)站提供《TI AFE8092 AFE8030 JESD204配置及調(diào)試手冊- Part A.pdf》資料免費下載
    發(fā)表于 09-03 10:02 ?5次下載
    TI AFE8092 AFE8030 JESD204配置及<b class='flag-5'>調(diào)試手</b>冊- Part A

    TI AFE8092 AFE8030 JESD204C配置及調(diào)試手冊 Part B

    電子發(fā)燒友網(wǎng)站提供《TI AFE8092 AFE8030 JESD204C配置及調(diào)試手冊 Part B.pdf》資料免費下載
    發(fā)表于 08-29 10:50 ?0次下載
    TI AFE8092 AFE8030 JESD204C配置及<b class='flag-5'>調(diào)試手</b>冊 Part B

    TI AFE8092/AFE8030 JESD204C配置及調(diào)試手冊 Part C

    電子發(fā)燒友網(wǎng)站提供《TI AFE8092/AFE8030 JESD204C配置及調(diào)試手冊 Part C.pdf》資料免費下載
    發(fā)表于 08-29 10:39 ?0次下載
    TI AFE8092/AFE8030 JESD204C配置及<b class='flag-5'>調(diào)試手</b>冊 Part C

    ESP8266deep-sleep是否還能保持該GPIO的狀態(tài)?

    有些問題有關(guān)ESP8266的手冊的如下一段話。 我想問的是 1)硬件 reset 時,是否還能保持該 GPIO 的狀態(tài)? 2)deep-sleep
    發(fā)表于 07-12 11:39