本文是“LDO線性穩(wěn)壓器的并聯(lián)”系列文章的最后一篇。在該系列文章中,介紹了通過并聯(lián)LDO線性穩(wěn)壓器增加電源電路的輸出電流、并避免超過每個LDO線性穩(wěn)壓器容許損耗的方法。
如在“什么是LDO線性穩(wěn)壓器的并聯(lián)”一文中所述,LDO線性穩(wěn)壓器的并聯(lián)是一種很早以前就有的方法,從理論上講,在理想的情況下,比如將兩個1A的LDO線性穩(wěn)壓器并聯(lián),可以獲得2A(翻倍),從分擔(dān)損耗的角度看,兩個并聯(lián)可以使每個LDO線性穩(wěn)壓器的損耗減半。
但是,如果只是將LDO的輸出之間直接連接,由于LDO間存在輸出電壓差,所以并不會分配負(fù)載(輸出)電流。通常,LDO輸出電壓的容差為標(biāo)稱電壓的±幾個百分比,而實(shí)際上,讓并聯(lián)的LDO實(shí)現(xiàn)相同的輸出電壓并不現(xiàn)實(shí),因此,在并聯(lián)LDO時,需要在電路設(shè)計(jì)上下功夫,以使并聯(lián)LDO能夠分配輸出電流。
我們介紹了使之分配輸出電流的兩種并聯(lián)方法,一種是使用二極管的方法,一種是使用鎮(zhèn)流電阻的方法。這兩種方法都是通過緩和并聯(lián)LDO間的輸出電壓差來實(shí)現(xiàn)輸出電流分配的,但是都存在優(yōu)缺點(diǎn)。另外,在具體應(yīng)用之前,需要認(rèn)識到有些時候很難完全按照理論實(shí)現(xiàn)“翻倍、減半”,有時不得不接受這種電源特性(例如輸出電壓精度和負(fù)載調(diào)節(jié))而采用折衷方案。
下面總結(jié)了每種并聯(lián)方法的電路、原理公式和關(guān)鍵要點(diǎn)。
責(zé)任編輯:haq
-
穩(wěn)壓器
+關(guān)注
關(guān)注
24文章
4674瀏覽量
96138 -
ldo
+關(guān)注
關(guān)注
35文章
2325瀏覽量
156339
原文標(biāo)題:LDO并聯(lián)方法總結(jié)
文章出處:【微信號:murata-eetrend,微信公眾號:murata-eetrend】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
Texas Instruments TPS770 LDO線性穩(wěn)壓器數(shù)據(jù)手冊

Texas Instruments TLV774低壓差 (LDO) 線性穩(wěn)壓器數(shù)據(jù)手冊

基于線性穩(wěn)壓器IC BA1117的電源電路設(shè)計(jì)

Analog Devices Inc. ADPL44002低壓差 (LDO) 線性穩(wěn)壓器數(shù)據(jù)手冊

Analog Devices Inc. ADPL42002 CMOS LDO 線性穩(wěn)壓器技術(shù)手冊

Analog Devices Inc. ADPL42005 LDO線性穩(wěn)壓器技術(shù)手冊

LM723系列 150 mA 可調(diào)輸出線性穩(wěn)壓器 / LDO數(shù)據(jù)手冊

低壓降(LDO)線性穩(wěn)壓器TPS74701QDRCRQ1,介紹、特點(diǎn)及應(yīng)用
DCDC降壓芯片和線性穩(wěn)壓器的區(qū)別
AN-1421:并聯(lián)ADP1763 LDO穩(wěn)壓器以支持高輸出電流應(yīng)用

評論