一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XILINX FPGA的硬件設(shè)計(jì)總結(jié)之PCIE硬件設(shè)計(jì)避坑指南

FPGA之家 ? 來源:硬件搬磚工 ? 作者:硬件搬磚工 ? 2021-06-27 11:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著FPGA的不斷發(fā)展,F(xiàn)PGA本身自帶的PCIE硬核的數(shù)量越來越多,本文以ZU11EG為例介紹,如何進(jìn)行對(duì)應(yīng)的硬件引腳分配。

設(shè)計(jì)目標(biāo):ZU11EG FFVC1760封裝,掛載4組NVME,接口為PCIE X4 ,

先我們先對(duì)ZU11EG的資源進(jìn)行分析,在UG1075中我們可以清楚的看到其包含4個(gè)PCIE塊,分別位于X0Y2,X0Y3,XIY1,XIY0.

在文檔PG213上我們可以看到如下:

9fb3d88e-d6f4-11eb-9e57-12bb97331649.png

總結(jié)上文:在硬件設(shè)計(jì)引腳分配的時(shí)候我們需要知道:

1、一個(gè)GT Quad由四個(gè)GT車道組成。為PCIe IP選擇GT Quads時(shí),Xilinx建議您在最靠近PCIe硬塊的地方使用GT Quad。雖然這不是必要時(shí),它將改善設(shè)計(jì)的位置,路線和時(shí)間。

2、需要注意PCIE lane 0的位置

3.根據(jù)些表格,這些表格根據(jù)以下內(nèi)容確定哪些GT庫可供選擇:IP自定義期間選擇的PCIe塊位置。

那如何驗(yàn)證自己的分配結(jié)果呢?最終在實(shí)際使用的時(shí)候我們會(huì)應(yīng)用到相關(guān)的IP核,最簡單也是最靠譜的方法,是采用vivado新建工程,生成PCIE的IP核進(jìn)行驗(yàn)證,如下圖所示,可以清楚的知道對(duì)應(yīng)的那些可用。

在FPGA硬件設(shè)計(jì)中,引腳分配是最重要的一步,也是最關(guān)鍵的一步。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618487
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1342

    瀏覽量

    85146
  • GT
    GT
    +關(guān)注

    關(guān)注

    0

    文章

    15

    瀏覽量

    24843

原文標(biāo)題:基于XILINX FPGA的硬件設(shè)計(jì)總結(jié)之PCIE硬件設(shè)計(jì)避坑

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PLC工業(yè)智能網(wǎng)關(guān):功能解析、場景落地與選型攻略

    如何避免選型踩?本文從技術(shù)原理、核心價(jià)值、典型場景、指南四大維度,結(jié)合真實(shí)案例與行業(yè)趨勢,為您徹底拆解PLC工業(yè)智能網(wǎng)關(guān)的“真面目”。
    的頭像 發(fā)表于 07-16 13:21 ?32次閱讀
    PLC工業(yè)智能網(wǎng)關(guān):功能解析、場景落地與選型<b class='flag-5'>避</b><b class='flag-5'>坑</b>攻略

    2025年G口大帶寬服務(wù)器選購指南這3點(diǎn),省下50%成本!

    面對(duì)市場上琳瑯滿目的服務(wù)器產(chǎn)品,如何避免踩、實(shí)現(xiàn)成本與性能的平衡,成為企業(yè)和個(gè)人用戶關(guān)注的焦點(diǎn)。本文將從配置需求、要點(diǎn)、成本控制三大維度,為您提供一份客觀、簡潔的2025年G口大帶寬服務(wù)器選購
    的頭像 發(fā)表于 07-10 10:17 ?346次閱讀

    火爆開發(fā)中 | 開源FPGA硬件板卡,硬件第一期發(fā)布

    、金手指 2、PCIE插槽 02硬件設(shè)計(jì)核心人員 再次感謝大家積極報(bào)名參與,感謝大家對(duì)本次活動(dòng)的關(guān)注和支持! 03 硬件設(shè)計(jì)會(huì)議及參考資料 開源FPGA開發(fā)板
    發(fā)表于 07-09 13:54

    工業(yè)現(xiàn)場電磁干擾強(qiáng)?聚徽解碼工控一體機(jī)抗干擾“指南

    權(quán)威標(biāo)準(zhǔn)與工業(yè)現(xiàn)場實(shí)戰(zhàn)經(jīng)驗(yàn),總結(jié)出一套“指南,助力企業(yè)降低60%以上的電磁干擾故障,保障工業(yè)自動(dòng)化系統(tǒng)的穩(wěn)定運(yùn)行。 一、源頭
    的頭像 發(fā)表于 06-12 14:37 ?280次閱讀

    電源設(shè)計(jì)(下)

    。在上一期《電源設(shè)計(jì)(上)》中,我們討論了電源設(shè)計(jì)中的電源功率、穩(wěn)定性、紋波控制以及尖峰和浪涌的問題,并結(jié)合實(shí)際案例提出了相應(yīng)的應(yīng)對(duì)措施。接下來,我們將繼續(xù)探索
    的頭像 發(fā)表于 12-16 11:37 ?736次閱讀
    電源設(shè)計(jì)<b class='flag-5'>避</b><b class='flag-5'>坑</b>(下)

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南

    電子發(fā)燒友網(wǎng)站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-10 15:31 ?37次下載

    EVM430-FR6043硬件指南

    電子發(fā)燒友網(wǎng)站提供《EVM430-FR6043硬件指南.pdf》資料免費(fèi)下載
    發(fā)表于 11-22 14:59 ?3次下載
    EVM430-FR6043<b class='flag-5'>硬件</b><b class='flag-5'>指南</b>

    采用Xilinx FPGA的AFE79xx SPI啟動(dòng)指南

    電子發(fā)燒友網(wǎng)站提供《采用Xilinx FPGA的AFE79xx SPI啟動(dòng)指南.pdf》資料免費(fèi)下載
    發(fā)表于 11-15 15:28 ?0次下載
    采用<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的AFE79xx SPI啟動(dòng)<b class='flag-5'>指南</b>

    基于Xilinx XCKU115的半高PCIe x8 硬件加速卡

    基于Xilinx XCKU115的半高PCIe x8 硬件加速卡,支持2x72bit(數(shù)據(jù)位寬64bit+ECC)DDR4存儲(chǔ),數(shù)據(jù)傳輸速率 2400Mb/s。DDR4單簇容量4GB,兩組總?cè)萘繛?GB
    的頭像 發(fā)表于 11-14 11:30 ?797次閱讀
    基于<b class='flag-5'>Xilinx</b> XCKU115的半高<b class='flag-5'>PCIe</b> x8 <b class='flag-5'>硬件</b>加速卡

    BLE硬件設(shè)計(jì)指南

    電子發(fā)燒友網(wǎng)站提供《BLE硬件設(shè)計(jì)指南.pdf》資料免費(fèi)下載
    發(fā)表于 11-12 14:04 ?0次下載

    Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應(yīng)用接口及
    的頭像 發(fā)表于 11-05 15:45 ?3184次閱讀
    <b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b> <b class='flag-5'>PCIe</b> Gen3的應(yīng)用接口及特性

    KeyStone ll設(shè)備的硬件設(shè)計(jì)指南

    電子發(fā)燒友網(wǎng)站提供《KeyStone ll設(shè)備的硬件設(shè)計(jì)指南.pdf》資料免費(fèi)下載
    發(fā)表于 10-12 14:27 ?0次下載
    KeyStone ll設(shè)備的<b class='flag-5'>硬件</b>設(shè)計(jì)<b class='flag-5'>指南</b>

    AM335x硬件設(shè)計(jì)指南

    電子發(fā)燒友網(wǎng)站提供《AM335x硬件設(shè)計(jì)指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-19 11:05 ?2次下載
    AM335x<b class='flag-5'>硬件</b>設(shè)計(jì)<b class='flag-5'>指南</b>

    AM65x器件硬件設(shè)計(jì)指南

    電子發(fā)燒友網(wǎng)站提供《AM65x器件硬件設(shè)計(jì)指南.pdf》資料免費(fèi)下載
    發(fā)表于 08-27 11:31 ?0次下載
    AM65x器件<b class='flag-5'>硬件</b>設(shè)計(jì)<b class='flag-5'>指南</b>

    AM273x硬件設(shè)計(jì)指南

    電子發(fā)燒友網(wǎng)站提供《AM273x硬件設(shè)計(jì)指南.pdf》資料免費(fèi)下載
    發(fā)表于 08-23 10:03 ?0次下載
    AM273x<b class='flag-5'>硬件</b>設(shè)計(jì)<b class='flag-5'>指南</b>