一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一種面向2nm-CMOS和新興存儲(chǔ)器的先進(jìn)工藝和器件技術(shù)

旺材芯片 ? 來(lái)源:半導(dǎo)體行業(yè)觀察 ? 作者:半導(dǎo)體行業(yè)觀察 ? 2021-07-04 17:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在 2021 年 6 月的 VLSI 技術(shù)和電路研討會(huì)上,舉辦了一個(gè)關(guān)于“面向 2nm-CMOS 和新興存儲(chǔ)器的先進(jìn)工藝和器件技術(shù)”的短期課程。在本文中,我將回顧前兩個(gè)介紹前沿邏輯器件的演講。這兩個(gè)演示文稿是互補(bǔ)的,并提供了對(duì)邏輯技術(shù)可能發(fā)展的出色概述。

臺(tái)積電:未來(lái)十年的 CMOS 器件技術(shù)

平面 MOSFET 的柵極長(zhǎng)度 (Gate length:Lg) 縮放限制在大約 25nm,因?yàn)閱伪砻鏂艠O(single surface gate)對(duì)亞表面泄漏( sub surface leakage)的控制很差。 添加更多的柵極(例如在 FinFET 中),將使其中的溝道被限制在三個(gè)柵極之間,從而能夠?qū)?Lg 縮放到溝道厚度的大約 2.5 倍。FinFET 已經(jīng)從英特爾最初采用的高度傾斜鰭壁(highly sloped fin walls )的 22 納米發(fā)展到今天更加垂直的壁(vertical walls)和臺(tái)積電為其 5 納米工藝實(shí)施的高遷移率溝道 FinFET。

更高的鰭會(huì)增加有效溝道寬度 (effective channel width:Weff),Weff = 2Fh + Fth,其中 Fh 是鰭(Fin)高度,F(xiàn)th 是鰭(Fin)厚度。增加 Weff 會(huì)增加重載電路(heavily loaded circuits)的驅(qū)動(dòng)電流,但過(guò)高的鰭會(huì)浪費(fèi)有源功率(active power)。直而薄的鰭片有利于短溝道效應(yīng)(short channel effects),但 Fw 受到遷移率降低和閾值電壓可變性(threshold voltage variability)增加的限制。在他們的 5nm 技術(shù)中實(shí)施高遷移率溝道(作者指出,用于 pFET 鰭片的 SiGe)使 TSMC 的驅(qū)動(dòng)電流提高了約 18%。

隨著器件按比例縮小,寄生電阻電容又將成為一個(gè)新問(wèn)題。CPP(Contacted Poly Pitch)決定標(biāo)準(zhǔn)cell寬度(見(jiàn)圖 1),它是由 Lg、接觸寬度 (Contact Width :Wc) 和墊片厚度 ( Spacer Thickness:Tsp) 組成,CPP = Lg + Wc + 2Tsp。減少 Wc 會(huì)增加寄生電阻,除非進(jìn)行工藝改進(jìn)以改善接觸,而減少 tsp 會(huì)增加寄生電容,除非使用較慢的介電常數(shù)間隔物。

Fin depopulation 減少了單元尺寸,增加了邏輯密度并提供了更高的速度和更低的功率,但它確實(shí)降低了驅(qū)動(dòng)電流。

從 FinFET 過(guò)渡到堆疊的水平納米片 (stacked Horizontal Nanosheets:HNS),通過(guò)改變片寬(sheet width:見(jiàn)圖 3)和通過(guò)堆疊更多片來(lái)增加 Weff 的能力來(lái)提高靈活性。

添加sheets與 Weff 相加,Wee = N*2(W+H),其中 N 為sheets的數(shù)量,W 為sheets的寬度,H 為sheets的高度(厚度)。最終,sheets的數(shù)量受到底部sheets性能的限制。sheets之間的間距隨著寄生電阻和電容的減小而降低,但必須足夠大以使柵極金屬(gate metals)和電介質(zhì)(dielectric)進(jìn)入間隙(gap)。在 HNS 堆棧下方有一個(gè)底部寄生臺(tái)面器件( bottom parasitic mesa device),可以通過(guò)注入或介電層進(jìn)行控制。

在 FinFET 中,nFET 電子遷移率高于 pFET 空穴遷移率。在 HNS 中,遷移率更加不平衡,電子遷移率更高,空穴遷移率更低。可以通過(guò)用 SiGe 包覆溝道(cladding the channel )或使用應(yīng)變松弛緩沖器( Strain Relaxed Buffer)來(lái)提高空穴遷移率,但這兩種技術(shù)都會(huì)增加工藝復(fù)雜性。

Imec 引入了一個(gè)稱(chēng)為 Forksheet (FS) 的概念,其中在 nFET 和 pFET 之間放置了一個(gè)介電層,從而減少了 np 間距,從而形成了更緊湊的標(biāo)準(zhǔn)單元。

除了具有 FS 的 HNS,還有CFET(Complementary FET ),后者堆疊 nFET 和 pFET,從而無(wú)需水平 np 間距。

CFET 選項(xiàng)包括單片集成(monolithic integration),其中的 nFET 和 pFET 器件都制造在同一晶圓上。此外還有順序集成(equential integration),其中的 nFET 和 pFET 制造在單獨(dú)的晶圓上,然后結(jié)合在一起,這兩種選擇都有多個(gè)挑戰(zhàn)仍在研究中。

除了 CFET,演講者還談到了將晶體管集成到后端 (Back End Of Line:BEOL) 互連中的 3D 集成。這些選項(xiàng)需要具有多晶硅溝道(polysilicon channels )或氧化物半導(dǎo)體的低溫晶體管,這會(huì)帶來(lái)各種性能和集成挑戰(zhàn)。 在前端 (Front End Of Line:FEOL) 中,正在探索 CFET 之外的選項(xiàng),例如高遷移率材料、隧道 FET (Tunnel FETs:TFET)、負(fù)電容 FET (Negative Capacitance FETs:NCFET)、低溫 CMOS (Cryogenic CMOS)和低維材料(dimensional materials)。

低維材料采用納米管或二維材料的形式,這些材料提供比 HNS 更短的 Lg 和更低的功率,但仍處于早期研究階段。低維材料也適用于 HNS/CFET 方法,可選擇堆疊許多層。

IMEC:HNS/FS/CFET 選項(xiàng)

隨著 FinFET 達(dá)到極限,鰭變得越來(lái)越高、越來(lái)越薄、越來(lái)越近。鰭片數(shù)量減少正在降低驅(qū)動(dòng)電流并增加可變性。

當(dāng)今最先進(jìn)的技術(shù)是每個(gè)設(shè)備有 2 個(gè)鰭片的 6 軌單元(track cell)。轉(zhuǎn)向單鰭和更窄的 np 間距將需要新的器件架構(gòu)來(lái)提高性能。

為了繼續(xù) CMOS 縮放,我們需要從 FinFET sot HNS 過(guò)渡到具有 FS 和 CFET 的 HNS。

從 FinFET 過(guò)渡到 HNS 提供了幾個(gè)優(yōu)勢(shì),大的 Weff,改進(jìn)的短溝道效應(yīng),這意味著更短的 Lg 和更好的設(shè)計(jì)靈活性,因?yàn)槟軌蚋淖兤瑢挕?/p>

演講者繼續(xù)詳細(xì)介紹 HNS 處理以及一些挑戰(zhàn)和可能的解決方案。除了四個(gè)主要模塊外,HNS 工藝與 FinFET 工藝非常相似。

盡管 HNS 流程類(lèi)似于 FinFET 流程,但不同的關(guān)鍵模塊很困難。釋放蝕刻和實(shí)現(xiàn)多個(gè)閾值電壓特別困難。關(guān)于 HNS 所需的流程模塊更改的細(xì)節(jié),有很多很好的信息,這超出了像這樣的評(píng)論文章的范圍。沒(méi)有明確討論的一件事是,為了將 HNS 工藝擴(kuò)展到 5 軌單元,需要埋入式電源軌 (Buried Power Rails:BPR),這是另一個(gè)仍在開(kāi)發(fā)中的困難工藝模塊。

正如在之前的演示中所見(jiàn),F(xiàn)S 可以實(shí)現(xiàn) HNS 的進(jìn)一步擴(kuò)展。

FS 工藝需要插入介電壁以減小 np 間距。

除了 FS,CFET 通過(guò)堆疊器件提供零水平 np 間距。

CFET 對(duì)于 SRAM 縮放特別有趣。SRAM 縮放已經(jīng)放緩并且跟不上邏輯縮放。CFET 提供了將 SRAM 縮放恢復(fù)到歷史趨勢(shì)的潛力。

如前所述,有兩種 CFET 制造方法,單片和順序。

來(lái)源:內(nèi)容由半導(dǎo)體行業(yè)觀察(ID:icbank)編譯自「semiwiki」

責(zé)任編輯:lq6

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6025

    瀏覽量

    238887
  • 電阻
    +關(guān)注

    關(guān)注

    87

    文章

    5626

    瀏覽量

    175169
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6254

    瀏覽量

    154247
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7653

    瀏覽量

    167413

原文標(biāo)題:關(guān)注 | 臺(tái)積電談2nm的實(shí)現(xiàn)方式

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AI驅(qū)動(dòng)新型存儲(chǔ)器技術(shù),國(guó)內(nèi)新興存儲(chǔ)企業(yè)進(jìn)階

    為了加速AI的訓(xùn)練與推理應(yīng)用。但另方面,新型存儲(chǔ)也在AI時(shí)代扮演越來(lái)越重要的角色,最近國(guó)內(nèi)新興存儲(chǔ)企業(yè)也將目光投向于此,并推出新產(chǎn)品等,以期緊跟新型
    發(fā)表于 10-16 08:10 ?1478次閱讀
    AI驅(qū)動(dòng)新型<b class='flag-5'>存儲(chǔ)器</b><b class='flag-5'>技術(shù)</b>,國(guó)內(nèi)<b class='flag-5'>新興</b><b class='flag-5'>存儲(chǔ)</b>企業(yè)進(jìn)階

    IEDM 2024先進(jìn)工藝探討(三):2D材料技術(shù)的進(jìn)展及所遇挑戰(zhàn)

    晶體管技術(shù)、先進(jìn)存儲(chǔ)、顯示、傳感、MEMS、新型量子和納米級(jí)器件、光電子、能量采集器件、高速器件
    的頭像 發(fā)表于 02-14 09:18 ?1124次閱讀
    IEDM 2024<b class='flag-5'>先進(jìn)</b><b class='flag-5'>工藝</b>探討(三):<b class='flag-5'>2</b>D材料<b class='flag-5'>技術(shù)</b>的進(jìn)展及所遇挑戰(zhàn)

    EMMC存儲(chǔ)器應(yīng)用場(chǎng)景分析

    EMMC存儲(chǔ)器概述 EMMC存儲(chǔ)器一種基于NAND閃存技術(shù)存儲(chǔ)卡,它集成了閃存芯片和控制
    的頭像 發(fā)表于 12-25 09:26 ?2753次閱讀

    PROM器件與其他存儲(chǔ)器的區(qū)別

    PROM(可編程只讀存儲(chǔ)器)是一種早期的非易失性存儲(chǔ)器技術(shù),它允許用戶通過(guò)特定的編程過(guò)程將數(shù)據(jù)寫(xiě)入存儲(chǔ)器中,
    的頭像 發(fā)表于 11-23 11:18 ?1572次閱讀

    Kioxia將于IEDM 2024揭曉新興存儲(chǔ)器技術(shù)

    Kioxia Corporation,全球存儲(chǔ)器解決方案的領(lǐng)軍者,近日宣布其研究論文已成功入選IEEE國(guó)際電子器件會(huì)議(IEDM)2024。這盛會(huì)將于12月7日至11日在美國(guó)舊金山舉行,是全球電子科技領(lǐng)域備受矚目的
    的頭像 發(fā)表于 10-28 17:35 ?901次閱讀

    內(nèi)存儲(chǔ)器分為隨機(jī)存儲(chǔ)器和什么

    ,Read-Only Memory)。 、隨機(jī)存儲(chǔ)器(RAM) 隨機(jī)存儲(chǔ)器的定義和特點(diǎn) 隨機(jī)存儲(chǔ)器(RAM)是一種可讀寫(xiě)的
    的頭像 發(fā)表于 10-14 09:54 ?2900次閱讀

    新存科技發(fā)布國(guó)產(chǎn)大容量3D存儲(chǔ)器芯片NM101

    近日,武漢光谷企業(yè)新存科技(武漢)有限責(zé)任公司(簡(jiǎn)稱(chēng)“新存科技”)宣布,其自主研發(fā)的國(guó)產(chǎn)最大容量新型三維存儲(chǔ)器芯片“NM101”已成功面世。這創(chuàng)新成果有望打破國(guó)際巨頭在存儲(chǔ)器芯片領(lǐng)域
    的頭像 發(fā)表于 10-09 16:53 ?1908次閱讀

    鐵電存儲(chǔ)器有哪些優(yōu)缺點(diǎn)

    鐵電存儲(chǔ)器(Ferroelectric RAM, FRAM)作為一種新興的非易失性存儲(chǔ)器技術(shù),憑借其獨(dú)特的優(yōu)勢(shì)在
    的頭像 發(fā)表于 09-29 15:21 ?2397次閱讀

    高速緩沖存儲(chǔ)器有什么作用

    高速緩沖存儲(chǔ)器(Cache),通常簡(jiǎn)稱(chēng)為緩存,是一種具有高速存取能力的存儲(chǔ)器。其原始意義是指存取速度比般隨機(jī)存取存儲(chǔ)器(RAM)更快的
    的頭像 發(fā)表于 09-10 14:09 ?3134次閱讀

    半導(dǎo)體存儲(chǔ)器的基本結(jié)構(gòu)和分類(lèi)

    半導(dǎo)體存儲(chǔ)器,又稱(chēng)為半導(dǎo)體內(nèi)存,是一種基于半導(dǎo)體技術(shù)制造的電子器件,用于讀取和存儲(chǔ)數(shù)字信息。這種存儲(chǔ)器
    的頭像 發(fā)表于 08-20 09:34 ?2478次閱讀

    半導(dǎo)體存儲(chǔ)器的基本結(jié)構(gòu)和特點(diǎn)

    半導(dǎo)體存儲(chǔ)器,又稱(chēng)為半導(dǎo)體內(nèi)存,是一種基于半導(dǎo)體技術(shù)制造的電子器件,用于讀取和存儲(chǔ)數(shù)字信息。這種存儲(chǔ)器
    的頭像 發(fā)表于 08-10 16:40 ?2508次閱讀

    ram存儲(chǔ)器和rom存儲(chǔ)器的區(qū)別是什么

    定義: RAM(Random Access Memory):隨機(jī)存取存儲(chǔ)器,是一種易失性存儲(chǔ)器,主要用于計(jì)算機(jī)和其他設(shè)備的臨時(shí)存儲(chǔ)。 ROM(Read-Only Memory):只讀
    的頭像 發(fā)表于 08-06 09:17 ?1407次閱讀

    EEPROM存儲(chǔ)器如何加密

    EEPROM(Electrically Erasable Programmable Read-Only Memory,電可擦可編程只讀存儲(chǔ)器)是一種非易失性存儲(chǔ)器,它在斷電后仍能保持?jǐn)?shù)據(jù)。由于其可
    的頭像 發(fā)表于 08-05 18:05 ?2184次閱讀

    eeprom存儲(chǔ)器為什么會(huì)重?zé)?/a>

    EEPROM(Electrically Erasable Programmable Read-Only Memory,電可擦可編程只讀存儲(chǔ)器)是一種非易失性存儲(chǔ)器,可以在不移除芯片的情況下進(jìn)行
    的頭像 發(fā)表于 08-05 16:59 ?991次閱讀

    HV-CMOS工藝制程技術(shù)簡(jiǎn)介

    的成本相對(duì)傳統(tǒng)的CMOS 要高很多。對(duì)于些用途單的LCD 和LED高壓驅(qū)動(dòng)芯片,它們的要求是驅(qū)動(dòng)商壓信號(hào),并沒(méi)有大功率的要求,所以一種基于傳統(tǒng)
    的頭像 發(fā)表于 07-22 09:40 ?5042次閱讀
    HV-<b class='flag-5'>CMOS</b><b class='flag-5'>工藝</b>制程<b class='flag-5'>技術(shù)</b>簡(jiǎn)介