74ls373引腳圖及功能 74ls373是什么芯片
74LS373是帶三態(tài)緩沖輸出的8D鎖存器,常被應用在單片機系統(tǒng)中。分為54S373和74LS373兩個線路,74LS373輸出端Q0-Q7可直接與總線相連接。
74LS373引腳圖如下:
D0-D7數(shù)據(jù)輸入端,QE三態(tài)允許控制端,Q0-Q7輸出端
74LS373真值表如下:
本文綜合自豆丁網(wǎng)、百度百科
圖片來源自百度百科、豆丁網(wǎng)
責編AJX
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
芯片
+關注
關注
460文章
52520瀏覽量
440911
發(fā)布評論請先 登錄
相關推薦
熱點推薦
Texas Instruments SN74LV8T373-EP八通道透明D型鎖存器數(shù)據(jù)手冊
Texas Instruments SN74LV8T373-EP八通道透明D型鎖存器的設計工作電壓范圍為2V至5.5V~VCC~ 。其輸入端設計有閾值降低電路,支持在電源電壓大于輸入電壓時進行升壓

Texas Instruments SN74LV373A D型閂鎖數(shù)據(jù)手冊
Texas Instruments SN74LV373A D型閂鎖是八路透明閂鎖,設計用于在2V~CC~ 至5.5V~CC~ 電壓范圍內工作。這些2級輸出閂鎖支持所有端口的混合模式電壓操作

Texas Instruments SN74LVC1G373單D型鎖存器數(shù)據(jù)手冊
Texas Instruments SN74LVC1G373單D型鎖存器設計用于在1.65V至5.5V V~CC~ 范圍內運行。該器件特別適用于實施I/O端口、緩沖器寄存器、工作寄存器和雙向總線

Analog Devices Inc. EVAL-ADXL373Z分線板數(shù)據(jù)手冊
Analog Devices Inc. EVAL-ADXL373Z分線板用于演示ADXL373微功耗三軸±400g數(shù)字輸出微機電系統(tǒng) (MEMS) 加速度計的性能。ADI EVAL-ADXL373

請問DLP471NE中LS_WDATA_P、LS_WDATA_N、LS_CLK_P、LS_CLK_N引腳是否可以用于行尋址?
請問DLP471NE中LS_WDATA_P、LS_WDATA_N、LS_CLK_P、LS_CLK_N引腳是否可以用于行尋址?
期待您的答
發(fā)表于 02-21 14:09
74hc244和74hc373功能區(qū)別是什么?
要用74hc373做模擬并口,用于擴展io,leader說這個做輸出可以,不能作為輸入。說是74hc244可以做輸入的,就是外部開關量作為輸入,經(jīng)過74hc再到mcu。
這倆是哪的區(qū)別導致的呢?一個貌似是總線驅動,一個是鎖存。
發(fā)表于 12-24 07:05
SN74AVCH8T245的pin2引腳DIR Datasheet要求其上拉至VCCA,其上拉電阻取值是多少?
嗎?如果此芯片用于JTAG,有推薦的TI ESD器件嗎?
2:SN74AVCH8T245 的pin 2引腳DIR Datasheet要求其上拉至VCCA,其上拉電阻取值是多少?可以直接通過0R上拉嗎?
3
發(fā)表于 12-04 07:50
74ls163是同步清零嗎
74LS163是同步清零 的。74LS163是四位二進制可預置的同步加法計數(shù)器,具有同步清零和同步置數(shù)功能。這意味著在74LS163中,清零操作是與時鐘信號同步進行的。具體來說,清零信
74ls163是幾進制同步計數(shù)器
到9,然后回到0,形成一個循環(huán)。 以下是關于74LS163的一些基本信息: 功能 :74LS163 是一個同步計數(shù)器,意味著所有的計數(shù)位同時更新。它通常用于需要精確控制計數(shù)序列的應用中。 進制 :雖然它是一個4位二進制計數(shù)器,但
簡單的lm339和74ls151的組合電路,lm339和74ls151接合起來后,功耗電流變得很大是為什么?
1、如圖所示,我有8路的模擬信號,需要經(jīng)過兩個lm339電路,再把8路分別輸入到74ls151供mcu選擇。
2、lm339是用正負5V的模擬電源,74ls151是用5v數(shù)字電源,模擬數(shù)字單點接地
發(fā)表于 08-15 07:15
評論