由于邊緣計算應(yīng)用需要綜合考慮性能與低功耗,因此帶動了開發(fā)人員將現(xiàn)場可編程門陣列(FPGA)用作高能效加速器的需求,這種做法還能夠提供靈活性和加快上市時間。然而,大部分邊緣計算、計算機視覺和工業(yè)控制算法都是由開發(fā)人員使用C++語言原生開發(fā)的,而他們對底層FPGA硬件知之甚少或一無所知。為了支持這一重要的開發(fā)群體,Microchip Technology Inc.(美國微芯科技公司)推出了名為SmartHLS的HLS設(shè)計工作流程,成為其PolarFire FPGA系列產(chǎn)品的新成員。SmartHLS可以將C++算法直接轉(zhuǎn)換為FPGA優(yōu)化的寄存器傳輸級(RTL)代碼,從而極大提升了生產(chǎn)力和設(shè)計的便利性。
Microchip FPGA業(yè)務(wù)部副總裁Bruce Weyer表示:“SmartHLS增強了Microchip的Libero SoC設(shè)計工具套件的功能,使屢獲殊榮的中等帶寬PolarFire和PolarFire SoC平臺的巨大優(yōu)勢能夠被不同的算法開發(fā)者群體所利用,而無需成為FPGA硬件專家。結(jié)合Microchip的VectorBlox神經(jīng)網(wǎng)絡(luò)軟件開發(fā)工具包,新套件將大大提高設(shè)計人員的工作效率,可使用基于C/C++算法并利用基于FPGA的硬件加速器,為嵌入式視覺、機器學習、電機控制和工業(yè)自動化等應(yīng)用開發(fā)尖端解決方案?!?/p>
基于開源Eclipse集成開發(fā)環(huán)境,SmartHLS設(shè)計套件使用C++軟件代碼生成HDL IP組件,以集成到Microchip的Libero SmartDesign項目中。這使工程師能夠在比傳統(tǒng)FPGA RTL工具更高的抽象層次上描述硬件行為。與其他HLS產(chǎn)品相比,它通過多線程應(yīng)用編程接口(API)并發(fā)執(zhí)行硬件指令,并簡化復雜硬件并行性的表達,在減少開發(fā)時間的同時進一步提高生產(chǎn)力。
SmartHLS工具所需的代碼行數(shù)是同等RTL設(shè)計的十分之一,而且由此產(chǎn)生的代碼更容易閱讀、理解、測試、調(diào)試和驗證。該工具還簡化了對硬件微架構(gòu)設(shè)計的取舍,并使開發(fā)人員能將已有的C++軟件用于PolarFire FPGA和FPGA SoC。
責任編輯:haq
-
加速器
+關(guān)注
關(guān)注
2文章
827瀏覽量
39108 -
microchip
+關(guān)注
關(guān)注
52文章
1549瀏覽量
119054 -
C++
+關(guān)注
關(guān)注
22文章
2119瀏覽量
75260
原文標題:Microchip發(fā)布智能高級合成(HLS)工具套件,助力客戶使用PolarFire? FPGA平臺進行基于C++的算法開發(fā)
文章出處:【微信號:MicrochipTechnology,微信公眾號:Microchip微芯】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
如何在Unified IDE中創(chuàng)建視覺庫HLS組件

新思科技攜手是德科技推出AI驅(qū)動的射頻設(shè)計遷移流程
使用AMD Vitis Unified IDE創(chuàng)建HLS組件

如何使用AMD Vitis HLS創(chuàng)建HLS IP

Vivado HLS設(shè)計流程

NX CAD軟件:數(shù)字化工作流程解決方案(CAD工作流程)

使用HLS流程設(shè)計和驗證圖像信號處理設(shè)備

AI工作流自動化是做什么的
使用pdfDocs提高工作效率,改進PDF工作流程

LJ40B4-20J/EZ常開型接近開關(guān)工作流程及接線圖
用CPLD控制ADS7229,工作流程是怎么樣的?
淺談無刷電機的工作流程

人員定位系統(tǒng)的原理和工作流程

從記錄到管理:單北斗工作記錄儀如何優(yōu)化工作流程

評論