一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

優(yōu)秀的 Verilog/FPGA開源項目介紹(一)

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2021-10-11 15:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

優(yōu)秀的 Verilog/FPGA開源項目介紹(一)-PCIe通信

今天開始會陸續(xù)介紹一些優(yōu)秀的開源項目,項目基本都是和FPGA或HDL相關(guān)的。對于一些找工作或者急需項目經(jīng)驗的人來說,這些項目都有一定的參考價值。

這里再介紹一下開源協(xié)議的區(qū)別,方便大家在閱讀使用這些開源項目時尊重規(guī)則。

詳情查看:https://suisuisi.blog.csdn.net/article/details/120660472

RIFFA項目

RIFFA(FPGA 加速器的可重用集成框架)是一個簡單的框架,用于通過 PCI Express 總線將數(shù)據(jù)從主機 CPU 傳送到 FPGA。該框架需要支持 PCIe 的工作站和帶有 PCIe 連接器的板上的 FPGA。RIFFA 支持 Windows 和 LinuxAltera 和 Xilinx,具有 C/C++Python、MATLABJava 的綁定。適配Xilinx和Intel的FPGA,支持PCIe 2.0設(shè)計中對底層硬件進(jìn)行了抽象,用戶使用的過程中無需關(guān)注底層的硬件,同時上層軟件將PCIe的操作抽象為讀和寫操作,用戶直接調(diào)用函數(shù)即可。公眾號:OpenFPGA

方便軟件工程師使用:

在軟件方面有兩個主要功能:數(shù)據(jù)發(fā)送和數(shù)據(jù)接收。這些函數(shù)通過 C/C++、Python、MATLAB 和 Java 中的用戶庫公開。該驅(qū)動程序支持一個系統(tǒng)中最多5個 FPGA。軟件適用于 Linux 和 Windows 操作系統(tǒng)。用戶只需編寫幾行代碼即可與 FPGA IP 核進(jìn)行通信。

方便硬件工程師使用:

在硬件方面,用戶訪問一個獨立的發(fā)送和接收信號接口。這些信號提供事務(wù)握手和通過 FIFO 接口讀取/寫入數(shù)據(jù)。不需要了解總線地址、緩沖區(qū)大小或 PCIe 數(shù)據(jù)包格式。只需在 FIFO 接口上發(fā)送數(shù)據(jù)并在 FIFO 接口上接收數(shù)據(jù)。

RIFFA 不依賴于 PCIe 橋接器,因此不受橋接器實現(xiàn)的限制。相反,RIFFA 直接與 PCIe 端點配合使用,運行速度足以使 PCIe 鏈路飽和。軟件和硬件接口都得到了極大的簡化。詳細(xì)信息可以在硬件接口頁面上找到。公眾號:OpenFPGA

RIFFA 使用直接內(nèi)存訪問 (DMA) 傳輸和中斷信號傳輸數(shù)據(jù)。這實現(xiàn)了 PCIe 鏈路上的高帶寬。在我們的測試中,我們能夠使所有測試中的鏈路飽和(或接近飽和)。我們已經(jīng)在 AVNet Spartan LX150T、Xilinx ML605 和 Xilinx VC707 以及 Altera DE5-Net、DE4 和 DE2i 板上實現(xiàn)了 RIFFA。RIFFA 發(fā)行版包含在上面列出的三個開發(fā)板上設(shè)置設(shè)計的示例和指南。

此外,該網(wǎng)站還提供了如何從所有軟件綁定訪問您的設(shè)計的示例。RIFFA 已經(jīng)在 Fedora 13 和 17(32/64 位版本)和 Ubuntu Desktop 10.04 LTS 和 12.04 LTS(32/64 位版本)上進(jìn)行了測試。RIFFA 依賴于 Linux 內(nèi)核 2.6.27+(在 2.6.32 - 3.3.0 之間的版本上測試)支持的自定義 Linux 內(nèi)核驅(qū)動程序。公眾號:OpenFPGA

b0ae49c6-2a05-11ec-82a8-dac502259ad0.png

其中FPGA文件夾是我們關(guān)心的部分,里面包含了ALtera和XIlinx兩大主流FPGA廠家的幾款主要板卡的DEMO,如下:

b106e1c6-2a05-11ec-82a8-dac502259ad0.png

Altera文件夾下:

b15216c8-2a05-11ec-82a8-dac502259ad0.png

Xilinx文件夾下:

b1acd432-2a05-11ec-82a8-dac502259ad0.png

有興趣的可以自己查看使用,項目地址:

https://github.com/KastnerRG/riffa

Alex的眾多項目

Alex的項目可以用驚艷來形容,絕大部分都是個人開發(fā)的,都是非常專業(yè)的代碼,非常敬佩其專業(yè)能力和分享精神,或許這才是真正的詩和遠(yuǎn)方。公眾號:OpenFPGA

Alex Forencich主要項目

b282bb92-2a05-11ec-82a8-dac502259ad0.png

包含網(wǎng)絡(luò)和PCIe相關(guān),其中cocotbext-xxx是仿真測試模型(cocotb is a coroutine based cosimulation library for writing VHDL and Verilog testbenches in Python.cocotb是一套基于python的用于構(gòu)建仿真及測試用例的lib庫)。

其中cocotbext-axi也是一個非常出名的項目。

有興趣的可以自己查看使用,項目地址:

https://github.com/alexforencich

個人感覺Alex Forencich的PCIe項目完成度不如RIFFA,前者目前僅支持與 Xilinx UltraScale 和 UltraScale+ PCIe 硬核 IP 核配合使用,接口介于 64 位和 512 位之間。而后者在Altera及Xilinx很多主要平臺經(jīng)過驗證,同時配備上位機驅(qū)動,方便使用。但是后者的仿真理論(包括使用cocotbext-pcie和 cocotbext- axi 的完整 cocotb 測試平臺 。)更加充實,適合研究總線接口。以上僅代表個人愚見,我讀書少,噴我你就是對的!

本文為OpenFPGA作者原創(chuàng),未經(jīng)本人授權(quán)禁止轉(zhuǎn)載!
編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618578
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1342

    瀏覽量

    85167
  • C++
    C++
    +關(guān)注

    關(guān)注

    22

    文章

    2119

    瀏覽量

    75328
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4900

    瀏覽量

    70757
  • python
    +關(guān)注

    關(guān)注

    56

    文章

    4827

    瀏覽量

    86766

原文標(biāo)題:Alex的眾多項目

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    火爆開發(fā)中 | 開源FPGA硬件板卡,硬件第期發(fā)布

    開源FPGA項目自發(fā)布以來,得到了眾多開發(fā)者的關(guān)注,涉及工業(yè)、通信、車載等多個行業(yè)的100+位工程師報名參與設(shè)計,并分為:硬件組、FPGA組、linux組。其中硬件組率先開始啟動
    發(fā)表于 07-09 13:54

    RT-Thread榮獲2025優(yōu)秀開源項目 | 新聞速遞

    貢獻(xiàn),榮獲年度“優(yōu)秀開源項目獎”。RT-Thread睿賽德榮獲2025優(yōu)秀開源項目獎目前,
    的頭像 發(fā)表于 07-04 09:04 ?1700次閱讀
    RT-Thread榮獲2025<b class='flag-5'>優(yōu)秀</b><b class='flag-5'>開源</b><b class='flag-5'>項目</b> | 新聞速遞

    開源分享】:開源小巧的FPGA開發(fā)板——Icepi Zero

    活動推薦:擁抱開源!起來做FPGA開發(fā)板啦!https://bbs.elecfans.com/jishu_2491185_1_1.html 項目計劃以紫光同創(chuàng)PG2L25H-6IM
    發(fā)表于 06-09 14:01

    擁抱開源起來做FPGA開發(fā)板啦!

    批分組名單,大家可以下載附件查看自己分在了哪個小組,有疑問或想要調(diào)整分組可以微信私聊小助手~ 分組名單:*附件:開源FPGA項目分組安排情況.xlsx 直播預(yù)約:
    發(fā)表于 06-06 14:05

    Open Echo:開源的聲納項目

    “ ?這是個還在迭代中的項目。開源的回聲測深儀/水深測量儀/聲吶系統(tǒng),適用于水文測繪及科研用途。基于Arduino平臺開發(fā)并具備良好兼容性? ” ? Open Echo 概覽 作為持續(xù)迭代
    的頭像 發(fā)表于 03-20 11:14 ?1006次閱讀
    Open Echo:<b class='flag-5'>一</b>個<b class='flag-5'>開源</b>的聲納<b class='flag-5'>項目</b>

    使用IP核和開源庫減少FPGA設(shè)計周期

    FPGA 開發(fā)的目標(biāo)是按時、按質(zhì)交付項目。 然而,這目標(biāo)說起來簡單,實現(xiàn)起來老費勁了。根據(jù)業(yè)內(nèi)最廣泛的調(diào)查之,西門子威爾遜集團(tuán) 2022 年的調(diào)查(https
    的頭像 發(fā)表于 01-15 10:47 ?701次閱讀
    使用IP核和<b class='flag-5'>開源</b>庫減少<b class='flag-5'>FPGA</b>設(shè)計周期

    Verilog 測試平臺設(shè)計方法 Verilog FPGA開發(fā)指南

    Verilog測試平臺設(shè)計方法是Verilog FPGA開發(fā)中的重要環(huán)節(jié),它用于驗證Verilog設(shè)計的正確性和性能。以下是個詳細(xì)的
    的頭像 發(fā)表于 12-17 09:50 ?1148次閱讀

    開源ISP(Infinite-ISP)介紹

    公開,都是給堆函數(shù)自己調(diào)用調(diào)試。因為廠商將 ISP 算法視為保持市場競爭力的獨特秘訣。雖然之前介紹了很多開源ISP項目優(yōu)秀
    的頭像 發(fā)表于 11-18 10:21 ?1297次閱讀
    <b class='flag-5'>開源</b>ISP(Infinite-ISP)<b class='flag-5'>介紹</b>

    Verilog vhdl fpga

    相關(guān)專業(yè),具有良好的專業(yè)基礎(chǔ)知識。 感興趣可滴滴 JYHXDX534 2.工作年限不限,有工作經(jīng)驗或優(yōu)秀應(yīng)屆畢業(yè)生亦可。 3.對FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL
    發(fā)表于 11-12 16:40

    FPGA加速深度學(xué)習(xí)模型的案例

    名稱 :DE5Net_Conv_Accelerator 應(yīng)用場景 :面向深度學(xué)習(xí)的開源項目,實現(xiàn)了AlexNet的第層卷積運算加速。 技術(shù)特點 : 采用了Verilog語言進(jìn)行編程,
    的頭像 發(fā)表于 10-25 09:22 ?1235次閱讀

    基于FPGA的JPEG-LS圖像壓縮器介紹

    現(xiàn)在來看下GitHub上面開源的JPEG LS算法的Verilog實現(xiàn)
    的頭像 發(fā)表于 10-15 17:27 ?1243次閱讀
    基于<b class='flag-5'>FPGA</b>的JPEG-LS圖像壓縮器<b class='flag-5'>介紹</b>

    ElfBoard開源項目|“智慧光伏”開源項目技術(shù)文檔

    最大化地捕捉和利用。下面就和各位小伙伴詳細(xì)介紹下這一開源項目是怎樣實現(xiàn)的。環(huán)境說明1.開發(fā)環(huán)境操作系統(tǒng):Ubuntu18.0464位版2.交叉編譯工具鏈:arm-
    的頭像 發(fā)表于 10-11 15:52 ?824次閱讀
    ElfBoard<b class='flag-5'>開源</b><b class='flag-5'>項目</b>|“智慧光伏”<b class='flag-5'>開源</b><b class='flag-5'>項目</b>技術(shù)文檔

    怎么樣提高verilog代碼編寫水平?

    優(yōu)秀代碼:在網(wǎng)上查找開源的、經(jīng)過驗證的高質(zhì)量 Verilog 代碼,學(xué)習(xí)他人的編程風(fēng)格、代碼結(jié)構(gòu)和設(shè)計思路。 實踐項目:嘗試自己設(shè)計和實現(xiàn)
    發(fā)表于 09-25 20:05

    FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL

    、計算機相關(guān)專業(yè),具有良好的專業(yè)基礎(chǔ)知識。 2.工作年限不限,有工作經(jīng)驗或優(yōu)秀應(yīng)屆畢業(yè)生亦可。 3.對FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL編程語言,熟悉時序約束、時序分析
    發(fā)表于 09-15 15:23

    【招聘】verilog vhdl FPGA

    1.熟悉FPGA架構(gòu)及應(yīng)用,熟悉圖像算法的FPGA實現(xiàn)。 2.熟悉verilog vhdl,熟悉Xilinx或Intel等開發(fā)工具。 3.有AI算法 fpga實現(xiàn)經(jīng)驗優(yōu)先。 4.本科及
    發(fā)表于 09-02 15:50