一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡述EMC分析時(shí)需考慮的5個(gè)重要屬性及PCB的布局問題

iIeQ_mwrfnet ? 來源:Murata村田中文技術(shù)社區(qū) ? 作者:Murata村田中文技術(shù) ? 2021-10-11 16:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

有人說過,世界上只有兩種電子工程師:經(jīng)歷過電磁干擾的和沒有經(jīng)歷過電磁干擾的。伴隨著PCB信號(hào)頻率的提升,電磁兼容設(shè)計(jì)是我們電子工程師不得不考慮的問題。

一、EMC分析時(shí)需考慮的5個(gè)重要屬性

面對(duì)一個(gè)設(shè)計(jì),當(dāng)進(jìn)行一個(gè)產(chǎn)品和設(shè)計(jì)的EMC分析時(shí),有以下5個(gè)重要屬性需考慮:

1、關(guān)鍵器件尺寸產(chǎn)生輻射的發(fā)射器件的物理尺寸。射頻RF電流將會(huì)產(chǎn)生電磁場,該電磁場會(huì)通過機(jī)殼泄漏而脫離機(jī)殼。PCB上的走線長度作為傳輸路徑對(duì)射頻電流具有直接的影響。

2、阻抗匹配源和接收器的阻抗,以及兩者之間的傳輸阻抗。

3、干擾信號(hào)的時(shí)間特性這個(gè)問題是連續(xù)(周期信號(hào))事件,還是僅僅存在于特定操作周期(例如單次事件可能是某次按鍵操作或者上電干擾,周期性的磁盤驅(qū)動(dòng)操作或網(wǎng)絡(luò)突發(fā)傳輸)。

4、干擾信號(hào)的強(qiáng)度源能量級(jí)別有多強(qiáng),并且它產(chǎn)生有害干擾的潛力有多大。

5、干擾信號(hào)的頻率特性使用頻譜儀進(jìn)行波形觀察,觀察問題出現(xiàn)在頻譜的哪個(gè)位置,便于找到問題的所在。

另外,一些低頻電路的設(shè)計(jì)習(xí)慣需要注意。例如我慣用的單點(diǎn)接地對(duì)于低頻應(yīng)用是非常適合的,但是和公司大牛聊天,發(fā)現(xiàn)不適合于射頻信號(hào)場合,因?yàn)樯漕l信號(hào)場合存在更多的EMI問題。

相信有些工程師會(huì)將單點(diǎn)接地應(yīng)用到所有產(chǎn)品設(shè)計(jì)中,而沒有認(rèn)識(shí)到使用這種接地方法可能會(huì)產(chǎn)生更多或更復(fù)雜的電磁兼容問題。我們還應(yīng)該注意電路組件內(nèi)的電流流向。由電路知識(shí)我們知道,電流從電壓高的地方流向低的地方,并且電流總是通過一條或更多條路徑在一個(gè)閉環(huán)電路中流動(dòng),因此有個(gè)很重要的規(guī)律:設(shè)計(jì)一個(gè)最小回路。針對(duì)那些測量到干擾電流的方向,通過修改PCB走線,使其不影響負(fù)載或敏感電路。那些要求從電源到負(fù)載的高阻抗路徑的應(yīng)用,必須考慮返回電流可以流過的所有可能的路徑。

我們還需要注意PCB走線。導(dǎo)線或走線的阻抗包含電阻R和感抗,在高頻時(shí)有阻抗,沒有容抗。當(dāng)走線頻率高于100kHz以上時(shí),導(dǎo)線或走線變成了電感。在音頻以上工作的導(dǎo)線或走線可能成為射頻天線。在EMC的規(guī)范中,不容許導(dǎo)線或走線在某一特定頻率的λ/20以下工作(天線的設(shè)計(jì)長度等于某一特定頻率的λ/4或λ/2)。如果不小心設(shè)計(jì)成那樣,那么走線就變成了一根高效能的天線,這讓后期的調(diào)試變得更加棘手。

2

PCB布局

最后說說PCB的布局問題:

第一:要考慮PCB的尺寸大小。PCB的尺寸過大時(shí),隨著走線的增長使系統(tǒng)抗干擾能力下降,成本增加,而尺寸過小容易引起散熱和互擾的問題。第二:再確定特殊元件(如時(shí)鐘元件)的位置(時(shí)鐘走線最好周圍不鋪地和不走在關(guān)鍵信號(hào)線的上下,避免干擾)。第三:依據(jù)電路功能,對(duì)PCB整體進(jìn)行布局。在元器件布局上,相關(guān)的元器件盡量靠近,這樣可以獲得較好的抗干擾效果。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電阻
    +關(guān)注

    關(guān)注

    87

    文章

    5626

    瀏覽量

    175179
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6027

    瀏覽量

    175077
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409767
  • 元器件
    +關(guān)注

    關(guān)注

    113

    文章

    4835

    瀏覽量

    95168
  • emc
    emc
    +關(guān)注

    關(guān)注

    172

    文章

    4168

    瀏覽量

    187018

原文標(biāo)題:EMC分析時(shí)需考慮的5個(gè)重要屬性

文章出處:【微信號(hào):mwrfnet,微信公眾號(hào):微波射頻網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    EMC設(shè)計(jì)—PCB高級(jí)EMC設(shè)計(jì)

    目錄 EMC理論基礎(chǔ) EMC測試實(shí)質(zhì) PCB的接地設(shè)計(jì) PCB內(nèi)部EMC設(shè)計(jì) EMC去耦
    發(fā)表于 05-28 16:54

    PCBEMC設(shè)計(jì)(二):模塊劃分及特殊器件的布局

    PCB的電磁兼容(EMC)設(shè)計(jì)中,合理的模塊劃分和器件布局是基礎(chǔ)環(huán)節(jié),直接影響電磁場的發(fā)射與接收特性,并決定了后續(xù)布線的質(zhì)量。頻率產(chǎn)生器件、驅(qū)動(dòng)器、電源模塊和濾波元件的位置及排列方向都會(huì)對(duì)整體
    的頭像 發(fā)表于 05-23 18:30 ?392次閱讀
    <b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設(shè)計(jì)(二):模塊劃分及特殊器件的<b class='flag-5'>布局</b>

    PCBEMC設(shè)計(jì)(一):層的設(shè)置與排布原則

    PCB的電磁兼容性(EMC)設(shè)計(jì)首先要考慮層的設(shè)置,這是因?yàn)閱伟鍖訑?shù)的組成、電源層和地層的分布位置以及平面的分割方式對(duì)EMC性能有著決定性的影響。為昕MarsPCBlayerstack
    的頭像 發(fā)表于 05-17 16:17 ?464次閱讀
    <b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設(shè)計(jì)(一):層的設(shè)置與排布原則

    4500字,講述DC/DC電源PCB布局

    噪聲。如果問題與印刷電路板( PCB布局有關(guān),則很難確定原因。EMC也是很注重PCB布局,這就是為什么在開關(guān)電源設(shè)計(jì)的早期正確
    發(fā)表于 04-29 14:00

    EMC思想來設(shè)計(jì)DC/DC電源的PCB

    EMC的三要素來分析考慮:干擾源→耦合路徑→敏感設(shè)備。我們通過抑制干擾源、切斷耦合路徑、保護(hù)敏感設(shè)備三個(gè)措施,來優(yōu)化EMC設(shè)計(jì)。在DC/D
    發(fā)表于 04-15 13:40

    DC-DC 的 PCB布局設(shè)計(jì)小技巧

    的穩(wěn)定性和它的性能起著至關(guān)重要的影響,不恰當(dāng)?shù)?b class='flag-5'>PCB布局,可能會(huì)導(dǎo)致一系列的問題,比如: 1,效率過低芯片過熱 2、驅(qū)動(dòng)波形的不穩(wěn)定 3、EMI問題 4、輸出紋波過大超標(biāo) 5、芯片不
    發(fā)表于 03-11 10:48

    設(shè)計(jì)早期對(duì)EMC考慮

    這些經(jīng)驗(yàn)法則。結(jié)果,70%~90%的新設(shè)計(jì)都沒有通過第一次 EMC 測試,從而使后期重設(shè)計(jì)成本很高,如果制造商延誤產(chǎn)品發(fā)貨日期,損失的銷售費(fèi)用就更大。為了以低得多的成本確定并解決問題,設(shè)計(jì)師應(yīng)該考慮
    發(fā)表于 03-04 14:21

    華為PCBEMC設(shè)計(jì)指南【可下載】

    轉(zhuǎn)載一篇華為《PCBEMC設(shè)計(jì)指南》,合計(jì)94頁P(yáng)DF,對(duì)PCBEMC設(shè)計(jì)從布局、布線、背板的EMC
    發(fā)表于 02-26 15:52

    華為PCBEMC設(shè)計(jì)指南

    轉(zhuǎn)載一篇華為《PCBEMC設(shè)計(jì)指南》,合計(jì)94頁P(yáng)DF,對(duì)PCBEMC設(shè)計(jì)從布局、布線、背板的EMC
    的頭像 發(fā)表于 01-15 10:09 ?1432次閱讀
    華為<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設(shè)計(jì)指南

    PCB設(shè)計(jì)中怎么降低EMC

    PCB(印刷電路板)設(shè)計(jì)中,降低電磁兼容性(EMC)問題是一個(gè)至關(guān)重要的環(huán)節(jié)。EMC問題主要涉及電磁干擾(EMI)和電磁敏感度(EMS)兩
    的頭像 發(fā)表于 10-09 11:47 ?967次閱讀

    dcdc電源pcb布局遵循原則是什么

    在電子設(shè)計(jì)中,DC-DC電源轉(zhuǎn)換器的PCB布局是一個(gè)至關(guān)重要的環(huán)節(jié),它直接影響到電源的效率、穩(wěn)定性、電磁兼容性(EMC)以及整體系統(tǒng)的可靠性
    的頭像 發(fā)表于 10-06 16:56 ?1084次閱讀
    dcdc電源<b class='flag-5'>pcb</b><b class='flag-5'>布局</b>遵循原則是什么

    高速電路PCBEMC設(shè)計(jì)考慮

    電子發(fā)燒友網(wǎng)站提供《高速電路PCBEMC設(shè)計(jì)考慮.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 11:50 ?5次下載

    PCle Gen 5的高速PCB布局

    電子發(fā)燒友網(wǎng)站提供《PCle Gen 5的高速PCB布局.pdf》資料免費(fèi)下載
    發(fā)表于 09-05 11:04 ?4次下載
    PCle Gen <b class='flag-5'>5</b>的高速<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>

    四層PCB,頂層和底層運(yùn)放對(duì)稱布局需要考慮干擾問題嗎?

    這是四層板,差分采樣電路。運(yùn)放采用AD8692ARZ(8引腳),差分采樣信號(hào),采樣時(shí)間為10us。板子的面積有限,目前是上下兩層各一個(gè)運(yùn)放,不知道這樣布局不需要考慮高頻干擾的問題。
    發(fā)表于 08-29 06:52

    高速ADC PCB布局布線技巧分享

    在高速模擬信號(hào)鏈設(shè)計(jì)中,印刷電路板(PCB)布局布線??要考慮許多選項(xiàng),有些選項(xiàng)比其它選項(xiàng)更重要,有些選項(xiàng)??則取決于應(yīng)用。最終的答案各不
    的頭像 發(fā)表于 07-24 08:42 ?1486次閱讀
    高速ADC <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>布線技巧分享