一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文快速帶你理解RTL與LUT之間的關(guān)系

OpenFPGA ? 來源:CSDN技術(shù)社區(qū) ? 作者:郎愛上羊 ? 2021-10-21 14:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

57ef932c-322e-11ec-82a8-dac502259ad0.png

Quartus II EDA工具進(jìn)行綜合

582c8638-322e-11ec-82a8-dac502259ad0.png

布局布線后,點擊“Chip Planner”,Chip Planner打開后可以看到在版圖模型中有一個塊藍(lán)色區(qū)域的顏色變深,說明有該區(qū)域的資源被占用,我們知道這是一個邏輯陣列塊LAB,我們將該區(qū)域放大

584b9bc2-322e-11ec-82a8-dac502259ad0.png

放大后可以看到藍(lán)色變深的區(qū)域中有16個小塊,這16個小塊就是LE(它們的走線時延的關(guān)系如下:同一個LAB中(最快) 《 同列或者同行 《 不同行且不同列),其中只有一個LE的顏色變是藍(lán)色的,說明該處的資源被使用了,雙擊藍(lán)色的LE即可觀察其內(nèi)部的結(jié)構(gòu)

588af22c-322e-11ec-82a8-dac502259ad0.png

雙擊打開LE后內(nèi)部的結(jié)構(gòu)如下圖所示,其中藍(lán)色顯示的是真實使用到的結(jié)構(gòu),灰色的是未使用到的結(jié)構(gòu),我們可以看到有兩個輸入和一個輸出,與RTL代碼的描述是對應(yīng)的,紅色框就是查找表LUT。

58cd7548-322e-11ec-82a8-dac502259ad0.png

依次打開上圖紅色箭頭標(biāo)記的5個LE

5917c5a8-322e-11ec-82a8-dac502259ad0.png

5963a05e-322e-11ec-82a8-dac502259ad0.png

59a12118-322e-11ec-82a8-dac502259ad0.png

59f78332-322e-11ec-82a8-dac502259ad0.png

5963a05e-322e-11ec-82a8-dac502259ad0.png

可以看到前4個LUT是b[0]~b[15],第5個LUT是Equal,結(jié)合Chip Planner視圖可以初步推理出,16bit的b每連續(xù)的4個輸入用一個LUT,輸出的結(jié)果傳到第5個LUT。再結(jié)合Technology Map Viewer(Post Mapping)視圖可知,前4個LUT其實是存儲了0000_0000_1101_0101,也就是16’hd5這個值,然后每連續(xù)的4個一組,與輸入分別比較,如果LUT的值與輸入的值相等則LUT的輸出為1,如果不相等輸出為0,所以第5個LUT的內(nèi)部輸入名為“Equal”我們也就不難理解了。而第5個LUT存儲了1111,當(dāng)前4個LUT與輸入的比較結(jié)果與第5個LUT中存儲的值比較,如果相等則輸出0,如果不相等則輸出1。

選中第五個LE,點擊Generate Fan-in Connection也可以顯示出16bit的b每連續(xù)的4個輸入用一個LUT,輸出的結(jié)果傳到第5個LUT

5a855a04-322e-11ec-82a8-dac502259ad0.png

目前大部分FPGA都基于6輸入LUT的(本例選用FPGA較老,是基-4 LUT),如果一個輸出對應(yīng)的判斷條件大于四輸入的話就要由多個LUT級聯(lián)才能完成,這樣就引入一級組合邏輯時延,我們要減少組合邏輯,無非就是要輸入條件盡可能的少,這樣就可以級聯(lián)的LUT更少,從而減少了組合邏輯引起的時延。

例如:一個32位的計數(shù)器,該計數(shù)器的進(jìn)位鏈很長(cnt《=cnt+32‘d1),必然會降低工作頻率,我們可以將其分割成4位和8位的計數(shù),每當(dāng)4位的計數(shù)器計到15后觸發(fā)一次8位的計數(shù)器,這樣就實現(xiàn)了計數(shù)器的切割,也提高了工作頻率。

文章來源:網(wǎng)絡(luò)素材(侵刪)

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22034

    瀏覽量

    617900
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    389

    瀏覽量

    61036
  • LUT
    LUT
    +關(guān)注

    關(guān)注

    0

    文章

    50

    瀏覽量

    12839

原文標(biāo)題:RTL與LUT的關(guān)系理解

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Jtti.ccVPS和IP的關(guān)系是什么?講清服務(wù)器背后的網(wǎng)絡(luò)邏輯

    最基礎(chǔ)的網(wǎng)絡(luò)邏輯說起,帶你把 VPS 和 IP 的關(guān)系捋清楚,看完你也能輕松搞懂。 、VPS和IP是什么關(guān)系? 簡單來說,VPS是房子,IP是門牌號。 每臺 VPS(虛擬專用服務(wù)器)
    的頭像 發(fā)表于 07-07 17:41 ?163次閱讀

    帶你了解電源測試系統(tǒng)的功能!

    在當(dāng)今電子與電力技術(shù)飛速發(fā)展的時代,各類電子設(shè)備、電力系統(tǒng)以及新能源相關(guān)產(chǎn)品的研發(fā)、生產(chǎn)和維護(hù)過程中,電源測試系統(tǒng)扮演著至關(guān)重要的角色。本文將帶你了解源儀電子的電源測試系統(tǒng)的功能。
    的頭像 發(fā)表于 07-02 09:10 ?151次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>帶你</b>了解電源測試系統(tǒng)的功能!

    速覽 30KPA48A:快速響應(yīng),為電路安全保駕護(hù)航

    速覽 30KPA48A:快速響應(yīng),為電路安全保駕護(hù)航
    的頭像 發(fā)表于 02-22 10:15 ?600次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>速覽 30KPA48A:<b class='flag-5'>快速</b>響應(yīng),為電路安全保駕護(hù)航

    解密邏輯單元與CoreScore得分的關(guān)系

    FPGA 通過查找表 (LUT) 實現(xiàn)邏輯功能。這些 LUT 類似于真值表或卡諾圖 (Karnaugh map),F(xiàn)PGA 可以通過組合多個 LUT ,來實現(xiàn)幾乎任何你所需的邏輯功能。
    的頭像 發(fā)表于 02-06 15:06 ?395次閱讀
    解密邏輯單元與CoreScore得分的<b class='flag-5'>關(guān)系</b>

    請問ADC的采樣速率,轉(zhuǎn)換時間,數(shù)字接口之間的讀寫速率之間有什么關(guān)系沒有?

    請問ADC的采樣速率,轉(zhuǎn)換時間,數(shù)字接口之間的讀寫速率之間有什么關(guān)系沒有? 謝謝!
    發(fā)表于 01-23 08:17

    調(diào)制頻率與帶寬之間關(guān)系

    關(guān)系。 1. 調(diào)制頻率的定義 調(diào)制頻率,也稱為載波頻率,是指用于傳輸信息的載波信號的頻率。載波信號通常是個高頻正弦波,它能夠攜帶低頻信息信號,使其能夠在長距離上傳輸。調(diào)制頻率的選擇取決于多種因素,包括信道特性
    的頭像 發(fā)表于 01-21 09:30 ?2041次閱讀

    bcd與十進(jìn)制之間關(guān)系

    BCD(Binary-Coded Decimal)即二進(jìn)制編碼的十進(jìn)制數(shù),是種用二進(jìn)制來表示十進(jìn)制數(shù)的編碼方式。以下是BCD與十進(jìn)制之間關(guān)系的介紹: 、BCD碼的基本概念 定義 :
    的頭像 發(fā)表于 12-20 17:15 ?2640次閱讀

    BUCK電路占空比與輸出電壓關(guān)系

    中開關(guān)關(guān)閉的時間占總周期的比例,或者可以理解為開關(guān)管導(dǎo)通時間與個開關(guān)周期的比值。開關(guān)管導(dǎo)通時間越長,占空比就越大;開關(guān)管導(dǎo)通時間越短,占空比就越小。占空比的范圍般從0到1,即0%到100%
    的頭像 發(fā)表于 12-12 15:45 ?3465次閱讀

    電功率與熱量產(chǎn)生之間關(guān)系

    電功率與熱量產(chǎn)生之間存在密切的關(guān)系,這種關(guān)系在純電阻電路和非純電阻電路中有所不同。 、純電阻電路中的關(guān)系 在純電阻電路中,電流通過導(dǎo)體時,
    的頭像 發(fā)表于 12-09 11:06 ?4114次閱讀

    文理解多模態(tài)大語言模型——下

    /understanding-multimodal-llms ? 《文理解多模態(tài)大語言模型 - 上》介紹了什么是多模態(tài)大語言模型,以及構(gòu)建多模態(tài) LLM 有兩種主要方式之:統(tǒng)嵌入
    的頭像 發(fā)表于 12-03 15:18 ?583次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文理解</b>多模態(tài)大語言模型——下

    智慧公交是什么?帶你詳解智慧公交的解決方案!

    智慧公交是什么?帶你詳解智慧公交的解決方案!
    的頭像 發(fā)表于 11-05 12:26 ?955次閱讀
    智慧公交是什么?<b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>帶你</b>詳解智慧公交的解決方案!

    I2S數(shù)據(jù)和電壓之間的對應(yīng)關(guān)系是什么?

    請教個問題,就是音頻的I2S數(shù)據(jù),換算成電壓,二者之間的對應(yīng)關(guān)系或者公式是什么呢?
    發(fā)表于 11-05 08:25

    DDR4時鐘頻率和速率的關(guān)系

    DDR4(第四代雙倍數(shù)據(jù)率同步動態(tài)隨機存取存儲器)的時鐘頻率和速率之間存在著緊密的關(guān)系,這種關(guān)系對于理解DDR4內(nèi)存的性能特性至關(guān)重要。以下將詳細(xì)探討DDR4時鐘頻率和速率
    的頭像 發(fā)表于 09-04 11:44 ?5760次閱讀

    帶你弄清DNS和域名之間關(guān)系

    這個域名,通過DNS服務(wù),使我們能夠輕松且準(zhǔn)確地鎖定并獲取所需的關(guān)鍵信息。那么,讓我們深入探討下,什么是域名?DNS又扮演著怎樣的角色?以及它們之間到底是怎樣的關(guān)系。接下來,我們將圍繞這幾個核心問題展開詳細(xì)的討
    的頭像 發(fā)表于 08-21 15:45 ?679次閱讀

    示波器衰減倍數(shù)與探頭衰減倍數(shù)之間關(guān)系

    示波器衰減倍數(shù)與探頭衰減倍數(shù)之間是電子測量中個重要而又容易混淆的概念。在本文中,我們將探討示波器衰減倍數(shù)與探頭衰減倍數(shù)之間關(guān)系,以及它們在實際測量中的應(yīng)用。 示波器衰減倍數(shù)與探頭衰
    的頭像 發(fā)表于 07-29 11:40 ?1990次閱讀
    示波器衰減倍數(shù)與探頭衰減倍數(shù)<b class='flag-5'>之間</b>的<b class='flag-5'>關(guān)系</b>