一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

兩個網(wǎng)絡相關(guān)的開源項目詳解

OpenFPGA ? 來源:OpenFPGA ? 作者:碎碎思 ? 2021-10-27 09:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今天介紹兩個(only two)網(wǎng)絡相關(guān)的開源項目。

Alex的verilog-ethernet之前在介紹PCIe項目時有介紹過Alex的項目,當時重點介紹了PCIe。今天主要介紹他的ethernet項目。

?介紹用于1G、10G 和 25G 數(shù)據(jù)包處理(8 位和 64 位數(shù)據(jù)路徑)的以太網(wǎng)相關(guān)組件的集合。包括用于處理以太網(wǎng)幀以及 IP、UDP 和 ARP 的模塊以及用于構(gòu)建完整 UDP/IP 堆棧的組件。包括用于1G和 10G/25G 的 MAC 模塊、一個 10G/25G PCS/PMA PHY 模塊和一個 10G/25G 組合 MAC/PCS/PMA 模塊。包括用于實現(xiàn)需要精確時間同步的系統(tǒng)的各種 PTP 相關(guān)組件。還包括使用cocotbext-eth 的完整 cocotb 測試平臺代碼。

組件說明:僅對于 IP 和 ARP 支持,請使用ip_complete(1G) 或ip_complete_64 (10G/25G)。

對于 UDP、IP 和 ARP 支持,請使用udp_complete(1G) 或udp_complete_64 (10G/25G)。

1G和 10G/25G MAC 模塊頂層文件eth_mac_*,具有各種接口和帶/不帶 FIFO。10G/25G PCS/PMA PHY 模塊頂層文件是 eth_phy_10g. 10G/25G MAC/PCS/PMA組合模塊頂層文件是 eth_mac_phy_10g.

PTP 組件包括可配置的 PTP 時鐘 ( ptp_clock)、ptp_clock_cdc用于跨時鐘域傳輸 PTP 時間的 PTP 時鐘 CDC 模塊 。以及用于從 PTP 時間精確生成任意頻率的可配置 PTP 周期輸出模塊。

其中cocotbext-xxx是仿真測試模型(cocotb is a coroutine based cosimulation library for writing VHDL and Verilog testbenches in Python.cocotb是一套基于python的用于構(gòu)建仿真及測試用例的lib庫)。

已經(jīng)驗證的板卡

0a6c9b14-364c-11ec-82a8-dac502259ad0.png

基本市場上官方的板卡都有測試,從Xilinx S6到ZCU106,Intel Cyclone10到Stratix10 大小芯片都支持。

優(yōu)秀的 Verilog/FPGA開源項目介紹(三)- 大廠的項目

其他說明README中也有模塊的說明:

0ad87b2c-364c-11ec-82a8-dac502259ad0.png

以及相關(guān)接口的時序說明:

優(yōu)秀的 Verilog/FPGA開源項目介紹(二)-RISC-V

0b38e4b2-364c-11ec-82a8-dac502259ad0.png

測試平臺的使用也有詳細的說明。

業(yè)界第一個真正意義上開源100 Gbps NIC Corundum對于需求100G網(wǎng)卡的朋友,一定要看看這個開源項目,先放開源地址:

?

https://github.com/ucsdsysnet/corundum

?介紹Corundum 是一種基于 FPGA 的開源高性能 NIC。功能包括高性能數(shù)據(jù)路徑、10G/25G/100G 以太網(wǎng)、PCI express gen 3、定制的高性能、緊密集成的 PCIe DMA 引擎、1000+ 傳輸、接收、完成和事件隊列、分散/收集DMA、MSI 中斷、多個接口、每個接口多個端口、每個端口的傳輸調(diào)度,包括高精度 TDMA、流散列、RSS、校驗和卸載和本地 IEEE 1588 PTP 時間戳。包含一個與 Linux 網(wǎng)絡堆棧集成的 Linux 驅(qū)動程序。廣泛的仿真框架促進了開發(fā)和調(diào)試,該框架涵蓋了從一側(cè)的驅(qū)動程序和 PCI express 接口的仿真模型到另一側(cè)的以太網(wǎng)接口的整個系統(tǒng)。

Corundum 有幾個獨特的特征。首先,傳輸、接收、完成和事件隊列狀態(tài)高效地存儲在塊 RAM 或ultra RAM中,從而支持數(shù)以千計的可單獨控制的隊列。這些隊列與接口相關(guān)聯(lián),每個接口可以有多個端口,每個端口都有自己獨立的調(diào)度程序。這實現(xiàn)了對數(shù)據(jù)包傳輸?shù)臉O其細粒度的控制。結(jié)合 PTP 時間同步,這可以實現(xiàn)高精度 TDMA。

Corundum 還提供了一個用于實現(xiàn)自定義邏輯的應用程序部分。應用部分有一個用于控制的專用 PCIe BAR 和許多提供對核心數(shù)據(jù)路徑和 DMA 基礎設施的訪問的接口。

支持的板卡Alpha Data ADM-PCIE-9V3 (Xilinx Virtex UltraScale+ XCVU3P)

Exablaze ExaNIC X10/Cisco Nexus K35-S (Xilinx Kintex UltraScale XCKU035)

Exablaze ExaNIC X25/Cisco Nexus K3P-S (Xilinx Kintex UltraScale+ XCKU3P)

Silicom fb2CG@KU15P (Xilinx Kintex UltraScale+ XCKU15P)

NetFPGA SUME (Xilinx Virtex 7 XC7V690T)

Xilinx Alveo U50 (Xilinx Virtex UltraScale+ XCU50)

Xilinx Alveo U200 (Xilinx Virtex UltraScale+ XCU200)

Xilinx Alveo U250 (Xilinx Virtex UltraScale+ XCU250)

Xilinx Alveo U280 (Xilinx Virtex UltraScale+ XCU280)

Xilinx VCU108 (Xilinx Virtex UltraScale XCVU095)

Xilinx VCU118 (Xilinx Virtex UltraScale+ XCVU9P)

Xilinx VCU1525 (Xilinx Virtex UltraScale+ XCVU9P)

Xilinx ZCU106 (Xilinx Zynq UltraScale+ XCZU7EV)

說明這個項目很多都引用了上面《Alex的項目》,可以算是上一個項目的擴展。測試等文檔也很完全??驁D如下

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618521
  • Verilog
    +關(guān)注

    關(guān)注

    29

    文章

    1367

    瀏覽量

    112283
  • 開源
    +關(guān)注

    關(guān)注

    3

    文章

    3689

    瀏覽量

    43832

原文標題:優(yōu)秀的 Verilog/FPGA開源項目介紹(四)- Ethernet

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Open Echo:一開源的聲納項目

    “ ?這是一還在迭代中的項目。開源的回聲測深儀/水深測量儀/聲吶系統(tǒng),適用于水文測繪及科研用途?;贏rduino平臺開發(fā)并具備良好兼容性? ” ? Open Echo 概覽 作為持續(xù)迭代
    的頭像 發(fā)表于 03-20 11:14 ?1003次閱讀
    Open Echo:一<b class='flag-5'>個</b><b class='flag-5'>開源</b>的聲納<b class='flag-5'>項目</b>

    開源項目!教你如何制作一開源教育機械臂

    128x64實時反饋。 經(jīng)過多次失敗的測試和設計迭代,Pedro 2.0終于在2024年發(fā)布,具有改進的功能,經(jīng)過徹底的測試和驗證。 Pedro 2.0是一完全開源項目,旨在讓每個人都可以訪問
    發(fā)表于 03-10 11:22

    OpenAI CEO推特投票,探討開源項目新方向

    的廣泛關(guān)注。 投票的核心焦點在于OpenAI下一開源項目的方向選擇。具體而言,網(wǎng)友們需要在兩個選項之間做出抉擇:一是開發(fā)一雖然規(guī)模較小,
    的頭像 發(fā)表于 02-19 14:09 ?352次閱讀

    利用兩個元件實現(xiàn) L 型網(wǎng)絡阻抗匹配

    本文要點L型網(wǎng)絡阻抗匹配是一簡單的濾波器,由兩個電抗元件組成。L型濾波器具有較寬的帶寬,但在載波頻率下響應速度緩慢。設計人員可以組合多個L型濾波器,實現(xiàn)更穩(wěn)健的響應以及更高的品質(zhì)因數(shù)。阻抗匹配
    的頭像 發(fā)表于 12-20 18:57 ?1435次閱讀
    利用<b class='flag-5'>兩個</b>元件實現(xiàn) L 型<b class='flag-5'>網(wǎng)絡</b>阻抗匹配

    ads1013有兩個模擬輸入,可以接不同的兩個模擬輸入嗎?

    ads1013有兩個模擬輸入,可以接不同的兩個模擬輸入嗎,驅(qū)動程序中怎么分別讀兩個模擬輸入的轉(zhuǎn)換結(jié)果?
    發(fā)表于 12-02 08:02

    TPA3251只用兩個A、B兩個通道的話,C、D通道相關(guān)的管腳能否直接接地?

    TAS5614只使用A、B兩個通道,C、D相關(guān)的管腳比如29 30 31管腳的PVDD-CD 22管腳的GVDD-CD;16 17管腳的 INPUT C、D ;27 28 32管腳的OUT C 、D;23 24管腳的BST-C D 這幾個管腳能否直接接地呢?
    發(fā)表于 10-25 08:19

    兩個開關(guān)電源可以并聯(lián)使用嗎

    兩個開關(guān)電源并聯(lián)使用是一相對復雜的話題,涉及到電子電路設計、電源管理、安全規(guī)范等多個方面。 1. 開關(guān)電源的基本原理 開關(guān)電源是一種通過電子開關(guān)元件(如晶體管、MOSFET等)快速切換來控制電流
    的頭像 發(fā)表于 10-09 16:04 ?4815次閱讀

    單相電機兩個繞組都在定子上嗎

    單相電機的兩個繞組,即起動線圈(或稱為輔助繞組、副繞組)和運行線圈(或稱為主繞組),都位于定子上 。這兩個繞組在電機中起著關(guān)鍵作用,共同協(xié)作以產(chǎn)生旋轉(zhuǎn)磁場,從而使電機能夠運轉(zhuǎn)。 單相電機通常由一
    的頭像 發(fā)表于 09-03 15:10 ?2189次閱讀

    ad如何設置兩個元器件的距離

    在Altium Designer(簡稱AD)中設置兩個元器件之間的距離,主要是通過設置元器件間的安全間距(Clearance)規(guī)則來實現(xiàn)的。這個規(guī)則定義了元器件之間、元器件與走線之間以及其他設計元素
    的頭像 發(fā)表于 09-02 15:31 ?1.7w次閱讀

    功放機AB兩個聲道輸出怎么接

    功放機AB兩個聲道輸出的接線方式,主要取決于您想要實現(xiàn)的音頻效果以及音箱的配置。以下將詳細介紹幾種常見的接線方式,以及它們各自的特點和適用場景。 一、基礎接線方式 在大多數(shù)情況下,功放機的AB兩個
    的頭像 發(fā)表于 08-23 10:40 ?9360次閱讀

    LMK05318具有兩個頻域的超低抖動網(wǎng)絡同步器時鐘數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《LMK05318具有兩個頻域的超低抖動網(wǎng)絡同步器時鐘數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-23 10:17 ?0次下載
    LMK05318具有<b class='flag-5'>兩個</b>頻域的超低抖動<b class='flag-5'>網(wǎng)絡</b>同步器時鐘數(shù)據(jù)表

    觸發(fā)器的兩個穩(wěn)定狀態(tài)分別是什么

    觸發(fā)器作為數(shù)字電路中的基本邏輯單元,具有兩個穩(wěn)定狀態(tài),這兩個狀態(tài)通常用于表示二進制數(shù)碼中的0和1。
    的頭像 發(fā)表于 08-12 11:01 ?3078次閱讀

    雙穩(wěn)態(tài)電路的兩個穩(wěn)定狀態(tài)是什么

    雙穩(wěn)態(tài)電路是一種具有兩個穩(wěn)定狀態(tài)的電子電路,廣泛應用于數(shù)字電路、通信系統(tǒng)、存儲器等領域。 雙穩(wěn)態(tài)電路的基本概念 雙穩(wěn)態(tài)電路是一種具有兩個穩(wěn)定狀態(tài)的電路,即在沒有外部輸入信號的情況下,電路可以保持在
    的頭像 發(fā)表于 08-11 15:00 ?2645次閱讀

    雙穩(wěn)態(tài)觸發(fā)器的兩個基本性質(zhì)是什么

    雙穩(wěn)態(tài)觸發(fā)器(Bistable Trigger)是一種具有兩個穩(wěn)定狀態(tài)的邏輯電路,廣泛應用于數(shù)字電路設計中。它具有兩個基本性質(zhì):記憶性和切換性。 一、雙穩(wěn)態(tài)觸發(fā)器的基本概念 1.1 雙穩(wěn)態(tài)觸發(fā)器
    的頭像 發(fā)表于 08-11 10:08 ?1390次閱讀

    如何使用SPI或UART連接兩個ESP模塊?

    我使用 ESP-WROOM-02 模塊進行我們的項目。 根據(jù)我們的要求,我們需要使用 UART 或 SPI 將兩個 ESP 模塊與一 ESP 模塊連接。 一設備可以與 UART
    發(fā)表于 07-19 16:08