這是因為有希望實現(xiàn)高效視頻編碼或HEVC。也被稱為H.265,它是H.264/MPEG-4高級視頻編碼 (AVC) 標準的后續(xù)標準。HEVC提供同樣的視頻質量,但是將數(shù)據(jù)帶寬減少50%。這使得HEVC不但非常適合于傳輸標清 (SD) 內容,而且適用于更高分辨率和幀速率高清 (HD) 和超高清 (UltraHD) 視頻,其中包括速率為60fps的4K視頻。
HEVC是一個高效,但是處理密集的視頻標準,此標準編碼復雜度是H.264的5倍至10倍,解碼復雜度是H.264的2倍。這意味著需要巨大的處理能力,并且必須在針對商用和消費類系統(tǒng)的可行功率包絡幅度內實現(xiàn)。TI TMS320C6678 8個內核DSP能夠以僅僅10W的功率在很長的距離上傳送320GMAC和160 GFLOP,而又不會增加功率預算,從而緩解了性能問題。
另外一點需要注意的是,諸如針對H.265而定義的標準通常規(guī)定了解碼過程,但是不規(guī)定編碼是如何實現(xiàn)的。這就需要編碼系統(tǒng)設計人員去考慮性能/延遲/功率之間的均衡關系,并生成一個相容比特流。此外,與H.264一樣,HEVC標準會在未來幾年有所發(fā)展,其中包括針對特定問題域和/或市場細分的改進與提升。因此,在選擇編碼器解決方案和相關處理平臺時需要考慮的一個重要因素就是它實現(xiàn)解決方案的靈活性。在這個方面,DSP經優(yōu)化的編碼看上去在通用處理器和ASIC/FPGA等實線連接的解決方案之間提供一個讓人能夠接受的媒介。
為了顯示出在TI處理器上的輕松實現(xiàn),TI已經在近期發(fā)布了一款針對HEVC的TI設計。這款免費設計表現(xiàn)出,如何用一個或多個C6678 DSP來實時執(zhí)行一個高功效、軟件H.265/HEVC解決方案;這個解決方案可在分辨率、幀速率和系統(tǒng)配置范圍內縮放。單通道HEVC 720p30實時編碼器和單通道HEVC 1080p60實時解碼器的一個專門使用情況也包括在內。此設計包括針對TI TMDSEVM6678電路板的電路原理圖、設計文件、和物料清單,以及免費軟件,其中包括TI的C66x經優(yōu)化HEVC編碼器和解碼器,TI的多內核軟件開發(fā)套件 (MCSDK) 框架和其它軟件包。與現(xiàn)有的H.264x編碼器相比,TI特性豐富的HEVC編碼器將比特率節(jié)省了大約40%,而同時又支持多種分辨率、系統(tǒng)配置和幀速率。
在與HEVC TI設計一同提供的設計指南中查看所支持的不同配置、性能基準測試和電路板級功率估算值。我們也十分想聽一聽你對于HEVC的看法,談一談這項技術的使用,以及在面對不斷增長的視頻數(shù)據(jù)流量時它所遇到的困難與阻礙。
審核編輯:符乾江
-
視頻
+關注
關注
6文章
1972瀏覽量
73936 -
數(shù)據(jù)速率
+關注
關注
0文章
27瀏覽量
12146
發(fā)布評論請先 登錄
ADS1147設置寄存器輸出速率時,從0到2000sps采集到的都是一半,是怎么回事?
曝英偉達一半員工凈資產破億
用SPI來配置ADS7229芯片,用外部時鐘SCLK和內部時鐘CCLK有區(qū)別嗎?
ADS131A02用根據(jù)2倍以上的采樣速率和數(shù)據(jù)更新速率采樣正弦波,做數(shù)據(jù)波形顯示時會嚴重失真,如何解決?
關于逆變器的電流峰值控制,為啥電流波形只有一半?
ADS1291采集得到的信號幅值是方波的一半還少,怎樣處理?
ADS8686S讀取值為實際值一半,是什么原因導致的?
基于Arm架構的珠峰芯片加速極致視頻體驗

TPA3255如果僅使用一半,如何處理最好?
用opa842連了個簡單的跟隨器,就是輸出端直接反饋到反向端,為什么輸出會衰減為一半?
如何將輸出電壓降低一半?
使用VCA821進行可調增益倍數(shù)放大,輸出的信號只有一半放大了,另一半沒有變化,為什么?
LMH1982多速率視頻時鐘發(fā)生器數(shù)據(jù)表

評論