一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado 設(shè)計(jì)輸入紀(jì)事—RTL 設(shè)計(jì)輸入

C29F_xilinx_inc ? 來(lái)源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

注:本文轉(zhuǎn)自賽靈思中文社區(qū)論壇,源文鏈接在此。本文原作者為XILINX工程師

以下為個(gè)人譯文,僅供參考,如有疏漏之處,還請(qǐng)不吝賜教。

本篇博文是面向希望學(xué)習(xí)使用 Vivado 進(jìn)行 FPGA 設(shè)計(jì)輸入的新手的系列博文第一講。

這些實(shí)踐旨在為用戶提供快速入門指導(dǎo),幫助其簡(jiǎn)要了解工具流程原理。我們選擇了一項(xiàng)非常簡(jiǎn)單的設(shè)計(jì),便于讀者理解流程中的不同步驟。

這些實(shí)踐將按如下順序展示:RTL 流程、基于 IP 的流程、基于 HLS 的流程、基于 IP integrator 的流程,最后是混用前述流程創(chuàng)建設(shè)計(jì)。

第一項(xiàng)實(shí)踐是 RTL 流程。 每個(gè)步驟都包含截屏,以便用戶自行嘗試時(shí)參考。

步驟如下:

1.調(diào)用 Vivado。

poYBAGIMpuSAGSPYAADTnxfgDPo794.png

2.用戶提供自己選擇的工程名稱(該工具使用的默認(rèn)工程名稱為 project_1),并提供工程創(chuàng)建路徑,然后單擊“下一步 (Next)”。

poYBAGIMpuSAGSPYAADTnxfgDPo794.png

3.默認(rèn)情況下,該工具會(huì)選中“選擇 RTL 工程 (Select RTL Project)”,然后單擊“下一步 (Next)”。

poYBAGIMpuSAGSPYAADTnxfgDPo794.png

4. 該工具會(huì)提示您選擇“Add Sources”以添加源文件。選擇“添加文件 (Add Files)”,然后提供此處隨附的 RTL 文件 (top.v)。

單擊“下一步 (Next)”。

poYBAGIMpuiATdUtAACa5Gb2xmY151.png

以下提供了 RTL 的詳細(xì)信息:

pYYBAGIMpuqAS1aHAADhF-IAkIo838.png

RTL 用于描述自由運(yùn)行的簡(jiǎn)單 32 位計(jì)數(shù)器。當(dāng)該計(jì)數(shù)器達(dá)到其最大值時(shí),就會(huì)翻轉(zhuǎn)觸發(fā)器。此觸發(fā)器連接到輸出。

這樣會(huì)使用另一個(gè)緩沖器 (IBUFDS) 來(lái)創(chuàng)建時(shí)鐘差分對(duì),其輸出將在設(shè)計(jì)中使用。在下一節(jié)中,我們將講解為何使用此緩沖器。

5. 您將看到“添加約束 (Add Constraints)”對(duì)話框,其中包含“添加 (Add Files)”選項(xiàng)。

選擇“Add Files”,提供此處隨附的 top.xdc,然后單擊“Next”。

pYYBAGIMpuuAQJhiAACDA0JtVMw359.png

6.單擊開發(fā)板選項(xiàng)卡,搜索 zcu102,然后選擇此處顯示的開發(fā)板(Zynq UltraScale+ ZCU102 評(píng)估板)。

單擊“下一步 (Next)”。

poYBAGIMpu2AVS7pAAEFxM43emY110.png

7.在以下窗口中,單擊“完成 (Finish)”。

8.在左側(cè),您將看到“生成比特流 (Generate Bitstream)”按鈕。

單擊此按鈕。

pYYBAGIMpu-AQ1SbAABD3JCQ8NI025.png

9.這樣將顯示如下提示:

poYBAGIMpvCACPaQAADukalIHsI021.png

單擊“是 (Yes)”。這樣將彈出另一條提示,要求您啟動(dòng)運(yùn)行。單擊“OK”。

這樣就會(huì)觸發(fā)綜合 (Synthesis),然后實(shí)現(xiàn) (Implementation),并且將生成比特流。

實(shí)踐至此完成。

XDC 文件內(nèi)容:

XDC 文件包含:

create_clock -name clk_p -period 8 [get_ports clk_p]
set_property LOC G21 [get_ports clk_p]
set_property LOC AG14 [get_ports dout]

set_property IOSTANDARD LVCMOS18 [get_ports dout]
set_property IOSTANDARD DIFF_HSTL_I_18 [get_ports clk_p]

使用 IBUFDS 的原因:

使用 IBUFDS 的原因是因?yàn)槲覀冞x擇的開發(fā)板需要差分時(shí)鐘。

每塊開發(fā)板都有其自己特定的管腳 LOC 及其支持的系統(tǒng)時(shí)鐘頻率。

此開發(fā)板支持 300Mhz 和 125Mhz,因此我們使用 125Mhz 和與之對(duì)應(yīng)的管腳 LOC。輸出連接至 LED,其 LOC 為 AG14。最后 2 條語(yǔ)句用于指定端口的 IOSTANDARD。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    389

    瀏覽量

    60998
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    834

    瀏覽量

    68629
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Vivado HLS設(shè)計(jì)流程

    為了盡快把新產(chǎn)品推向市場(chǎng),數(shù)字系統(tǒng)的設(shè)計(jì)者需要考慮如何加速設(shè)計(jì)開發(fā)的周期。設(shè)計(jì)加速主要可以從“設(shè)計(jì)的重用”和“抽象層級(jí)的提升”這兩個(gè)方面來(lái)考慮。Xilinx 推出的 Vivado HLS 工具可以
    的頭像 發(fā)表于 04-16 10:43 ?688次閱讀
    <b class='flag-5'>Vivado</b> HLS設(shè)計(jì)流程

    每次Vivado編譯的結(jié)果都一樣嗎

    tool inputs? 對(duì)大多數(shù)情況來(lái)說(shuō),Vivado編譯的結(jié)果是一樣的,但要保證下面的輸入是一樣的: Design sources Constraints Tcl scripts and command
    的頭像 發(fā)表于 11-11 11:23 ?1206次閱讀
    每次<b class='flag-5'>Vivado</b>編譯的結(jié)果都一樣嗎

    Vivado使用小技巧

    有時(shí)我們對(duì)時(shí)序約束進(jìn)行了一些調(diào)整,希望能夠快速看到對(duì)應(yīng)的時(shí)序報(bào)告,而又不希望重新布局布線。這時(shí),我們可以打開布線后的dcp,直接在Vivado Tcl Console里輸入更新后的時(shí)序約束。如果調(diào)整
    的頭像 發(fā)表于 10-24 15:08 ?975次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    ADC輸入保護(hù)

    電子發(fā)燒友網(wǎng)站提供《ADC輸入保護(hù).pdf》資料免費(fèi)下載
    發(fā)表于 10-17 09:55 ?4次下載
    ADC<b class='flag-5'>輸入</b>保護(hù)

    如何從模擬輸入設(shè)備切換到數(shù)字輸入設(shè)備

    電子發(fā)燒友網(wǎng)站提供《如何從模擬輸入設(shè)備切換到數(shù)字輸入設(shè)備.pdf》資料免費(fèi)下載
    發(fā)表于 09-26 10:41 ?0次下載
    如何從模擬<b class='flag-5'>輸入</b>設(shè)備切換到數(shù)字<b class='flag-5'>輸入</b>設(shè)備

    LLC輸入功率與什么有關(guān)系

    LLC(諧振變換器)的輸入功率與多個(gè)因素密切相關(guān),這些因素共同決定了輸入功率的大小和穩(wěn)定性。以下是主要的影響因素: 輸出電壓和電流需求 : 輸出功率是輸入功率減去轉(zhuǎn)換過(guò)程中的損耗后得到的。因此
    的頭像 發(fā)表于 09-06 15:55 ?1060次閱讀

    SinaPos的輸入接口

    輸入接口包括 19 個(gè)不同數(shù)據(jù)格式的輸入。 功能塊的初始配置期間,這些輸入均設(shè)置有初始值。輸入接口一覽如下:
    發(fā)表于 09-02 14:41 ?0次下載

    差分放大電路同相輸入和反相輸入怎么看

    差分放大電路是一種具有高輸入阻抗、高增益和高抗干擾能力的放大電路,廣泛應(yīng)用于模擬信號(hào)處理領(lǐng)域。差分放大電路的輸入端有兩個(gè),分別是同相輸入端和反相輸入端。 同相
    的頭像 發(fā)表于 08-05 09:24 ?4740次閱讀

    如何判斷同相輸入端和反相輸入

    和兩個(gè)輸入端口,即同相輸入端(Non-inverting Input)和反相輸入端(Inverting Input)。正確區(qū)分和判斷這兩個(gè)輸入端對(duì)于電路的設(shè)計(jì)、調(diào)試和性能優(yōu)化都至關(guān)重要
    的頭像 發(fā)表于 07-31 10:54 ?4193次閱讀

    單端輸入和雙端輸入的區(qū)別是什么

    單端輸入和雙端輸入是電子電路設(shè)計(jì)中的兩種不同的輸入方式。它們?cè)陔娐吩O(shè)計(jì)、性能和應(yīng)用方面存在一些關(guān)鍵的區(qū)別 單端輸入 單端輸入是一種常見的
    的頭像 發(fā)表于 07-31 10:50 ?4567次閱讀

    與非門的閑置輸入端如何處理

    在數(shù)字電路設(shè)計(jì)中,與非門(NAND gate)是一種基本的邏輯門,它具有兩個(gè)或多個(gè)輸入端和一個(gè)輸出端。當(dāng)所有輸入端都為高電平時(shí),輸出端為低電平;當(dāng)至少有一個(gè)輸入端為低電平時(shí),輸出端為高電平。然而,在
    的頭像 發(fā)表于 07-30 14:47 ?2733次閱讀

    差模輸入信號(hào)的概念、原理及應(yīng)用

    差模輸入信號(hào)(Differential Input Signal)是一種信號(hào)處理技術(shù),主要用于模擬信號(hào)處理領(lǐng)域。它涉及到兩個(gè)輸入信號(hào),這兩個(gè)輸入信號(hào)通常被稱為差模信號(hào)(Differential
    的頭像 發(fā)表于 07-15 10:29 ?2234次閱讀

    比較器輸入端和輸出端的關(guān)系

    比較器是一種電子設(shè)備,用于比較兩個(gè)電壓或電流信號(hào)的大小。比較器的輸入端和輸出端之間的關(guān)系是其核心功能之一。 比較器的基本原理 比較器是一種模擬電路,其基本原理是將兩個(gè)輸入信號(hào)進(jìn)行比較,并根據(jù)比較結(jié)果
    的頭像 發(fā)表于 07-10 10:39 ?3878次閱讀

    差分放大電路單端輸入和雙端輸入的區(qū)別

    差分放大電路是一種常見的模擬電路,廣泛應(yīng)用于信號(hào)放大、濾波、比較等場(chǎng)合。差分放大電路根據(jù)輸入方式的不同,可以分為單端輸入和雙端輸入兩種形式。下面將介紹這兩種輸入方式的區(qū)別。 單端
    的頭像 發(fā)表于 07-08 14:54 ?5555次閱讀