警告:
請注意LS和CMOS之間的高電平的不兼容性。
TTL: VOH min =2.7V
CMOS: VIH min =3.5V
潛在問題:
一個由TTL電路產(chǎn)生的高電平將被CMOS電路視為低電平。
預防措施:
添加一個上拉電阻器來增加高電平。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
CMOS
+關(guān)注
關(guān)注
58文章
6025瀏覽量
238887 -
高電平
+關(guān)注
關(guān)注
6文章
204瀏覽量
22072
原文標題:LS 與CMOS高電平的不兼容性
文章出處:【微信號:QCDZYJ,微信公眾號:汽車電子工程知識體系】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
桃芯科技獲得OpenHarmony生態(tài)產(chǎn)品兼容性證書
近日,由INGCHIPS自主研發(fā)的模組/開發(fā)板DB870CC1A順利通過OpenHarmony 5.0.2 Release版本兼容性測評,并獲得OpenHarmony生態(tài)產(chǎn)品兼容性證書!
工業(yè)物聯(lián)網(wǎng)平臺的兼容性有哪些
工業(yè)物聯(lián)網(wǎng)平臺的兼容性體現(xiàn)在多個方面,包括設(shè)備、網(wǎng)絡(luò)、數(shù)據(jù)、應(yīng)用和系統(tǒng)等,以下是具體介紹: 設(shè)備兼容性 支持多種類型設(shè)備:工業(yè)物聯(lián)網(wǎng)平臺需要兼容各種不同類型的工業(yè)設(shè)備,如傳感器、執(zhí)行器、PLC
電磁兼容性原理與設(shè)計
電磁兼容性(EMC)原理與設(shè)計主要涉及電子設(shè)備在電磁環(huán)境中的正常工作能力,以及如何避免對其他設(shè)備產(chǎn)生不可接受的電磁干擾
發(fā)表于 04-08 15:04
?6次下載
硬件基礎(chǔ)篇——TTL與CMOS電平
TTL 驅(qū)動 3.3V CMOS可以直接驅(qū)動。
2、3.3V/5V TTL 驅(qū)動 5V CMOS 高電平輸出大于2.4V,如果落在2.4V至3.5V之間,
發(fā)表于 03-22 15:21
TTL電平與信號降噪技術(shù)的區(qū)別
。 功耗 :TTL電路的功耗相對較高,因為它們使用雙極型晶體管(BJT)。 速度 :TTL電路的速度相對較慢,因為晶體管的開關(guān)速度有限。 兼容性 :TTL電平與其他類型的邏輯電平(如CMOS
使用TTL電平時的常見問題
問題 問題描述: 在不同TTL電路或TTL與CMOS電路之間進行接口時,可能會出現(xiàn)電平不兼容的問題。 解決方案: 使用
TTL電平與高電平信號的轉(zhuǎn)換
在電子工程領(lǐng)域,信號電平的轉(zhuǎn)換是一個常見的需求,尤其是在不同技術(shù)標準之間。TTL(晶體管-晶體管邏輯)電平和高電平信號是兩種不同的電平標準,
BNC插頭尺寸指南:標準尺寸與兼容性分析
德索工程師說道在電子設(shè)備連接領(lǐng)域,BNC插頭作為一種常見的同軸電纜連接器,其尺寸規(guī)格和兼容性直接影響到設(shè)備的正常運行與連接效果。對于工程師和相關(guān)技術(shù)人員而言,深入了解BNC插頭的尺寸標準與兼容性至關(guān)重要。

EE-313:28x28 MQFP和LQFP封裝之間的焊盤模式兼容性
電子發(fā)燒友網(wǎng)站提供《EE-313:28x28 MQFP和LQFP封裝之間的焊盤模式兼容性.pdf》資料免費下載
發(fā)表于 01-07 14:22
?0次下載

Testin云測中標哈爾濱銀行兼容性測試項目
近日,Testin云測成功中標哈爾濱銀行手機銀行APP和手機銀行5.0版本升級兼容性測試服務(wù)項目!此次中標不僅展現(xiàn)了Testin云測在兼容性測試方面的技術(shù)實力,也體現(xiàn)了深度服務(wù)客戶、持續(xù)創(chuàng)新的承諾。
高電平輸入和低電平輸入是什么意思
在現(xiàn)代電子系統(tǒng)中,數(shù)字電路扮演著至關(guān)重要的角色。這些電路處理的是二進制信號,即由邏輯“1”和邏輯“0”組成的信號。這些邏輯狀態(tài)通常通過電壓水平來表示,其中高電平代表邏輯“1”,低電平代表邏輯“0
芯片引腳懸空是高電平還是低電平
受到周圍電路環(huán)境和噪聲的影響,表現(xiàn)出隨機性。在一些情況下,引腳懸空可能會被視為高電平或低電平,但這并不是絕對的,而是取決于具體的電路設(shè)計和環(huán)境。 其次,對于某些芯片來說,其內(nèi)部可能集成了上拉電阻或下拉電阻,這些
高電平和低電平輸入有什么區(qū)別
在數(shù)字電子學中,高電平和低電平是兩種基本的信號狀態(tài),它們分別代表二進制數(shù)字1和0。這兩種電平狀態(tài)在數(shù)字電路設(shè)計、通信和計算機系統(tǒng)中扮演著至關(guān)重要的角色。 高電平和低
評論