一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶體管很容易壞掉嗎

FPGA開源工作室 ? 來源:OpenIC ? 作者:OpenIC ? 2022-03-16 13:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在計算機的一生中,CPU壞的概率極小。正常使用的情況下,就算其他主要的電腦配件都壞了,CPU都不會壞。

CPU出現(xiàn)損壞的情況,多數(shù)都是外界原因。最主要的就是長期在超頻下工作,且散熱性差,引起電子熱遷移導(dǎo)致的損壞。

現(xiàn)在的個人電腦的更新?lián)Q代基本不是由于CPU損壞才換的,主要是因為軟件不斷的升級、越來越大,造作系統(tǒng)的垃圾越來越多導(dǎo)致卡頓,讓你無法忍受,才換電腦的。

CPU在出廠之前,是經(jīng)過非常嚴(yán)格的測試的,甚至在設(shè)計之初,就要考慮測試的問題??梢詮膒re-silicon、post-silicon和硅的物理性質(zhì)等方面來解釋這個問題。

1、CPU被做成產(chǎn)品之前被檢出缺陷

這一個階段也就是芯片tape out之后,應(yīng)用到系統(tǒng)或者產(chǎn)品之前。

事實上,在現(xiàn)在的芯片設(shè)計中,在設(shè)計之初就已經(jīng)為芯片的制造,測試,以及良率做考慮了。保證這一步能檢測出芯片的缺陷,主要是DFT+ATE來保證。當(dāng)然也有一些公司會做DFD和DFM

DFT = Design For Test

DFD = Design For Debug

DFM = Design for Manufacture

DFT指的是在芯片的設(shè)計階段即插入各種用于提高芯片可測試性(包括可控制性和可觀測性)的硬件電路,通過這部分邏輯,生成測試向量,使測試大規(guī)模芯片變得容易的同時,盡量減少時間以節(jié)約成本。

DFT--可測性設(shè)計,按流程劃分,依然屬于設(shè)計階段(pre-silicon),只不過是為測試服務(wù)的。

而ATE(Auto Test Equipment )則是在流片之后,也就是post-silicon階段。

ATE測試就是為了檢查制造缺陷過程中的缺陷。芯片測試分兩個階段,一個是CP(Chip Probing)測試,也就是晶圓(Wafer)測試。另外一個是FT(Final Test)測試,也就是把芯片封裝好再進行的測試。

CP測試的目的就是在封裝前就把壞的芯片篩選出來,以節(jié)省封裝的成本。同時可以更直接的知道Wafer 的良率。CP測試可檢查fab廠制造的工藝水平?,F(xiàn)在對于一般的wafer成熟工藝,很多公司多把CP給省了,以減少CP測試成本。具體做不做CP測試,就是封裝成本和CP測試成本綜合考量的結(jié)果。

一片晶圓越靠近邊緣,die(一個小方格,也就是一個未封裝的芯片)出問題的概率越大。測出壞的芯片根據(jù)不同壞的情況不同,也會分bin,最終用作不同的用途。

所以在芯片被做成成品之前,每一片芯片都是經(jīng)過量產(chǎn)測試才發(fā)貨給客戶的。

2、做成成品出廠以后,在使用過程中壞掉了

就單個晶體管來看,在正常使用過程中,真的那么容易壞掉嗎?其實不然。

硅由于物理性質(zhì)穩(wěn)定,禁帶寬度高(1.12ev),而且用作芯片的硅是單晶硅,也很難發(fā)生化學(xué)反應(yīng),在非外力因素下,晶體管出問題的概率幾乎為零。

即使如此,芯片在出場前,還要經(jīng)過一項測試,叫“老化測試”,是在高/低溫的爐里經(jīng)過 135/25/-45攝氏度不同溫度以及時間的測試,以保證其穩(wěn)定性和可靠性。

根據(jù)芯片的使用壽命根據(jù)浴盆曲線(Bathtub Curve),分為三個階段,第一階段是初期失效:一個高的失效率。由制造,設(shè)計等原因造成。第二階段是本征失效:非常低的失效率,由器件的本征失效機制產(chǎn)生。第三個階段:擊穿失效,一個高的失效率。而在計算機正常使用的時候,是處在第二階段,失效的概率非常小。

但是,耐不住有上百億個晶體管啊。..。.. 所以,還是有壞的概率的。

就算是某個晶體管壞了,芯片設(shè)計中會引入容錯性設(shè)計,容錯性設(shè)計又可以從軟件和硬件兩個方面來實施。

比如多核CPU可以通過軟件屏蔽掉某個壞的核心,ATE測試后根據(jù)不同缺陷分bin的芯片,也會用在不同的產(chǎn)品上,畢竟流片是十分昂貴的。比如Intel的i3,i5,i7等。當(dāng)然,也不是所有的i3都是i5、i7檢測出來的壞片。

再比如存儲器中一般存在冗余的信號線和單元,通過檢查發(fā)現(xiàn)有問題的單元,從而用冗余的模塊替換有缺陷的模塊,保證存儲的正常使用。

比如下面橙色的為冗余的memory,紅色的是壞的memory,我們便可以通過算法把紅色memory的地址映射到橙色備用的一個memory上。

芯片測試是極其重要的一環(huán),有缺陷的芯片能發(fā)現(xiàn)的越早越好。如果把壞的芯片發(fā)給客戶,不僅損失巨大,對公司的聲譽也會造成負(fù)面的影響。

在芯片領(lǐng)域有個十倍定律,從設(shè)計--》制造--》封裝測試--》系統(tǒng)級應(yīng)用,每晚發(fā)現(xiàn)一個環(huán)節(jié),芯片公司付出的成本將增加十倍?。?!

高質(zhì)量的測試是由DFT,ATE,diagnosis,EDA等多方面協(xié)作完成的,尤其在超大規(guī)模集成電路時代,測試變得越來越難,越來越重要,其開銷在整個芯片流程中也占有很大的比重。芯片作為工業(yè)皇冠上的明珠,所有電子系統(tǒng)的大腦,是萬萬不能出問題的!

原文標(biāo)題:CPU 為什么很少會壞?

文章出處:【微信公眾號:FPGA開源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:彭菁
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52494

    瀏覽量

    440681
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    8670

    瀏覽量

    145456
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10019

    瀏覽量

    141629

原文標(biāo)題:CPU 為什么很少會壞?

文章出處:【微信號:leezym0317,微信公眾號:FPGA開源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    多值電場型電壓選擇晶體管結(jié)構(gòu) 為滿足多進制邏輯運算的需要,設(shè)計了一款多值電場型電壓選擇晶體管??刂贫M制電路通斷需要二進制邏輯門電路,實際上是對電壓的一種選擇,而傳統(tǒng)二進制邏輯門電路通常比較復(fù)雜
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計,源極跟隨器電路設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計與制作,柵極接地放大電路的設(shè)計,電流反饋型OP放大器的設(shè)計與制作,進晶體管
    發(fā)表于 04-14 17:24

    如何測試晶體管的性能 常見晶體管品牌及其優(yōu)勢比較

    如何測試晶體管的性能 晶體管是電子電路中的基本組件,其性能測試對于確保電路的可靠性和穩(wěn)定性至關(guān)重要。以下是測試晶體管性能的一些基本步驟和方法: 1. 外觀檢查 外觀檢查 :檢查晶體管
    的頭像 發(fā)表于 12-03 09:52 ?1159次閱讀

    晶體管故障診斷與維修技巧 晶體管在數(shù)字電路中的作用

    晶體管是現(xiàn)代電子設(shè)備中不可或缺的組件,它們在數(shù)字電路中扮演著至關(guān)重要的角色。了解如何診斷和維修晶體管故障對于電子工程師和技術(shù)人員來說是一項基本技能。 一、晶體管在數(shù)字電路中的作用 開關(guān)功能 :
    的頭像 發(fā)表于 12-03 09:46 ?1682次閱讀

    晶體管與場效應(yīng)的區(qū)別 晶體管的封裝類型及其特點

    晶體管與場效應(yīng)的區(qū)別 工作原理 : 晶體管晶體管(BJT)基于雙極型晶體管的原理,即通過控制基極電流來控制集電極和發(fā)射極之間的電流。
    的頭像 發(fā)表于 12-03 09:42 ?1019次閱讀

    晶體管的輸出特性是什么

    晶體管的輸出特性是描述晶體管在輸出端對外部負(fù)載的特性表現(xiàn),這些特性直接關(guān)系到晶體管在各種電路中的應(yīng)用效果和性能。晶體管的輸出特性受到多種因素的影響,包括輸入信號、電源電壓、溫度以及
    的頭像 發(fā)表于 09-24 17:59 ?1748次閱讀

    晶體管的基本工作模式

    晶體管作為電子電路中的核心元件,其基本工作模式對于理解其工作原理和應(yīng)用至關(guān)重要。晶體管的工作模式主要可以分為兩大類:放大模式和開關(guān)模式。這兩種模式基于晶體管內(nèi)部PN結(jié)的特性,通過控制輸入電壓或電流來實現(xiàn)對輸出電流的控制。下面將詳
    的頭像 發(fā)表于 09-13 16:40 ?1901次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導(dǎo)體場效應(yīng)晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應(yīng)用場景等方面詳細(xì)闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?7779次閱讀

    CMOS晶體管和MOSFET晶體管的區(qū)別

    CMOS晶體管和MOSFET晶體管在電子領(lǐng)域中都扮演著重要角色,但它們在結(jié)構(gòu)、工作原理和應(yīng)用方面存在顯著的區(qū)別。以下是對兩者區(qū)別的詳細(xì)闡述。
    的頭像 發(fā)表于 09-13 14:09 ?4002次閱讀

    淺析高壓晶體管光耦

    晶體管光耦是一款由發(fā)光二極和光電晶體管組成的光電耦合器,通過光電效應(yīng)和晶體管放大特性,實現(xiàn)電信號的光學(xué)隔離與傳輸、確保信號穩(wěn)定可靠。
    的頭像 發(fā)表于 08-27 09:23 ?690次閱讀
    淺析高壓<b class='flag-5'>晶體管</b>光耦

    什么是單極型晶體管?它有哪些優(yōu)勢?

    單極型晶體管,也被稱為單極性晶體管或場效應(yīng)晶體管(Field-Effect Transistor, FET),是一種在電子學(xué)中廣泛使用的半導(dǎo)體器件。它的工作原理基于電場對半導(dǎo)體材料導(dǎo)電性
    的頭像 發(fā)表于 08-15 15:12 ?3692次閱讀

    GaN晶體管的應(yīng)用場景有哪些

    GaN(氮化鎵)晶體管,特別是GaN HEMT(高電子遷移率晶體管),近年來在多個領(lǐng)域展現(xiàn)出廣泛的應(yīng)用場景。其出色的高頻性能、高功率密度、高溫穩(wěn)定性以及低導(dǎo)通電阻等特性,使得GaN晶體管成為電力電子和高頻通信等領(lǐng)域的優(yōu)選器件。以
    的頭像 發(fā)表于 08-15 11:27 ?1783次閱讀

    GaN晶體管和SiC晶體管有什么不同

    GaN(氮化鎵)晶體管和SiC(碳化硅)晶體管作為兩種先進的功率半導(dǎo)體器件,在電力電子、高頻通信及高溫高壓應(yīng)用等領(lǐng)域展現(xiàn)出了顯著的優(yōu)勢。然而,它們在材料特性、性能表現(xiàn)、應(yīng)用場景以及制造工藝等方面存在諸多不同。以下是對這兩種晶體管
    的頭像 發(fā)表于 08-15 11:16 ?1757次閱讀

    晶體管處于放大狀態(tài)的條件是什么

    晶體管是一種半導(dǎo)體器件,廣泛應(yīng)用于電子設(shè)備中。它具有三個主要的引腳:基極(B)、發(fā)射極(E)和集電極(C)。晶體管的工作原理是通過控制基極和發(fā)射極之間的電流,來控制集電極和發(fā)射極之間的電流。晶體管
    的頭像 發(fā)表于 07-18 18:15 ?2937次閱讀

    NPN晶體管的電位關(guān)系

    NPN晶體管是一種常用的半導(dǎo)體器件,廣泛應(yīng)用于電子電路中。 NPN晶體管的基本原理 NPN晶體管是一種雙極型晶體管,由N型半導(dǎo)體和P型半導(dǎo)體交替排列而成。它有三個引腳:基極(B)、集電
    的頭像 發(fā)表于 07-18 15:39 ?3781次閱讀