一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯動科技推出國內(nèi)首套跨工藝、跨封裝的Chiplet連接解決方案

芯動科技Innosilicon ? 來源:芯動科技Innosilicon ? 作者:芯動科技Innosilic ? 2022-04-14 10:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言

2022年3月,芯片制造英特爾、臺積電、三星,聯(lián)合日月光、AMDARM、高通、谷歌、微軟、Meta(Facebook)等十家行業(yè)巨頭共同推出了全新的通用芯片互聯(lián)標(biāo)準(zhǔn)——UCle。

幾乎同一時(shí)間,中國IP和芯片定制及GPU賦能型領(lǐng)軍企業(yè)芯動科技宣布率先推出國產(chǎn)自主研發(fā)物理層兼容UCIe國際標(biāo)準(zhǔn)的IP解決方案-Innolink Chiplet,這是國內(nèi)首套跨工藝、跨封裝的Chiplet連接解決方案,且已在先進(jìn)工藝上量產(chǎn)驗(yàn)證成功!

e8920296-bb33-11ec-aa7f-dac502259ad0.png

▲ Innolink Chiplet架構(gòu)圖

隨著高性能計(jì)算、云服務(wù)、邊緣端、企業(yè)應(yīng)用、5G通信、人工智能自動駕駛、移動設(shè)備等應(yīng)用的高速發(fā)展,算力、內(nèi)存、存儲和互連的需求呈現(xiàn)爆炸式增長,但同時(shí),先進(jìn)工藝芯片迭代也面臨著開發(fā)難度大、生產(chǎn)成本高、良品率低的窘境,即先進(jìn)制程工藝下芯片面臨著性能與成本的矛盾,Chiplet技術(shù)在這一背景下得到快速發(fā)展。

e8ad1b08-bb33-11ec-aa7f-dac502259ad0.png

▲ 制程工藝發(fā)展和晶體管密度增加導(dǎo)致開發(fā)成本急劇上升

Chiplet技術(shù)的核心是多芯粒(Die to Die)互聯(lián),利用更短距離、更低功耗、更高密度的芯片裸die間連接方式,突破單晶片(monolithic)的性能和良率瓶頸,降低較大規(guī)模芯片的開發(fā)時(shí)間、成本和風(fēng)險(xiǎn),實(shí)現(xiàn)異構(gòu)復(fù)雜高性能SoC的集成,滿足不同廠商的芯粒之間的互聯(lián)需求,達(dá)到產(chǎn)品的最佳性能和長生命周期。

e8c69d26-bb33-11ec-aa7f-dac502259ad0.png

▲ Chiplet核心技術(shù)是多芯粒互聯(lián)

近年,AMD、蘋果和英偉達(dá)等國際巨頭都發(fā)布了標(biāo)志性的Chiplet旗艦產(chǎn)品,并在各個(gè)應(yīng)用領(lǐng)域取得極大成功,進(jìn)一步驗(yàn)證了Chiplet技術(shù)的可行性和發(fā)展前景,使得Chiplet互聯(lián)這一核心技術(shù)日益受到市場追捧!

e8ea1cc4-bb33-11ec-aa7f-dac502259ad0.png

▲ 多芯?;ヂ?lián)的Chiplet技術(shù)是實(shí)現(xiàn)高性能異構(gòu)系統(tǒng)的發(fā)展趨勢

e901eac0-bb33-11ec-aa7f-dac502259ad0.png

▲ 蘋果自研M1 Ultra芯片應(yīng)用Chiplet技術(shù)實(shí)現(xiàn)性能翻倍

Chiplet的早期發(fā)展協(xié)議混亂

各個(gè)公司制定自己的私有標(biāo)準(zhǔn)

此前,眾多的芯片廠商都在推自己的互聯(lián)標(biāo)準(zhǔn),比如Marvell在推出模塊化芯片架構(gòu)時(shí)采用了Kandou總線接口;NVIDIA擁有用于GPU的高速互聯(lián)NV Link方案;英特爾推出了EMIB (Embedded Die interconnect bridge)接口;臺積電和Arm合作搞了LIPINCON協(xié)議;AMD也有Infinity Fabrie總線互聯(lián)技術(shù)等等。 芯動科技奮起直追緊隨其后,2020年在國內(nèi)率先推出自主研發(fā)的Innolink Chiplet標(biāo)準(zhǔn)并實(shí)現(xiàn)授權(quán)量產(chǎn)。

Chiplet技術(shù)核心就是Die to Die互聯(lián),實(shí)現(xiàn)大帶寬下的多芯片算力合并,形成多樣化、多工藝的芯片組合。顯然,如果各家芯片廠商都在推自己的標(biāo)準(zhǔn),這將導(dǎo)致不同廠商的Chiplet之間的互聯(lián)障礙,限制Chiplet的發(fā)展。因此,實(shí)現(xiàn)各個(gè)芯粒之間高速互聯(lián),需要芯片設(shè)計(jì)公司、EDA廠商、Foundry、封測廠商等上下游產(chǎn)業(yè)鏈協(xié)調(diào)配合、建立統(tǒng)一的接口標(biāo)準(zhǔn),從而實(shí)現(xiàn)Chiplet技術(shù)的量產(chǎn)應(yīng)用并真正降低成本,加速整個(gè)Chiplet生態(tài)的發(fā)展。于是,UCIe標(biāo)準(zhǔn)應(yīng)運(yùn)而生。

UCIe的建立

將有力推動Chiplet連接標(biāo)準(zhǔn)發(fā)展

前不久,UCIe標(biāo)準(zhǔn)發(fā)布引起了業(yè)界高度關(guān)注與熱議,因?yàn)檫@是由一條比較完整的產(chǎn)業(yè)鏈提出的開放的、可互操作性的標(biāo)準(zhǔn),能有效解決當(dāng)前先進(jìn)工藝芯片產(chǎn)業(yè)上下游發(fā)展的難題,降低成本、提升性能。

Universal Chiplet Interconnect Express (UCIe) 是一個(gè)開放的、行業(yè)通用的Chiplet(芯粒)的高速互聯(lián)標(biāo)準(zhǔn),由英特爾、AMD、ARM、高通、三星、臺積電、日月光、Google 、Meta、微軟等十大行業(yè)巨頭聯(lián)合推出。它可以實(shí)現(xiàn)小芯片之間的封裝級互連,具有高帶寬、低延遲、低成本、低功耗等優(yōu)點(diǎn),能夠滿足包括云端、邊緣端、企業(yè)級、5G、汽車、高性能計(jì)算和移動設(shè)備等在內(nèi)的整個(gè)計(jì)算領(lǐng)域,對算力、內(nèi)存、存儲和互連日益增長的高需求。通俗來講,UCIe是統(tǒng)一標(biāo)準(zhǔn)后的Chiplet,具有封裝集成不同Die的能力,這些Die可以來自不同的晶圓廠,也可以是采用不同的設(shè)計(jì)和封裝方式。

Innolink Chiplet方案解讀

就在Ucle標(biāo)準(zhǔn)發(fā)布后兩周,芯動科技就宣布推出首個(gè)國產(chǎn)自主研發(fā)物理層兼容UCIe標(biāo)準(zhǔn)的IP解決方案-Innolink Chiplet。芯動Chiplet架構(gòu)師高專表示:芯動在Chiplet技術(shù)領(lǐng)域積累了大量的客戶應(yīng)用需求經(jīng)驗(yàn),并且和臺積電、intel、三星、美光等業(yè)界領(lǐng)軍企業(yè)有密切的技術(shù)溝通和合作探索,兩年前就開始了Innolink 的研發(fā)工作,率先明確Innolink B/C基于DDR的技術(shù)路線,并于2020年的Design Reuse全球會議上首次向業(yè)界公開Innolink A/B/C技術(shù)。

得益于正確的技術(shù)方向和超前的布局規(guī)劃,Innolink 的物理層與UCIe的標(biāo)準(zhǔn)保持一致,成為國內(nèi)首發(fā)、世界領(lǐng)先的自主UCIe Chiplet解決方案。

e95710b8-bb33-11ec-aa7f-dac502259ad0.png

▲ Innolink A/B/C實(shí)現(xiàn)方法

Innolink Chiplet的設(shè)計(jì)思路和技術(shù)特點(diǎn):

1.業(yè)界很多公司認(rèn)為Chiplet跨工藝、跨封裝的特性,會使其面臨復(fù)雜的信號衰減路徑,所以普遍使用SerDes差分技術(shù)以應(yīng)對這一問題。芯動基于對Chiplet應(yīng)用場景和技術(shù)趨勢的深刻理解,以及在DDR技術(shù)領(lǐng)域的絕對領(lǐng)先,認(rèn)為相較于SerDes路線,DDR技術(shù)更適合Chiplet互聯(lián)和典型應(yīng)用,而且不同封裝場景需要用到不同的DDR技術(shù)方案。

2.Chiplet(Die to Die) 在短距PCB、基板、Interposer上連接時(shí),路徑短、干擾少、信號完整性好,此時(shí)采用DDR技術(shù)路線在延時(shí)功耗和帶寬密度上更具優(yōu)勢。在短距離PCB、 基板、Interposer平臺上,DDR對比SerDes的優(yōu)勢如下:

e96e7f78-bb33-11ec-aa7f-dac502259ad0.png

Chiplet的核心目標(biāo)就是高密度和低功耗,DDR技術(shù)滿足多芯粒互聯(lián)的高密度、低功耗、低延遲等綜合需求,可使多芯粒像單芯粒一樣工作,單芯??偩€延展至多芯粒。因此,芯動綜合考慮SerDes和DDR的技術(shù)特點(diǎn),在Innolink-B/C 采用了DDR的方式實(shí)現(xiàn),提供基于GDDR6/LPDDR5技術(shù)的高速、高密度、高帶寬連接方案。

3.標(biāo)準(zhǔn)封裝使用MCM傳統(tǒng)基板作為Chiplet互聯(lián)的介質(zhì),具備成本便宜等特點(diǎn),是對成本較為敏感的Chiplet應(yīng)用場景首選;先進(jìn)封裝如Interposer,具備密度高、良品率低、成本高等特點(diǎn),則是對價(jià)格不敏感的高性能應(yīng)用場景首選。在UCIe定義正式發(fā)布前,Innolink-B/C就提前實(shí)現(xiàn)了這兩種封裝場景的應(yīng)用,驗(yàn)證了其對市場前景和Chiplet技術(shù)趨勢的準(zhǔn)確判斷。

e984fb4a-bb33-11ec-aa7f-dac502259ad0.png

▲UCIe定義 不同封裝標(biāo)準(zhǔn)的主要性能指標(biāo)

4.針對長距離PCB、線纜的Chiplet連接,Innolink-A提供基于SerDes差分信號的連接方案,以補(bǔ)償長路徑的信號衰減。

5.總的來看,Innolink-A/B/C實(shí)現(xiàn)了跨工藝、跨封裝的Chiplet量產(chǎn)方案,成為業(yè)界領(lǐng)先!圍繞著Innolink Chiplet IP技術(shù),芯動同時(shí)還提供封裝設(shè)計(jì)、可靠性驗(yàn)證、信號完整性分析、DFT、熱仿真、測試方案等整套解決方案!

e99e4866-bb33-11ec-aa7f-dac502259ad0.png

▲ Innolink Chiplet的設(shè)計(jì)包含了UCIe的Chiplet連接先進(jìn)、標(biāo)準(zhǔn)封裝定義

圖中顯示UCIe分了3個(gè)層次,Protocol Layer協(xié)議層、die to die Adapter互聯(lián)層、Physical Layer物理層。其中協(xié)議層就是常用的PCIE、CXL等上層協(xié)議,底層的Die to Die和PHY物理層,即是和Innolink同樣的實(shí)現(xiàn)方式。

總結(jié):芯動準(zhǔn)確地把握了Chiplet技術(shù)方向,并前瞻性地完成設(shè)計(jì)驗(yàn)證,與后來推出的UCIe技術(shù)方向一致,為Innolink 兼容UCIe標(biāo)準(zhǔn)奠定基礎(chǔ),成為業(yè)界領(lǐng)先方案。

這聽起來像押中高考大題的故事,其實(shí)Innolink背后的技術(shù)極為復(fù)雜,正因?yàn)樾緞诱莆樟烁咚賁erDes、GDDR6/6X、LPDDR5/DDR5、HBM3、基板和Interposer設(shè)計(jì)方案、高速信號完整性分析、先進(jìn)工藝封裝、測試方法等等世界領(lǐng)先的核心技術(shù),并且經(jīng)過大量客戶需求落地和量產(chǎn)驗(yàn)證迭代。博觀而約取,厚積而薄發(fā),“押中題”無疑是是芯動技術(shù)團(tuán)隊(duì)長期投入和耕耘的成果!

芯動準(zhǔn)備了滿滿一桌的大餐

等著UCIe這個(gè)客人上桌!

Innolink Chiplet是芯動先進(jìn)IP之集大成者,代表著國內(nèi)乃至世界領(lǐng)先水平,聞之不如見之,我們來盤點(diǎn)一下其內(nèi)部實(shí)現(xiàn)的基礎(chǔ)技術(shù)。

e9c0b0e0-bb33-11ec-aa7f-dac502259ad0.png

e9d35bdc-bb33-11ec-aa7f-dac502259ad0.png

▲ 18Gbps GDDR6 單端信號量產(chǎn)驗(yàn)證

e9ea4cde-bb33-11ec-aa7f-dac502259ad0.png

▲ 21Gbps PAM4 DQ eye, single ended

ea277550-bb33-11ec-aa7f-dac502259ad0.png

▲ HBM3 6.4Gbps 高速眼圖

ea3ff9fe-bb33-11ec-aa7f-dac502259ad0.png

▲ 全球首個(gè)GDDR6/6X combo IP量產(chǎn)

ea630854-bb33-11ec-aa7f-dac502259ad0.png

ea76472a-bb33-11ec-aa7f-dac502259ad0.png

▲ 32/56G SerDes眼圖

ea8a2cea-bb33-11ec-aa7f-dac502259ad0.png

▲ 風(fēng)華1號4K高性能GPU應(yīng)用Innolink Chiplet實(shí)現(xiàn)性能翻倍

eaa2153a-bb33-11ec-aa7f-dac502259ad0.png

▲ 先進(jìn)封裝信號完整性分析

eab992c8-bb33-11ec-aa7f-dac502259ad0.png

▲ 封裝熱效應(yīng)仿真

看到這些賞心悅目的IP驗(yàn)證測試眼圖,相信大家對Innolink Chiplet有了更加客觀的認(rèn)知。追本溯源,這些成果反映的另一問題也值得探討,為什么芯動能在這么多先進(jìn)技術(shù)上取得如此耀眼的成績?

為什么要做先進(jìn)IP

有哪些挑戰(zhàn)和困難?

芯動科技的CEO敖海先生是技術(shù)出身,長期保持和一線研發(fā)工程一起討論架構(gòu)、改代碼、調(diào)電路、定方案的習(xí)慣,從領(lǐng)導(dǎo)人至一線員工,全公司都秉承踏實(shí)進(jìn)取、勇于創(chuàng)新、務(wù)實(shí)精進(jìn)的作風(fēng)。見微知著,芯動研發(fā)團(tuán)隊(duì)能持續(xù)攻克一個(gè)個(gè)技術(shù)難關(guān)、攀登一座座行業(yè)高峰也就不奇怪了。正因于此,芯動才能保持對市場的敏銳判斷和技術(shù)發(fā)展的持續(xù)領(lǐng)先!

▲ CEO親自參與研發(fā)工作,帶領(lǐng)團(tuán)隊(duì)勇爭領(lǐng)先!

敖海認(rèn)為,現(xiàn)階段先進(jìn)工藝芯片技術(shù)迅速發(fā)展、高性能應(yīng)用需求急劇增加,只有不畏挑戰(zhàn)迎難而上、搶先占領(lǐng)技術(shù)高地,在Chiplet等先進(jìn)IP技術(shù)上對標(biāo)海外巨頭,并在某些領(lǐng)域?qū)崿F(xiàn)彎道超越,才能在市場上站穩(wěn)腳跟,有效賦能國產(chǎn)半導(dǎo)體發(fā)展!

首發(fā)先進(jìn)IP技術(shù)具備很多優(yōu)勢,可以快速贏得業(yè)界認(rèn)可、第一時(shí)間導(dǎo)入客戶需求并設(shè)計(jì)驗(yàn)證、廣泛獲得Foundry和封測等上下游的大力支持。在市場應(yīng)用成熟時(shí),還可以讓廣大芯片客戶用上量產(chǎn)驗(yàn)證的、可靠安全的IP,從而根據(jù)新的升級方向迅速實(shí)現(xiàn)技術(shù)迭代,進(jìn)一步推動業(yè)務(wù)增長。一步領(lǐng)先、步步領(lǐng)先,從IP切入是極具實(shí)際意義的。

當(dāng)然,首發(fā)推出先進(jìn)工藝IP面臨很多困難:

1.沒有參照對象,試錯(cuò)成本高。

第一個(gè)吃螃蟹的人,先進(jìn)道路的開拓者,總要付出加倍的努力。在很多大的技術(shù)節(jié)點(diǎn)上并沒摸石頭過河的說法,需要不斷的摸索嘗試。通俗點(diǎn)講就是一個(gè)個(gè)坑踩個(gè)遍,踩結(jié)實(shí)了,路就平了。

2.對團(tuán)隊(duì)要求高。

一個(gè)先進(jìn)IP,從數(shù)字到模擬、后端到工藝、流片到封測,每個(gè)環(huán)節(jié)都要資深的技術(shù)人員,芯動經(jīng)過16年的積累,打造一支技術(shù)過硬的隊(duì)伍,后來居上,面對國外廠商的先發(fā)優(yōu)勢毫不退讓,用實(shí)力贏得全球客戶認(rèn)可。

3.先進(jìn)工藝流片驗(yàn)證成本高。

先進(jìn)工藝的IP流片驗(yàn)證成本很高昂,設(shè)計(jì)工時(shí)、FinFet工藝MPW或者流片費(fèi)用、封測等累加,每次驗(yàn)證的費(fèi)用輕輕松松破百萬美元。

某種意義上,芯動在先進(jìn)IP領(lǐng)域獲得的優(yōu)勢和業(yè)界認(rèn)可,以及6大合作晶圓廠在工藝、流片成本、產(chǎn)能上給予的巨大幫助,都是做先進(jìn)工藝IP的好處。

先進(jìn)IP的重要意義

有和沒有先進(jìn)IP區(qū)別是很大的,有先進(jìn)IP能夠使市場更加理性,同時(shí)滿足國產(chǎn)高端芯片自主可控、技術(shù)迭代的迫切需求!

芯動的先進(jìn)IP技術(shù),一方面引領(lǐng)行業(yè)技術(shù)的創(chuàng)新,塑造半導(dǎo)體企業(yè)的全球化長遠(yuǎn)發(fā)展視野,另一方面填補(bǔ)國內(nèi)高性能芯片的應(yīng)用空白,助力國內(nèi)高端芯片發(fā)展。

芯動16年來重兵投入全球先進(jìn)工藝、專注國產(chǎn)自主IP研發(fā),在高性能計(jì)算平臺、多媒體終端&汽車電子平臺、IoT物聯(lián)網(wǎng)平臺等應(yīng)用領(lǐng)域打造了核心優(yōu)勢,超過200次的流片紀(jì)錄、逾60億顆授權(quán)量產(chǎn)芯片、10億顆以上高端定制SoC量產(chǎn),默默耕耘、腳踏實(shí)地,為賦能高端芯片做出重要貢獻(xiàn)!

原文標(biāo)題:量產(chǎn)驗(yàn)證成功!國產(chǎn)首個(gè)物理層兼容UCIe國際標(biāo)準(zhǔn)的Chiplet解決方案正式發(fā)布

文章出處:【微信公眾號:芯動科技Innosilicon】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52520

    瀏覽量

    441124
  • 芯動科技
    +關(guān)注

    關(guān)注

    2

    文章

    98

    瀏覽量

    10250
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    459

    瀏覽量

    13004

原文標(biāo)題:量產(chǎn)驗(yàn)證成功!國產(chǎn)首個(gè)物理層兼容UCIe國際標(biāo)準(zhǔn)的Chiplet解決方案正式發(fā)布

文章出處:【微信號:Innosilicon,微信公眾號:芯動科技Innosilicon】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    ArkUI-X平臺技術(shù)落地-華為運(yùn)動健康(一)

    開”的加載速度,所以目前H5平臺技術(shù)只在運(yùn)動健康應(yīng)用某些低頻和容易變化的頁面上使用,在一二級頁面仍使用原生native開發(fā)。 平臺方案選型 隨著運(yùn)動健康鴻蒙NEXT版本開發(fā),三個(gè)平臺同時(shí)開發(fā)的成本
    發(fā)表于 06-18 22:53

    ArkUI-X平臺應(yīng)用改造指南

    ArkUI-X平臺應(yīng)用改造指南 現(xiàn)狀與訴求 隨著 HarmonyOS Next 5.0 版本正式發(fā)布,眾多開發(fā)者基于 ArkTS 語言為 HarmonyOS Next 系統(tǒng)開發(fā)了大量應(yīng)用,這極大
    發(fā)表于 06-16 23:05

    TNC連接器標(biāo)準(zhǔn)的界之路

    從軍工化到民用,TNC連接器標(biāo)準(zhǔn)的界并非簡單的妥協(xié),而是技術(shù)與市場的融合。德索依托多年積累的研發(fā)與生產(chǎn)經(jīng)驗(yàn),不僅能提供符合軍工化嚴(yán)苛標(biāo)準(zhǔn)的產(chǎn)品,也能快速響應(yīng)民用市場需求,為TNC連接器在不同領(lǐng)域的應(yīng)用提供全方位的優(yōu)質(zhì)
    的頭像 發(fā)表于 05-13 08:54 ?195次閱讀
    TNC<b class='flag-5'>連接</b>器標(biāo)準(zhǔn)的<b class='flag-5'>跨</b>界之路

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計(jì)和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?544次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)<b class='flag-5'>封裝</b>

    波微電子突發(fā)模式阻放大器產(chǎn)品家族再添新成員

    近日,波微電子的50G線性突發(fā)模式阻放大器XB1251在客戶測試中得到業(yè)界一流性能。波微電子的突發(fā)模式阻放大器家族(XB12產(chǎn)品族)再添重要新成員!???
    的頭像 發(fā)表于 02-24 17:21 ?626次閱讀

    解鎖Chiplet潛力:封裝技術(shù)是關(guān)鍵

    的關(guān)鍵鑰匙。 Chiplet: 超大規(guī)模芯片突破的關(guān)鍵策略 面對全球范圍內(nèi)計(jì)算需求的爆炸性增長,高性能芯片市場正以前所未有的速度持續(xù)擴(kuò)張。在這一背景下,Chiplet技術(shù)以其獨(dú)到的設(shè)計(jì)理念與先進(jìn)的封裝工藝,成為了突破傳統(tǒng)單芯片設(shè)
    的頭像 發(fā)表于 01-05 10:18 ?990次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:<b class='flag-5'>封裝</b>技術(shù)是關(guān)鍵

    AKI語言調(diào)用庫神助攻C/C++代碼遷移至HarmonyOS NEXT

    /C++代碼快速遷移至HarmonyOS NEXT。憑借卓越的兼容性,AKI已成為廠商與開發(fā)者打造鴻蒙原生應(yīng)用過程中廣泛使用的語言調(diào)用解決方案。 AKI是一款專為鴻蒙原生開發(fā)設(shè)計(jì)的FFI(外部函數(shù)接口
    發(fā)表于 01-02 17:08

    Cadence推出基于Arm的系統(tǒng)Chiplet

    近日,Cadence宣布其款基于 Arm 的系統(tǒng)級小芯片(Chiplet)開發(fā)成功并流片,這是一項(xiàng)突破性成就。這項(xiàng)創(chuàng)新標(biāo)志著芯片技術(shù)的關(guān)鍵進(jìn)步,展現(xiàn)了 Cadence 致力于通過其芯片架構(gòu)和框架推動行業(yè)領(lǐng)先解決方案的承諾。
    的頭像 發(fā)表于 11-28 15:35 ?704次閱讀
    Cadence<b class='flag-5'>推出</b>基于Arm的系統(tǒng)<b class='flag-5'>Chiplet</b>

    揭秘動態(tài)化端框架在鴻蒙系統(tǒng)下的高性能解決方案

    平臺解決方案。 在研發(fā)團(tuán)隊(duì)使用后可大幅降低研發(fā)人力成本;為業(yè)務(wù)提供實(shí)時(shí)觸達(dá)、A/B觸達(dá)等能力以提升業(yè)務(wù)投放效率;同時(shí)保障了C端用戶優(yōu)秀的用戶體驗(yàn)。 一、動態(tài)化端框架原理介紹 ? ? ? ? ? 通過上圖,我們先了解一下動態(tài)化
    的頭像 發(fā)表于 10-08 13:46 ?1484次閱讀
    揭秘動態(tài)化<b class='flag-5'>跨</b>端框架在鴻蒙系統(tǒng)下的高性能<b class='flag-5'>解決方案</b>

    導(dǎo)放大器增益怎么算的?

    請問,導(dǎo)放大器增益怎么算的
    發(fā)表于 09-24 07:11

    騰訊云與科技推出聯(lián)合解決方案,推動芯片行業(yè)創(chuàng)新發(fā)展

    來源:騰訊云工業(yè)與消費(fèi)電子 9月5日,騰訊云與科技正式達(dá)成戰(zhàn)略合作,雙方將充分發(fā)揮各自在技術(shù)、資源及客戶方面的互補(bǔ)優(yōu)勢,聯(lián)合打造解決方案,提供一站式芯片設(shè)計(jì)與IP核服務(wù),共建芯片設(shè)計(jì)生態(tài),推動
    的頭像 發(fā)表于 09-09 10:53 ?778次閱讀
    騰訊云與<b class='flag-5'>芯</b><b class='flag-5'>動</b>科技<b class='flag-5'>推出</b>聯(lián)合<b class='flag-5'>解決方案</b>,推動芯片行業(yè)創(chuàng)新發(fā)展

    創(chuàng)新型Chiplet異構(gòu)集成模式,為不同場景提供低成本、高靈活解決方案

    顆是原生支持Transformer全系算子的AI Chiplet“大熊星座”。 ? Chiplet 集成模式提供低成本、高靈活解決方案 ? 隨著摩爾定律逐步放緩以及先進(jìn)封裝等技術(shù)的發(fā)展
    的頭像 發(fā)表于 08-19 00:02 ?4149次閱讀

    OPA1641是否可做PA級阻放大器?

    OPA1641是否可做PA級阻放大器?我查了Ti的阻放大器都相關(guān)系的芯片,比如LMP7721,其有專門連接到GUARDRING上的引腳,那么對于OPA1641,沒有專門連接到GU
    發(fā)表于 08-09 07:16

    OPA847進(jìn)行阻放大震蕩的原因?

    如圖所示是使用OPA847進(jìn)行阻放大的電路,在測試中發(fā)現(xiàn)阻放大在無光照情況下會輸出一個(gè)500Mhz,300mV峰峰值的正弦波,按照官方手冊計(jì)算公式這個(gè)組放大帶寬在68Mhz左右,為啥有反饋
    發(fā)表于 08-09 06:18

    超低噪聲阻放大器如何選型?

    需要將50nA~10uA的微弱電流轉(zhuǎn)換成電壓信號,要求阻增益≥5kΩ,信號帶寬為40MHz,輸出本底噪聲≤25nV/√hz,請求推薦方案
    發(fā)表于 08-03 14:50