一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Codasip采用Imperas進(jìn)行RISC-V處理器驗(yàn)證

星星科技指導(dǎo)員 ? 來源:嵌入式計(jì)算設(shè)計(jì) ? 作者:嵌入式計(jì)算設(shè)計(jì) ? 2022-06-01 10:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Codasip已采用Imperas參考設(shè)計(jì)和用于 Codasip IP的Imperas DV解決方案。

Codasip 已在其 DV 測(cè)試平臺(tái)中包含 Imperas 黃金參考模型,以確保有效的驗(yàn)證流程能夠適應(yīng)各種靈活的功能和選項(xiàng),同時(shí)在未來內(nèi)核的整個(gè)路線圖中進(jìn)行擴(kuò)展,以實(shí)現(xiàn)對(duì)功能質(zhì)量的嚴(yán)格確認(rèn)。

RISC-V 是一種模塊化架構(gòu),它提供了許多不同排列的基本指令、標(biāo)準(zhǔn)可選擴(kuò)展和自定義指令——這引發(fā)了對(duì)實(shí)現(xiàn)和碎片風(fēng)險(xiǎn)的擔(dān)憂。Codasip 的內(nèi)部測(cè)試已經(jīng)使用了內(nèi)部指令精確模型、多種直接和隨機(jī)測(cè)試來源(內(nèi)部和外部提供)以及多種不同的技術(shù)來檢查和確保處理器合規(guī)性。Imperas 可配置參考模型已經(jīng)過全面測(cè)試,并啟用了支持此綜合視圖所需的所有配置選項(xiàng)。

位于法國(guó) Sophia-Antipolis 的 Codasip 工程團(tuán)隊(duì)審查了不斷發(fā)展的 RISC-V 規(guī)范、完整的 Codasip 處理器 IP 產(chǎn)品組合、擴(kuò)展和可配置功能以及未來路線圖計(jì)劃所面臨的挑戰(zhàn)。Imperas 解決方案被認(rèn)為是支持運(yùn)營(yíng)工作負(fù)載和規(guī)模要求的理想選擇。Codasip 工程團(tuán)隊(duì)圍繞 Imperas RISC-V 參考模型設(shè)置了基礎(chǔ)設(shè)施和測(cè)試框架,以有效測(cè)試所有配置,并能夠適應(yīng)新的路線圖功能。

“Imperas 是 RISC-V 仿真技術(shù)和處理器驗(yàn)證的先驅(qū),”Codasip 驗(yàn)證總監(jiān) Philippe Luc 說?!半m然處理器驗(yàn)證不是一個(gè)新問題,但有許多 RISC-V 供應(yīng)商提供定制和不同級(jí)別的驗(yàn)證或一致性:客戶理所當(dāng)然地關(guān)注質(zhì)量和碎片化。Codasip 對(duì)我們嚴(yán)格的驗(yàn)證方法感到非常自豪——使用 Imperas 作為我們質(zhì)量流程的重要組成部分,進(jìn)一步擴(kuò)大了我們的差異化。Imperas 的獨(dú)立性、聲譽(yù)和技術(shù)實(shí)力為我們的客戶提供了對(duì)我們‘同類最佳’RISC-V 處理器的進(jìn)一步保證,”

Imperas Software Ltd 首席執(zhí)行官 Simon Davidmann 補(bǔ)充說:“Codasip 為 RISC-V 市場(chǎng)提供了一系列處理器解決方案,這些解決方案可為各種應(yīng)用提供優(yōu)化的性能。該處理器 IP 的設(shè)計(jì)驗(yàn)證是 Codasip 在向下一代 IP 轉(zhuǎn)移時(shí)繼續(xù)提供最高質(zhì)量處理器的基礎(chǔ)。每個(gè)附加的可選功能都會(huì)使驗(yàn)證工作量大致翻倍。Imperas 方法通過使用模擬將持續(xù)集成/持續(xù)開發(fā)應(yīng)用到復(fù)雜的處理器 DV 環(huán)境來支持 Codasip 的開發(fā),并在不影響可選功能的情況下提供效率優(yōu)勢(shì)。Imperas 和 Codasip 有著共同的愿景,即提高質(zhì)量對(duì)于 RISC-V 的成功至關(guān)重要?!?/p>

可用性

Codasip 的 Imperas RISC-V 參考模型現(xiàn)已推出,可引導(dǎo)客戶和合作伙伴進(jìn)行軟件開發(fā),并作為虛擬平臺(tái)的基礎(chǔ)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19882

    瀏覽量

    234929
  • RISC-V
    +關(guān)注

    關(guān)注

    46

    文章

    2549

    瀏覽量

    48712
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Codasip 正在掛牌出售

    Codasip是一家歐洲領(lǐng)先的RISC-V處理器IP核供應(yīng)商,目前正在掛牌出售。以下是相關(guān)情況: 出售背景 Codasip在CEO Ron Black的領(lǐng)導(dǎo)下,計(jì)劃在未來三個(gè)月內(nèi)出售公
    的頭像 發(fā)表于 07-02 16:31 ?568次閱讀

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當(dāng)今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正以開源、靈活和高性價(jià)比的優(yōu)勢(shì)快速崛起。HPM5E31IGN作為先楫半導(dǎo)體的一款單核32位RISC
    發(fā)表于 05-29 09:23

    新思科技RISC-V處理器助力低功耗嵌入式應(yīng)用

    人工智能、自動(dòng)駕駛汽車等技術(shù)正迅速發(fā)展,市場(chǎng)對(duì)定制可擴(kuò)展處理器的需求也隨之不斷攀升。RISC-V開放標(biāo)準(zhǔn)指令集架構(gòu)(ISA)以其模塊化設(shè)計(jì)和協(xié)作社區(qū),引領(lǐng)了處理器設(shè)計(jì)新潮流,助力實(shí)現(xiàn)技術(shù)愿景。相應(yīng)
    的頭像 發(fā)表于 02-10 16:52 ?748次閱讀
    新思科技<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>助力低功耗嵌入式應(yīng)用

    RISC-V MCU技術(shù)

    話下。 還有個(gè)Sipeed Longan Nano開發(fā)板,用的是SiFive的RISC-V處理器核心,給開發(fā)者提供了一個(gè)平臺(tái),能讓他們?nèi)ヌ剿?b class='flag-5'>RISC-V架構(gòu)和應(yīng)用開發(fā)。這個(gè)開發(fā)板也能用來驗(yàn)證
    發(fā)表于 01-19 11:50

    Imagination放棄RISC-V處理器內(nèi)核開發(fā)

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)根據(jù)外媒的最新報(bào)道,半導(dǎo)體IP大廠Imagination Technology已經(jīng)停止了RISC-V處理器內(nèi)核的開發(fā),轉(zhuǎn)而更加專注于其核心的GPU和AI產(chǎn)品
    的頭像 發(fā)表于 01-10 00:15 ?2752次閱讀

    Andes晶心科技推出D45-SE RISC-V處理器

    Andes晶心科技(TWSE:6533; SIN US03420C2089; ISIN:US03420C1099)是全球高效能、低功耗 32/64 位 RISC-V 處理器的領(lǐng)導(dǎo)廠商,也是
    的頭像 發(fā)表于 12-26 10:54 ?944次閱讀

    RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧

    設(shè)計(jì),如果最終量產(chǎn),那么就免去面對(duì)版稅糾紛。對(duì)RISC-V指令集來說,RISC-V的標(biāo)準(zhǔn)化工作由RISC-V基金會(huì)主持,對(duì)任何想要用 RISC-V設(shè)計(jì)實(shí)現(xiàn)
    發(fā)表于 12-16 23:08

    使用 RISC-V 進(jìn)行高效數(shù)據(jù)處理的方法

    使用RISC-V進(jìn)行高效數(shù)據(jù)處理的方法涉及多個(gè)方面,包括處理器內(nèi)核與DSA(領(lǐng)域特定加速)之間的通信優(yōu)化、內(nèi)存管理優(yōu)化、多線程性能提升等。
    的頭像 發(fā)表于 12-11 17:52 ?1075次閱讀

    如何使用 RISC-V 進(jìn)行嵌入式開發(fā)

    RISC-V是一種開源的指令集架構(gòu)(ISA),它允許任何人設(shè)計(jì)、制造和銷售基于RISC-V處理器,這為嵌入式開發(fā)提供了極大的靈活性和創(chuàng)新空間。以下是使用RISC-V
    的頭像 發(fā)表于 12-11 17:32 ?1901次閱讀

    Rivos全新產(chǎn)品采用Andes晶心科技NX45 RISC-V處理器

    專注于加速數(shù)據(jù)分析和生成式AI工作負(fù)載的RISC-V主要會(huì)員公司Rivos與32/64位RISC-V處理器內(nèi)核的領(lǐng)先供貨商、RISC-V創(chuàng)始會(huì)員Andes晶心科技,宣布Rivos已獲得
    的頭像 發(fā)表于 12-04 10:37 ?720次閱讀

    RISC-V能否復(fù)制Linux 的成功?》

    ,創(chuàng)建實(shí)現(xiàn)自有加速算法的自定義異構(gòu)集群。RISC-V作為一種ISA,我們一開始是在處理器內(nèi)核中采用吸引人的通用構(gòu)建塊,然后在此基礎(chǔ)上進(jìn)行構(gòu)
    發(fā)表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    需要一種更加開放的指令集架構(gòu),以便更多的公司和個(gè)人可以參與到處理器的設(shè)計(jì)和開發(fā)中。這也是為什么RISC-V采用BSD開源協(xié)議,可以自由地使用和分發(fā)。 靈活性:傳統(tǒng)的指令集架構(gòu)大多采用
    發(fā)表于 11-16 16:14

    RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期

    計(jì)算機(jī)由控制整體的CPU(中央處理器)和加速兩部分構(gòu)成。在AI計(jì)算中,功耗和效率是兩個(gè)關(guān)鍵因素。RISC-V架構(gòu)通過其簡(jiǎn)潔的設(shè)計(jì)和定制化的擴(kuò)展,可以實(shí)現(xiàn)高效的能量使用。該架構(gòu)能夠通過小型且高效的
    發(fā)表于 10-31 16:06

    risc-v在人工智能圖像處理應(yīng)用前景分析

    長(zhǎng)時(shí)間運(yùn)行或電池供電的設(shè)備尤為重要。 高性能 : 盡管RISC-V架構(gòu)以低功耗著稱,但其高性能也不容忽視。通過優(yōu)化指令集和處理器設(shè)計(jì),RISC-V可以在處理復(fù)雜的人工智能圖像
    發(fā)表于 09-28 11:00

    risc-v的發(fā)展歷史

    了基于RISC-V指令集的服務(wù)處理器,安謀科技也推出了RISC-V MCU等產(chǎn)品。 學(xué)術(shù)界與開源社區(qū):RISC-V架構(gòu)在學(xué)術(shù)界和開源社區(qū)中
    發(fā)表于 07-29 17:20