一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe 6.0規(guī)范及它是如何從過去的規(guī)范演變而來的

星星科技指導(dǎo)員 ? 來源:嵌入式計算設(shè)計 ? 作者:Paul Karazuba ? 2022-06-01 17:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCIe(Peripheral Component Interconnect express)作為一種在芯片和系統(tǒng)內(nèi)快速移動數(shù)據(jù)的方法已經(jīng)存在了一段時間。

要檢查它的起源,必須一直追溯到 1991 年,從英特爾的本地總線 PCI 標(biāo)準(zhǔn)開始。PCI 插槽首先出現(xiàn)在服務(wù)器中,后來進(jìn)入臺式機(jī),十年來一直是臺式機(jī)擴(kuò)展卡的標(biāo)準(zhǔn)。隨著計算的發(fā)展,業(yè)界認(rèn)識到需要創(chuàng)建一個標(biāo)準(zhǔn)來解決新的總線架構(gòu)技術(shù)和多個芯片的內(nèi)部連接。就這樣,PCIe 誕生了,并在 2003 年由 PCI-SIG(外圍組件互連特別興趣小組)領(lǐng)導(dǎo),批準(zhǔn)了 1.0 規(guī)范,提供了當(dāng)時驚人的 2.5GT/s 數(shù)據(jù)速率。

PCIe 在包括固態(tài)驅(qū)動器、顯卡加速和網(wǎng)絡(luò)在內(nèi)的各種用途中立足,不斷發(fā)展以滿足市場需求。PCIe 幾乎可以在每個現(xiàn)代計算系統(tǒng)中找到;不僅在最初開發(fā) PCIe 的個人計算機(jī)和服務(wù)器中,而且在高端移動設(shè)備、物聯(lián)網(wǎng)設(shè)備、汽車、醫(yī)療設(shè)備等領(lǐng)域。

圖 1 顯示了規(guī)范隨時間的演變:

poYBAGKXL2SAA5l9AABGTmmVPn8063.png

圖 1:PCIe 隨時間的演變

讓我們來看看 PCIe 6.0 規(guī)范以及它是如何從過去的規(guī)范演變而來的,以及為什么這對系統(tǒng)設(shè)計人員或芯片架構(gòu)師在考慮他們的下一代設(shè)計時很重要。

首先,與每個新版本一樣,PCIe 6.0 將最大帶寬翻倍;這次是 64 GT/s。PCI-SIG 在規(guī)范過程的早期就認(rèn)識到,自 PCIe 1.0 以來使用的 NRZ 信號編碼根本無法支持 PCIe 6 所需的 64GT/s 帶寬。因此,規(guī)范已過渡到 PAM4,這是一種允許承載在相同的時間內(nèi)比特數(shù)的兩倍。然而,向 PAM4 信號編碼的過渡具有引入顯著更高的誤碼率 (BER) 的副作用。這促使采用前向糾錯 (FEC) 機(jī)制來降低較高的錯誤率。幸運(yùn)的是,F(xiàn)EC 機(jī)制足夠輕量級,對延遲的影響最小。注意:雖然 PAM4 信令更容易出錯,

PCIe 6.0 還引入了 FLIT 模式,其中數(shù)據(jù)包被組織在固定大小的流控制單元中,而不是過去規(guī)范版本中的可變大小。引入 FLIT 模式的最初原因是糾錯需要處理固定大小的數(shù)據(jù)包。但是,F(xiàn)LIT 模式還簡化了控制器級別的數(shù)據(jù)管理,并帶來更高的帶寬效率、更低的延遲和更小的控制器占用空間。讓我們花一分鐘來解決帶寬效率問題:對于固定大小的數(shù)據(jù)包,不再需要物理層的數(shù)據(jù)包幀,每個數(shù)據(jù)包節(jié)省 4 字節(jié)。FLIT 編碼還消除了以前 PCIe 規(guī)范中的 128B/130B 編碼和 DLLP 開銷,從而顯著提高了 TLP 效率,尤其是對于較小的數(shù)據(jù)包。

雖然與前幾代相比,PCIe 6.0 的變化很大,但業(yè)界對其采用有著強(qiáng)大而廣泛的支持。PCIe 在每個現(xiàn)代計算架構(gòu)中無處不在,您應(yīng)該期望 PCIe 6.0 將在高性能計算和云計算空間、企業(yè)存儲和網(wǎng)絡(luò)空間以及新興應(yīng)用程序(如 AI/機(jī)器學(xué)習(xí)和汽車。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 云計算
    +關(guān)注

    關(guān)注

    39

    文章

    7976

    瀏覽量

    139966
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1340

    瀏覽量

    85105
  • 機(jī)器學(xué)習(xí)

    關(guān)注

    66

    文章

    8501

    瀏覽量

    134553
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCIe 7.0發(fā)布:16通道雙向512GB/s,擁抱光纖未來

    電子發(fā)燒友網(wǎng)報道(文 / 吳子鵬)日前,PCI-SIG 宣布正式推出 PCIe 7.0 規(guī)范。PCIe 7.0 繼續(xù)沿用自 PCIe 6.0
    的頭像 發(fā)表于 06-13 00:07 ?6239次閱讀
    <b class='flag-5'>PCIe</b> 7.0發(fā)布:16通道雙向512GB/s,擁抱光纖未來

    Diodes公司PCIe 6.0時鐘緩沖器介紹

    PI6CB3320xxA 系列為 PCIe 6.0 時鐘緩沖器,具有 20、16、13、12、8 和 4 通道低功耗 HCSL 輸出,具有 85Ω或 100Ω輸出阻抗的片上終端 (On-Chip Termination)。
    的頭像 發(fā)表于 04-10 15:49 ?429次閱讀
    Diodes公司<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>時鐘緩沖器介紹

    PCIe 7.0最終版草案發(fā)布,傳輸速率128 GT/s,PCIe 6.0加速商業(yè)化

    PCIe 7.0最終版草案發(fā)布,傳輸速率128 GT/s,PCIe 6.0加速商業(yè)化 ? 電子發(fā)燒友網(wǎng)綜合報道,近日,PCI-SIG 組織公布了 PCI Express 7.0 規(guī)范
    發(fā)表于 03-29 00:07 ?590次閱讀

    PCB最全封裝命名規(guī)范

    范圍本規(guī)范適用于主流EDA軟件在PCB設(shè)計前的封裝建庫命名。 獲取完整文檔資料可下載附件哦?。。?!
    發(fā)表于 03-12 13:26

    詳解PCIe 6.0中的FLIT模式

    PCIe 6.0 規(guī)范于 2021 年發(fā)布,采用 PAM4 調(diào)制(即 4 電平脈沖幅度調(diào)制),使數(shù)據(jù)傳輸速度翻倍,達(dá)到 64GT/s。同時,PCIe
    的頭像 發(fā)表于 02-27 15:44 ?1527次閱讀
    詳解<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>中的FLIT模式

    華為PCBA檢驗規(guī)范.pdf

    華為PCBA檢驗規(guī)范.pdf
    的頭像 發(fā)表于 02-26 13:54 ?756次閱讀
    華為PCBA檢驗<b class='flag-5'>規(guī)范</b>.pdf

    華為支付接入規(guī)范

    為了確保用戶獲得良好的支付體驗,Payment Kit制定了相關(guān)接入設(shè)計規(guī)范,請開發(fā)者遵照執(zhí)行,具體要求(非強(qiáng)制性)如下: 一、支付方式呈現(xiàn) 涉及支付公司名稱,請統(tǒng)一使用:花瓣支付(深圳)有限公司
    發(fā)表于 01-23 09:27

    ADS1281 PCM編碼規(guī)范應(yīng)該在哪里找?

    的是,根據(jù)文檔M0是符合PCM編碼的,請問這個PCM編碼規(guī)范應(yīng)該在哪里找?或者它是符合怎么樣的規(guī)范。如何解碼 解碼公式1生成的yn也是符合PCM編碼規(guī)范的吧?
    發(fā)表于 12-05 08:33

    DDS通信中間件——DCPS規(guī)范(下)

    DDS通信中間件——DCPS規(guī)范(下)本期還是DCPS規(guī)范,填上期沒有聊完的QoS的坑。本系列文章將包括以下內(nèi)容陸續(xù)更新:1.DDS規(guī)范概述2.DCPS規(guī)范解讀3.DDS-XTypes
    的頭像 發(fā)表于 11-27 11:47 ?1320次閱讀
    DDS通信中間件——DCPS<b class='flag-5'>規(guī)范</b>(下)

    Java代碼之美,遵循樣式規(guī)范開始

    至關(guān)重要。本文將帶你探索Java代碼的美學(xué),揭示那些能夠讓你的代碼既美觀又高效的樣式規(guī)范。無論是初出茅廬的新手還是經(jīng)驗豐富的老手,都能從中獲得靈感,提升編碼的藝術(shù)。 一、為什么要代碼樣式規(guī)范 對于團(tuán)隊開發(fā),不同的代碼規(guī)范或不
    的頭像 發(fā)表于 11-27 11:42 ?569次閱讀
    Java代碼之美,<b class='flag-5'>從</b>遵循樣式<b class='flag-5'>規(guī)范</b>開始

    示波器高壓探頭校準(zhǔn)規(guī)范要求

    示波器高壓探頭的校準(zhǔn)規(guī)范要求涉及多個方面,以下是根據(jù)相關(guān)規(guī)范和信息整理的主要內(nèi)容:
    的頭像 發(fā)表于 10-03 16:49 ?1017次閱讀

    DDS通信中間件——DCPS規(guī)范(上)

    DDS通信中間件——DCPS規(guī)范(上)本篇文章繼續(xù)和大家分享一下對DDS這套規(guī)范的理解。預(yù)期本系列文章將包括以下內(nèi)容陸續(xù)更新:1.DDS規(guī)范概述2.DCPS規(guī)范解讀3.DDS-XTyp
    的頭像 發(fā)表于 09-26 08:08 ?1616次閱讀
    DDS通信中間件——DCPS<b class='flag-5'>規(guī)范</b>(上)

    藍(lán)牙技術(shù)聯(lián)盟推出藍(lán)牙6.0核心規(guī)范

    藍(lán)牙技術(shù)聯(lián)盟(SIG)近日隆重推出藍(lán)牙6.0核心規(guī)范,這是繼2016年藍(lán)牙5標(biāo)準(zhǔn)后,八年來最重大的技術(shù)飛躍。藍(lán)牙6.0不僅繼承了前代版本的優(yōu)點,更在效率和可靠性上實現(xiàn)了顯著提升,為物聯(lián)網(wǎng)設(shè)備的廣泛應(yīng)用鋪平了道路。
    的頭像 發(fā)表于 09-11 17:21 ?1479次閱讀

    藍(lán)牙6.0版核心規(guī)范新增特性及功能強(qiáng)化

    藍(lán)牙技術(shù)聯(lián)盟(Bluetooth SIG)正式發(fā)布藍(lán)牙6.0核心規(guī)范,引入了諸多創(chuàng)新功能及性能升級,如藍(lán)牙信道探測、基于決策的廣告過濾、廣告商監(jiān)控、ISOAL增強(qiáng)、LL擴(kuò)展功能集以及幀空間更新等。
    的頭像 發(fā)表于 09-06 16:17 ?2407次閱讀

    PCIe 5.0 SerDes 測試

    ,用于串行數(shù)據(jù)傳輸總線。PCIe 的物理層 (PHY) 還支持 SATA Express (SATAe) 和非易失性存儲器規(guī)范 (NVMe)。 表 1 顯示了 PCIe 數(shù)據(jù)速率的演變
    的頭像 發(fā)表于 08-16 09:33 ?1945次閱讀
    <b class='flag-5'>PCIe</b> 5.0 SerDes 測試