一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence畫貼片封裝的詳細步驟

濤哥EDA設(shè)計 ? 來源:濤哥EDA設(shè)計 ? 作者:濤哥EDA設(shè)計 ? 2022-06-06 09:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

CadenceAD畫貼片封裝,我感覺最大的區(qū)別在于:AD可以直接選用模板里焊盤,然后設(shè)置尺寸、形狀即可!Cadence則需要用組件工具Pad來單獨繪制,然后再去調(diào)用。沒有快捷鍵操作起來不方便。

環(huán)境:win10系統(tǒng) 64位

軟件:Cadence 16.6

一、打開Cadence Allegro PCB Editor

poYBAGJdidCAXxwNAAQEPF-KYqg467.png

二、新建封裝【File】→【New……】

pYYBAGJdik2AM-g-AAHCX2d_EqU864.png

選擇要繪制的類型,Package symbol

poYBAGJjeCCANUREAABT1SZwOxo332.png

然后,進行命名,Drawing Name:IND650068003000(縮寫+長寬高四位)

pYYBAGJjeiGAUsydAABW-M118T8464.png

pYYBAGJdi-SABgAHAAQwMKIoUQw056.png貼片電感封裝規(guī)格

三、參數(shù)設(shè)置

此時進入了畫封裝的界面,在畫之前,設(shè)置一下單位和偏移量?!維etup】——>【Design Parameters…】

poYBAGJjexuAZ0ZiAAHKXrIAbhQ240.png

單位設(shè)為毫米Millimeter,偏移量X,Y,各設(shè)置為-50。

poYBAGJjfAqAdZEPAAGfVCXOzVA841.png

設(shè)柵格Grid,【Setup】——>【Grids…】

poYBAGKbLeeAXR5tAAGHXcLG6C4659.png

設(shè)置柵格大小為0.5mm。在Top

pYYBAGKbLrSAAGWzAACYQYgPwyI411.png

四、放置管腳

【Layout】——>【Pins】

poYBAGKbL5CAJj-qAAFSFi3x6b8781.png

進入后,【option】設(shè)置焊盤屬性,大小、位置

pYYBAGKbMJSAKvJMAACtpkqhhxw144.png

電氣連接,選擇【Connect】。機械安裝孔,選擇【Mechanical】。

然后在【Padstack】中去選擇

poYBAGKbMVKAA9M5AAJh4y8B_NY851.png

我們實際要用到焊盤是1.9x1.4mm(見上面規(guī)格書的標注,H、F),麻煩的事兒來了,里面并沒有現(xiàn)存的焊盤,需要我們提前畫好后,在這個【Padstack】調(diào)用。那接下來咱就用Cadence其組件Pad_Designer來畫一個焊盤:

poYBAGKbOjqAb0DFAASaWVi_968523.pngPad_Designer

新建焊盤【File】——>【New…】

pYYBAGKbOtyAf0WpAAGRkdB00SI474.pngpYYBAGKbPDWAFdT8AAA2yJ58lgE342.pngNew Padstack

設(shè)置單位為mm

poYBAGKbPO2AAP8MAAExvn-qHa8510.png

設(shè)置層的參數(shù)

poYBAGKbPT6AfrnaAAFdvN_LBIw963.png

在BEGIN_LAYER這一層的參數(shù),Geometry選擇Rectangle(長方形),寬度Width輸入1.4,高度Height輸入1.9,最后Enter即可。查看選擇【Top】

pYYBAGKbPjGAG6gsAAFsbpnnc3E664.png

接下來,設(shè)置焊盤阻焊層SOLDERMASK_TOP(開窗區(qū)域)
焊盤開窗區(qū)域大于焊盤0.2mm(1.4+0.2,1.9+0.2)

poYBAGKbPu-AdbYeAAEzgcy8c50857.png

設(shè)置鋼網(wǎng)層PASTEMASK_TOP(同焊盤尺寸)
選中BEGIN_LAYER,進行復制操作,粘貼到PASTEMASK_TOP

pYYBAGKbP6uAKJm_AAFLrRbluaw682.png

【File】——>【save as】另存到路徑E:Program Files (x86)CadenceSPB_Datashape

pYYBAGKbQI-AJw0MAAFHG_CbV5E947.png

此時,再來調(diào)用看看

pYYBAGKbQQWAGXuhAACf7OziaVk455.png

兩焊盤的中心距為:1.4+4.6=6mm。調(diào)用前設(shè)置X、Y方向上的數(shù)量和間距,開始順序(左或下)

旋轉(zhuǎn)角度、管腳數(shù)量、文本塊寬度、XY的偏置(用于設(shè)置原點)

poYBAGKbTcWAImCbAACbXQat7Go617.png

在【Padstack】選擇所畫好的焊盤。然后鼠標點擊會出現(xiàn)一個焊盤,接著自動會出現(xiàn)第二焊盤,最后【Done】完成即可。

pYYBAGKbVf6APA_LAADnBx9O6es821.png

此時,還缺少絲印邊框沒有畫。保存看看,會有什么錯誤

pYYBAGKbVvWARkk7AADjNwDl0tE185.png

五、繪制絲印邊框和裝配層、邊界、字符

通過增加線的方式繪制,【Add】——>【Line】

poYBAGKbYKSADkmnAAHYYz8RZco066.png

1、繪制絲印邊框

選擇【Package Geometry】——>【Silkscreen_Top】

pYYBAGKbYR-ABkTSAACTFOVTe_w435.png

Line lock選擇Line 90°,width選擇0.15mm,font選擇實心solid。

命令行畫線

poYBAGKbZBCAWin3AADJ2MG57pw858.png
Command > x -0.25 y3.4     //左上角(-0.25,3.4)為起點
last pick:  -0.2500  3.4000
Command > x -0.25 y-3.4     //往下到-3.4,繪制線
last pick:  -0.2500  -3.4000
Command > x6.25 y-3.4
E- Command not found: x6.25 y-3.4   //往右邊走,繪制線
Command > x 6.25 y -3.4
last pick:  6.2500  -3.4000         //往上方走,繪制線
Command > x 6.25 y 3.4
last pick:  6.2500  3.4000          //往左方走,繪制線
Command > x -0.25 y 3.4             //回到起點,形成封閉的線
last pick:  -0.2500  3.4000         //Done完成繪制線	

2、繪制裝配層

選擇【Package Geometry】——>【Assembly_Top】

poYBAGKbZsqACHeaAAB5WbWnWFk653.png

可以通過選擇、復制(Copy)、粘貼、更改層(Change)、移動(Move),依次快速達到繪制。

pYYBAGKbaQ-ATS05AAIhe4IFTy8530.png

在Find窗口下僅僅勾選線【Line】,其他都關(guān)掉。

選中了繪制的絲印線,執(zhí)行復制操作

pYYBAGKbaXiAbpGiAAEif7xVYwk748.pngpoYBAGKbaeSAYGtwAACOBnQdzV0212.png

將復制出來的絲印邊框,更改到裝配層,執(zhí)行【Change】

pYYBAGKbajCALE0VAAGlbQDRTiY387.pngpoYBAGKbavCAAk99AAEB1tIJTbA548.png

將裝配邊框Move到原來絲印層邊框上面

poYBAGKba1SAcq6XAAM_9PtJ0e0707.png

3、繪制邊界層

在【Option】窗口下,選擇【Package Geometry】——>【Place_Bound_Top】

然后執(zhí)行放置銅皮操作,就可以在Option下看到【Shape Fill】的類型:static solid,即靜態(tài)實心銅皮

poYBAGKbbDSAfROmAARBGPtiCqM542.png

鋪銅皮前將柵格設(shè)置為0.1mm

pYYBAGKbbc6AJc6vAACw1hizr0w295.png

沿著左上角為起點,一拖拽到右下角,同裝配絲印邊框。

poYBAGKbbqGAN1kjAAHmg-ET38w780.png放置銅皮操作

4、放置字符,絲印層、裝配層、value,這三者需要放置字符,會隨著實際器件位號、參數(shù)更新。

【OPtion】——>【Ref Des】——>【Silkscreen_Top】,然后放置text,編輯內(nèi)容為“REFDES”

pYYBAGKbcg2AJXiIAAI3LaV5ZGE834.png

【OPtion】——>【Ref Des】——>【Assembly_Top】,然后放置text,編輯內(nèi)容為“REFDES”

poYBAGKbc66APYeEAAJkF2u6ihs204.png

【OPtion】——>【Component Value】——>【Silkcreen_Top】,然后放置text,編輯內(nèi)容為“value”

poYBAGKbdQGART4GAALLwVfVMUI271.png

最后保存,會生成兩個文件:IND650068003000.dra和ind650068003000.psm(psm是后續(xù)畫圖調(diào)用封裝用的)

poYBAGKbdb2AAkE1AAGMUPp1-vk141.png

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Cadence
    +關(guān)注

    關(guān)注

    67

    文章

    968

    瀏覽量

    144086
  • allegro
    +關(guān)注

    關(guān)注

    42

    文章

    712

    瀏覽量

    147197
  • 貼片封裝
    +關(guān)注

    關(guān)注

    2

    文章

    23

    瀏覽量

    11258
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    貼片(Die Attach)介紹

    一、什么是貼片(DieAttach)?貼片,又叫DieAttach,是半導體封裝流程中的一個關(guān)鍵步驟。它的作用是:將切割下來的芯片(裸晶粒)牢固地粘貼在
    的頭像 發(fā)表于 06-06 10:02 ?565次閱讀
    <b class='flag-5'>貼片</b>(Die Attach)介紹

    openstack搭建詳細步驟

    openstack搭建詳細步驟
    的頭像 發(fā)表于 05-07 14:05 ?871次閱讀

    0201貼片電容的封裝尺寸是多少?

    在電子元件微型化趨勢下,0201貼片電容憑借其超小型封裝尺寸,已成為手持設(shè)備、無線傳感器等高密度電路設(shè)計的核心元件。其封裝尺寸直接決定了電路設(shè)計的空間利用率和性能表現(xiàn),本文將對其封裝
    的頭像 發(fā)表于 04-10 14:28 ?819次閱讀
    0201<b class='flag-5'>貼片</b>電容的<b class='flag-5'>封裝</b>尺寸是多少?

    三星貼片電容封裝與體積大小對照詳解

    不同應(yīng)用場景的需求。本文將詳細介紹三星貼片電容的封裝類型及其對應(yīng)的體積大小,幫助讀者更好地理解和選擇適合自身需求的電容產(chǎn)品。 一、三星貼片電容封裝
    的頭像 發(fā)表于 03-20 15:44 ?814次閱讀
    三星<b class='flag-5'>貼片</b>電容<b class='flag-5'>封裝</b>與體積大小對照詳解

    封裝基板設(shè)計的詳細步驟

    封裝基板設(shè)計是集成電路封裝工程中的核心步驟之一,涉及將芯片與外部電路連接的基板(substrate)設(shè)計工作?;逶O(shè)計不僅決定了芯片與外部電路之間的電氣連接,還影響著封裝的可靠性、性能
    的頭像 發(fā)表于 03-12 17:30 ?769次閱讀

    設(shè)計SO-8封裝詳細步驟和注意事項

    設(shè)計 SO-8(Small Outline-8)芯片的 PCB 封裝需要遵循一定的規(guī)范和步驟。SO-8 是一種常見的表面貼裝封裝,具有 8 個引腳,引腳間距通常為 1.27mm(50 mil)。以下是設(shè)計 SO-8
    的頭像 發(fā)表于 02-06 15:24 ?2867次閱讀
    設(shè)計SO-8<b class='flag-5'>封裝</b>的<b class='flag-5'>詳細</b><b class='flag-5'>步驟</b>和注意事項

    SMD貼片元件的封裝尺寸

    SMD貼片元件的封裝尺寸
    發(fā)表于 01-08 13:43 ?4次下載

    昂洋科技談貼片鉭電容的封裝尺寸

    貼片鉭電容是電子元器件中常用的一種,其封裝尺寸對于電路設(shè)計和制造至關(guān)重要。以下是關(guān)于貼片鉭電容封裝尺寸的詳細介紹: 一、
    的頭像 發(fā)表于 12-20 15:32 ?854次閱讀
    昂洋科技談<b class='flag-5'>貼片</b>鉭電容的<b class='flag-5'>封裝</b>尺寸

    國巨AC系列貼片電容的封裝尺寸與容量范圍

    國巨AC系列貼片電容的封裝尺寸與容量范圍較為廣泛,以下是對其的詳細介紹: 封裝尺寸 國巨AC系列貼片電容的
    的頭像 發(fā)表于 12-03 16:18 ?548次閱讀

    風華貼片電阻的封裝介紹

    風華貼片電阻的封裝具有多種尺寸,以滿足不同應(yīng)用場景的需求。以下是對風華貼片電阻封裝詳細介紹: ? 封裝
    的頭像 發(fā)表于 11-26 16:50 ?690次閱讀
    風華<b class='flag-5'>貼片</b>電阻的<b class='flag-5'>封裝</b>介紹

    臺灣華科貼片電容的命名及封裝

    臺灣華科(YAGEO)貼片電容的命名規(guī)則及封裝方式相對復雜但富有邏輯性,以下是對其命名規(guī)則及封裝方式的詳細歸納: 命名規(guī)則 臺灣華科貼片電容
    的頭像 發(fā)表于 11-13 14:59 ?850次閱讀
    臺灣華科<b class='flag-5'>貼片</b>電容的命名及<b class='flag-5'>封裝</b>

    昂洋科技談貼片電容怎么選封裝?

    選擇貼片電容的封裝時,需要綜合考慮多個因素,以確保電容的性能滿足應(yīng)用需求。以下是一些關(guān)鍵的考慮點和步驟,幫助您選擇合適的貼片電容封裝: 1、
    的頭像 發(fā)表于 11-06 15:39 ?670次閱讀
    昂洋科技談<b class='flag-5'>貼片</b>電容怎么選<b class='flag-5'>封裝</b>?

    正確測量共模貼片電感感值的步驟方法

    電子發(fā)燒友網(wǎng)站提供《正確測量共模貼片電感感值的步驟方法.docx》資料免費下載
    發(fā)表于 10-28 11:14 ?0次下載

    貼片電感的封裝尺寸對使用有影響嗎?

    貼片電感的封裝尺寸對使用有影響嗎?
    的頭像 發(fā)表于 08-17 14:27 ?866次閱讀
    <b class='flag-5'>貼片</b>電感的<b class='flag-5'>封裝</b>尺寸對使用有影響嗎?

    貼片電阻、電容、電感封裝的選擇

    在電子設(shè)計中,選擇合適的貼片電阻、電容、電感封裝是至關(guān)重要的,因為這直接影響到產(chǎn)品的性能、成本、尺寸以及可制造性。以下是對貼片電阻、電容、電感封裝選擇的一些建議: ? 一、
    的頭像 發(fā)表于 07-30 14:21 ?1095次閱讀