一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在SpinalHDL中如何像軟件調(diào)用方法那樣優(yōu)雅地例化端口

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-06-13 10:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在編寫Verilog代碼時最痛苦的事情便是例化模塊時端口的連接,這時候的你我便成了連線工程師,本節(jié)就在SpinalHDL中如何像軟件調(diào)用方法那樣優(yōu)雅地例化端口進(jìn)行探討。

前言

習(xí)慣了寫Verilog的小伙伴們在做大型工程時是否有遇到過連續(xù)數(shù)天時間化身“連線工程師”去例化模塊、為端口賦值連接的場景(關(guān)鍵是這些工作量老板他也不認(rèn))。盡管在SystemVerilog中提供了Interface接口的概念,但是從事FPGA的小伙伴都清楚無論是Xilinx的Vivado還是Intel Quartus雖然支持SystemVerilog但遠(yuǎn)沒有做到像軟件代碼編輯器那般做到自動聯(lián)想與提示。最近分析一個Intel的大型源碼工程其中用到了大量的SystemVerilog中的interface及struct,但自動關(guān)聯(lián)提示做的真是一團(tuán)糟,導(dǎo)致閱讀體驗真是差的一匹…… 本文以一個簡單的加法器的例子來看如何在SpinalHDL中如何避免成為連線工程師。 加法器端口列表如下所示:
端口名 方向 位寬 說明
valid_in input 1 輸入有效標(biāo)志
data1 input 8 輸入數(shù)據(jù)
data2 input 8 輸入數(shù)據(jù)
sum output 8
sum_valid output 1 和有效標(biāo)志

初階

剛開始接觸SpinalHDL時這個加法器我們可能會這么來寫:


class add(dataWidth:Int) extends Component{  val validIn=in Bool()  val data1=in UInt(dataWidth bits)  val data2=in UInt(dataWidth bits)  val sum=out UInt(dataWidth bits)  val sumValid=out Bool()  sum:=RegNextWhen(data1+data2,validIn)  sumValid:=RegNext(validIn,False)}

這里針對端口的實現(xiàn)形式和我們在Verilog中的方式基本相同。那么當(dāng)我們在例化這個模塊時,我們可能會這么來寫:


class addInst(dataWidth:Int) extends Component {  val io=new Bundle{    val validIn_0=in Bool()    val data1_0=in UInt(dataWidth bits)    val data2_0=in UInt(dataWidth bits)    val sum_0=out UInt(dataWidth bits)    val sumValid_0=out Bool()
    val validIn_1=in Bool()    val data1_1=in UInt(dataWidth bits)    val data2_1=in UInt(dataWidth bits)    val sum_1=out UInt(dataWidth bits)    val sumValid_1=out Bool()  }  val add0=new add(dataWidth)  val add1=new add(dataWidth)  add0.validIn<>io.validIn_0  add0.data1<>io.data1_0  add0.data2<>io.data2_0  add0.sum<>io.sum_0  add0.sumValid<>io.sumValid_0    add1.validIn<>io.validIn_1  add1.data1<>io.data1_1  add1.data2<>io.data2_1  add1.sum<>io.sum_1  add1.sumValid<>io.sumValid_1}

這里例化了兩個加法器,可以看到,這里如同我們寫Verilog代碼般一根根連線,當(dāng)有眾多模塊需要去例化時還是蠻痛苦的。

中階

在SystemVerilog中提供了Interface的概念用于封裝接口,在SpinalHDL中,我們可以借助軟件面向?qū)ο蟮乃枷氚呀涌诮o抽象出來:


case class sumPort(dataWidth:Int=8) extends Bundle with IMasterSlave{  case class dataPort(dataWidth:Int=8) extends Bundle{    val data1=UInt(dataWidth bits)    val data2=UInt(dataWidth bits)  }  val dataIn=Flow(dataPort(dataWidth))  val sum=Flow(UInt(dataWidth bits))
  override def asMaster(): Unit = {    master(dataIn)    slave(sum)  }}

這里我們將加法器的端口抽象成sumPort端口。其中包含兩個Flow類型:dataIn、sum。并聲明當(dāng)作為master端口時dataIn為master、sum為slave。這樣,我們的加法器便可以這么來寫:


case class add2(dataWidth:Int=8)extends Component{  val io=new Bundle{    val sumport=slave(sumPort(dataWidth))  }  io.sumport.sum.payload:=RegNextWhen(io.sumport.dataIn.data1+io.sumport.dataIn.data2,io.sumport.dataIn.valid)  io.sumport.sum.valid:=RegNext(io.sumport.dataIn.valid,False)}

而我們在例化時,便可以簡潔地例化:


class addInst1(dataWidth:Int) extends Component{  val io=new Bundle{    val sumport0=slave(sumPort(dataWidth))    val sumport1=slave(sumPort(dataWidth))  }  val addInst_0=add2(dataWidth)  val addInst_1=add2(dataWidth)  io.sumport0<>addInst_0.io.sumport  io.sumport1<>addInst_1.io.sumport}

如此我們便能簡潔地例化加法器。雖然這里地做法思想和SystemVerilog中地思想基本一致,但好處是我們能夠在IDEA中像閱讀軟件代碼那般快速地跳轉(zhuǎn)和定位,相較于廠商工具中那樣分析工程地痛苦實在是好太多。

高階

在中階例,我們采用了類似SystemVerilog中Interface及struct概念,但可以發(fā)現(xiàn),我們這里依舊存在連線行為。一個模塊例化一次要連線一次,要例化N次還是要……

在軟件代碼中,調(diào)用一個方法或者模塊往往一行代碼了事:聲明調(diào)用函數(shù)并將參數(shù)放在括號列表里。那么在這里,我們能否像軟件調(diào)用那樣一行代碼搞定呢?

可以的!由于SpinalHDL是基于Scala的,因此我們可以將端口列表當(dāng)成參數(shù)列表來傳遞。這里我們先為我們的加法器定義一個伴生對象:


object add2{  def apply(dataWidth: Int,port Unit = {    val addInst=new add2(dataWidth)    addInst.io.sumport<>port  }}

這里我們?yōu)榧臃ㄆ鱝dd2定義了一個伴生對象(伴生對象聲明為object,名字與類名相同)。并在其中定義了一個apply方法,傳入兩個參數(shù):位寬dataWidth及端口port,并在apply實現(xiàn)中完成模塊例化及端口連接(一次連線,終身使用)。隨后我們在例化時便可以像軟件調(diào)用方法那樣例化模塊了:


class addInst1(dataWidth:Int) extends Component{  val io=new Bundle{    val sumport0=slave(sumPort(dataWidth))    val sumport1=slave(sumPort(dataWidth))  }  add2(dataWidth,io.sumport0)  add2(dataWidth,io.sumport0)}

一行代碼搞定一個模塊的一次例化和端口連接!

審核編輯 :李倩


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 加法器
    +關(guān)注

    關(guān)注

    6

    文章

    183

    瀏覽量

    30748
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4899

    瀏覽量

    70658
  • 編輯器
    +關(guān)注

    關(guān)注

    1

    文章

    822

    瀏覽量

    31998

原文標(biāo)題:SpinalHDL—像軟件調(diào)用方法般例化模塊

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    cyusb3014插入usb2.0接口后,軟件調(diào)用cyapi.lib的哪些函數(shù)完成初始、讀寫操作?

    cyusb3014,插入usb2.0接口后,軟件調(diào)用cyapi.lib的哪些函數(shù)完成初始、讀寫操作?
    發(fā)表于 05-29 07:14

    研發(fā)排查問題的利器:一款方法調(diào)用棧跟蹤工具

    作者:京東物流 郭忠強(qiáng) 導(dǎo)語 本文從日常值班問題排查痛點出發(fā),分析方法復(fù)用的調(diào)用鏈路和上下文業(yè)務(wù)邏輯,通過思考分析,借助棧幀開發(fā)了一個方法調(diào)用棧的鏈?zhǔn)礁櫣ぞ?,便于展示一次請求?/div>
    的頭像 發(fā)表于 05-06 17:24 ?2691次閱讀
    研發(fā)排查問題的利器:一款<b class='flag-5'>方法</b><b class='flag-5'>調(diào)用</b>棧跟蹤工具

    stm32的pcrop安全系數(shù)高不高,是否會普通flash讀保護(hù)那樣被人家破解?

    問題1,stm32的pcrop安全系數(shù)高不高,是否會普通flash讀保護(hù)那樣被人家破解?能否起到代碼保護(hù)作用不被解密 2,哪些stm32型號具備pcrop功能?希望具體一點。
    發(fā)表于 03-13 06:09

    Linux下安裝軟件有哪些方法

    Linux下安裝軟件,可以有哪些方法? 首先是最簡單的,使用軟件包管理工具。 如果是ubuntu或者debian系統(tǒng),可以使用apt;如果是紅帽或者centos,可以使用yum。 所
    的頭像 發(fā)表于 02-08 09:41 ?633次閱讀

    ShiMetaOS | 怎樣調(diào)用ShiMeta信息發(fā)布軟件快速打造數(shù)字標(biāo)牌產(chǎn)品

    發(fā)布軟件無縫集成于ShiMetaOS系統(tǒng),無需額外授權(quán)即可使用,極大地降低了使用成本,為用戶提供了一款高性價比的解決方案。二、怎樣調(diào)用ShiMetaOS的信息發(fā)
    的頭像 發(fā)表于 02-05 17:10 ?610次閱讀
    ShiMetaOS  | 怎樣<b class='flag-5'>調(diào)用</b>ShiMeta信息發(fā)布<b class='flag-5'>軟件</b>快速打造數(shù)字標(biāo)牌產(chǎn)品

    RFID軟件資產(chǎn)管理的創(chuàng)新應(yīng)用

    現(xiàn)代管理,RFID軟件、資產(chǎn)信息數(shù)字和服裝RFID解決方案三大技術(shù)正在成為企業(yè)提升效率、優(yōu)化資源管理的重要支柱。通過結(jié)合這些先進(jìn)技術(shù)
    的頭像 發(fā)表于 01-17 14:44 ?398次閱讀

    請問ADS1256能ADS1271那樣級聯(lián)嗎?

    項目要做多了同步采集,ADS1256的精度較ADS1271高,所以,選用ADS1256,請問:ADS1256能ADS1271那樣級聯(lián)嗎?
    發(fā)表于 12-24 07:32

    Verilog說明

    (或說是調(diào)用)。一個FPGA項目工程,其輸入、輸出端口命名通常在設(shè)計前期就已確定下來,
    的頭像 發(fā)表于 12-17 11:29 ?2156次閱讀
    Verilog<b class='flag-5'>例</b><b class='flag-5'>化</b>說明

    TAS3251沒信號輸入時底噪很大聲,是否可以TAS5711/31那樣關(guān)掉PWM輸出?

    調(diào)試 TAS3251功放,發(fā)現(xiàn)沒信號輸入時,底噪很大聲,是否可以TAS5711/31那樣關(guān)掉PWM輸出, 請協(xié)助提供i2c 指令, 謝謝!
    發(fā)表于 10-18 08:07

    外部端口和內(nèi)部端口是什么意思

    計算機(jī)網(wǎng)絡(luò)和網(wǎng)絡(luò)安全領(lǐng)域,"外部端口"和"內(nèi)部端口"這兩個術(shù)語通常用來描述網(wǎng)絡(luò)通信中的端口配置和訪問控制。 外部端口(External P
    的頭像 發(fā)表于 10-17 10:50 ?2748次閱讀

    三相維也納電路,是否需要單項那樣加一個pfc芯片?

    本人接了一個項目,需要輸入端380-525vac輸入,但是輸出要達(dá)到600-800vdc,電流14-17a,想用三相維也納電路,但現(xiàn)在迷茫如何看電路pf值是否得到了矯正,需不需要單項那樣加一個pfc芯片,因為要實現(xiàn)軟啟動,過
    發(fā)表于 10-17 09:31

    ad端口的幾種類型

    Altium Designer(簡稱AD)等電子設(shè)計自動(EDA)軟件,端口(Port)是設(shè)計原理圖時用于連接和表示信號流動的重要元素
    的頭像 發(fā)表于 09-29 10:11 ?5053次閱讀

    請問studio可以裸機(jī)一樣調(diào)用定時器中斷嗎?

    studio可以裸機(jī)一樣調(diào)用定時器中斷嗎?我調(diào)用后顯示出錯了,使用hal庫還需要添加什么嗎
    發(fā)表于 09-13 08:18

    鑒源實驗室·ISO 26262測試用的得出方法-等價類的生成和分析

    標(biāo)準(zhǔn)規(guī)范給出了單元、集成、系統(tǒng)測試各階段的建議測試使用方法,設(shè)計生成測試用的建議方法包括需求分析、等價類的生成和分析、邊界值分析、基于已有經(jīng)驗和知識的錯誤推測等等,從本篇開始我們
    的頭像 發(fā)表于 07-30 15:37 ?949次閱讀
    鑒源實驗室·ISO 26262<b class='flag-5'>中</b>測試用<b class='flag-5'>例</b>的得出<b class='flag-5'>方法</b>-等價類的生成和分析

    求助各位關(guān)于Verilog當(dāng)中模塊、端口與引腳 的問題

    初學(xué)者。我刷HDLbits的時候做到了這道題 答案: 答案給的是定義了wire型的信號,并借這個來進(jìn)行端口連接。而我的疑問在于: 1.模塊化時,如果采用按名字的方式進(jìn)行
    發(fā)表于 07-15 20:38