一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

亞穩(wěn)態(tài)理論介紹

FPGA之家 ? 來源:AriesOpenFPGA ? 作者:AriesOpenFPGA ? 2022-07-03 10:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、介紹

在同步系統(tǒng)中,數(shù)據(jù)始終相對于時鐘具有固定的關(guān)系 當(dāng)該關(guān)系滿足設(shè)備的建立和保持要求時,輸出將在其指定的傳播延遲時間內(nèi)進入有效狀態(tài)。在同步系統(tǒng)中,輸入信號始終滿足觸發(fā)器的時序要求。因此,不會發(fā)生亞穩(wěn)性。但是,在異步系統(tǒng)中,數(shù)據(jù)和時鐘之間的關(guān)系不是固定的。因此,會偶爾發(fā)生違反建立時間和保持時序的情況。發(fā)生這種建立和保持時序的情況時,輸出可能會到達其兩個有效狀態(tài)(0和1)之間的中間水平,不穩(wěn)定的狀態(tài)(0和1之外的狀態(tài)即亞穩(wěn)態(tài))保持的時間也是不確定的,直到自己進入穩(wěn)態(tài)。

二、亞穩(wěn)態(tài)理論

由于違反了觸發(fā)器的建立和保持時間,因此會產(chǎn)生亞穩(wěn)定性。在任何設(shè)計中使用的每個觸發(fā)器都有指定的建立和保持時間,或者說是在時鐘上升沿之前和之后不允許輸入數(shù)據(jù)變化的時間。如果信號在此時間窗口內(nèi)確實發(fā)生變化,則輸出將是未知的或“亞穩(wěn)的”。這種有害狀態(tài)的傳播稱為亞穩(wěn)態(tài)。結(jié)果,觸發(fā)器的輸出會產(chǎn)生毛刺或暫時保持在亞穩(wěn)狀態(tài),因此需要更長的時間才能返回到穩(wěn)定狀態(tài)。

當(dāng)觸發(fā)器處于亞穩(wěn)態(tài)時,輸出會在高電平和低電平之間徘徊,導(dǎo)致輸出轉(zhuǎn)換被延遲,并超過指定的時鐘到輸出延遲(tco)。亞穩(wěn)態(tài)輸出需要花費超過tco的額外時間才能解析為穩(wěn)定狀態(tài),該時間稱為穩(wěn)定時間(tMET)。

381aaffa-f99d-11ec-ba43-dac502259ad0.png

圖1.1亞穩(wěn)時序參數(shù)

這已在圖1.1中顯示,但并非每個違反建立或保持時間的轉(zhuǎn)換(數(shù)據(jù)轉(zhuǎn)換)都會導(dǎo)致亞穩(wěn)態(tài)輸出。觸發(fā)器進入亞穩(wěn)態(tài)的可能性和返回穩(wěn)定狀態(tài)所需的時間取決于用于制造器件的工藝技術(shù)以及環(huán)境條件。通常,觸發(fā)器將在一兩個時鐘周期內(nèi)返回穩(wěn)定狀態(tài)。

觸發(fā)器的操作類似于在無摩擦的山坡上滾動的球,如圖1.2所示。小山的每一側(cè)代表穩(wěn)定狀態(tài)(即高或低),頂部代表亞穩(wěn)態(tài)。假設(shè)球處于穩(wěn)定狀態(tài)(即1或0),并且對球進行了足夠的推動(狀態(tài)轉(zhuǎn)換)(沒有違反建立時間或保持時間),足以使球越過另一個穩(wěn)定狀態(tài),則球在指定時間內(nèi)越過另一個穩(wěn)定狀態(tài)。

但是,如果推力較?。催`反建立和保持時間),則球應(yīng)移動到山頂(即輸出亞穩(wěn)態(tài)),停留在那里一段時間,然后返回任一穩(wěn)定狀態(tài)(即輸出最終變得穩(wěn)定)。球也可能會部分升起然后回來(即輸出可能會產(chǎn)生一些毛刺)。任何一種情況都會增加從時鐘轉(zhuǎn)換到穩(wěn)定輸出的延遲。

因此,簡單來說,當(dāng)信號在一個時鐘域(src_data_out)中發(fā)生變化并在另一個時鐘域(dest_data_in)中被采樣時,這將導(dǎo)致輸出變得亞穩(wěn)。這被稱為同步失?。ㄈ鐖D1.3所示)。

383309e2-f99d-11ec-ba43-dac502259ad0.png

圖1.2觸發(fā)器的亞穩(wěn)態(tài)行為

387ebb94-f99d-11ec-ba43-dac502259ad0.png

圖1.3觸發(fā)器中的亞穩(wěn)態(tài)

三、亞穩(wěn)態(tài)窗口

亞穩(wěn)態(tài)窗口被定義為特定的時間長度,在此期間數(shù)據(jù)和時鐘均不應(yīng)更改。如果兩個信號有發(fā)生改變,則輸出可能變?yōu)閬喎€(wěn)態(tài)。如圖1.4所示,建立時間和保持時間的組合決定了亞穩(wěn)窗口的寬度。窗口越大,設(shè)備進入亞穩(wěn)態(tài)的機會就越大。在大多數(shù)情況下,較新的邏輯系列具有較小的亞穩(wěn)態(tài)窗口,從而減少了設(shè)備變?yōu)閬喎€(wěn)的機會。

四、計算MTBF

系統(tǒng)之間的平均故障間隔時間(MTBF)是在故障率恒定的特殊情況下故障率的倒數(shù)。這提供了有關(guān)特定觸發(fā)器失敗頻率的信息。對于具有給定時鐘頻率和異步數(shù)據(jù)邊沿的單級同步器,該邊沿在時鐘周期內(nèi)具有均勻的概率密度,通過建立和保持時間窗口與時鐘邊沿之間的時間之比,再乘以數(shù)據(jù)邊沿頻率,可以計算出亞穩(wěn)態(tài)事件的發(fā)生率。

389abbfa-f99d-11ec-ba43-dac502259ad0.png

圖1.4亞穩(wěn)窗口

38c4cab2-f99d-11ec-ba43-dac502259ad0.png

圖1.5故障率與時間的關(guān)系(對數(shù)刻度)

38df1a48-f99d-11ec-ba43-dac502259ad0.png

其中

tr =允許的解決時間超過器件的正常傳播延遲時間

π =觸發(fā)器的亞穩(wěn)態(tài)(解析)時間常數(shù)

W =亞穩(wěn)態(tài)窗口

fc =時鐘頻率

fd =異步數(shù)據(jù)邊沿頻率

常數(shù)W和τ與設(shè)備的電氣特性有關(guān),并且會根據(jù)工藝技術(shù)節(jié)點而變化。因此,使用相同工藝制造的不同設(shè)備的W和τ值相似。

如果在不同的分辨時間下測量設(shè)備的故障率并繪制圖表,則結(jié)果將呈指數(shù)衰減曲線。如圖1.5所示,當(dāng)以半對數(shù)標(biāo)度繪制時,它成為一條斜率等于τ的直線;因此,線上的兩個數(shù)據(jù)點足以使用等式1.2計算τ的值。

38ff2770-f99d-11ec-ba43-dac502259ad0.png

其中:

tr1 = 解析時間1

tr2 = 解析時間2

N1 = tr1處的故障數(shù)

N2 = tr2處的故障數(shù)

根據(jù)公式1.1和1.2,可以通過下面的公式1.3計算兩級同步器的MTBF

39247674-f99d-11ec-ba43-dac502259ad0.png

其中:

tr1=同步器第一級所允許的解析時間

tr2 =接入正常傳播延遲時的解析時間

公式1.3中的第一項計算了同步器第一階段的MTBF,這實際上成為了下一階段亞穩(wěn)態(tài)事件的發(fā)生率。然后,第二項根據(jù)tr2的值(同步器外部允許的解決時間)計算亞穩(wěn)態(tài)事件將被解決的概率。這兩個項的乘積給出了兩級同步器的總體MTBF。以定量的方式,使用上面的公式1.3,如果特定觸發(fā)器在給定時鐘速率和輸入轉(zhuǎn)換速率的范圍內(nèi)的平均故障間隔時間(MTBF)為40 s,則使用兩個這樣的觸發(fā)器的MTBF 同步輸入將是40×40 = 26.6分鐘。

五、避免亞穩(wěn)態(tài)

如第二節(jié)所示,只要違反建立或保持時間,就會發(fā)生亞穩(wěn)。因此,在以下情況下,信號可能會違反時序要求:

1、當(dāng)輸入信號是異步信號時。

2、當(dāng)時鐘偏斜/偏擺(上升/下降時間)高于容許極限時。

3、當(dāng)信號越過工作在兩個不同頻率或頻率相同但相位和偏斜不同的域時。

4、當(dāng)組合延遲使得觸發(fā)器數(shù)據(jù)輸入在亞穩(wěn)態(tài)窗口中發(fā)生變化時

亞穩(wěn)定性可能會導(dǎo)致過度的傳播延遲和后續(xù)的系統(tǒng)故障。所有觸發(fā)器和鎖存器均具有亞穩(wěn)性。這個問題無法消除。但是有可能降低亞穩(wěn)態(tài)的發(fā)生率

3947d7e0-f99d-11ec-ba43-dac502259ad0.png

圖1.6 N級同步器

395ffe38-f99d-11ec-ba43-dac502259ad0.png

圖1.7具有時鐘提升電路的多級同步器

Multi-stage synchronizer with clock boost circuitry

在最簡單的情況下,設(shè)計人員可以通過讓時鐘周期足夠長以解決準(zhǔn)穩(wěn)態(tài)以及減少路徑中可能傳播到下一個觸發(fā)器中的任何延遲邏輯來避免亞穩(wěn)態(tài)??紤]到大多數(shù)現(xiàn)代設(shè)計的性能要求,這種方法雖然簡單,卻并不實用。另一種方法是使用同步器。

5.1使用多級同步器

避免亞穩(wěn)態(tài)的最常見方法是在一個時鐘域到另一個時鐘域的信號上添加一個或多個同步觸發(fā)器。如圖1.6所示,這種方法為第一個同步觸發(fā)器中的亞穩(wěn)態(tài)事件提供了一個完整的時鐘周期(第二個觸發(fā)器的建立時間除外)以解決自身問題。但是,這確實增加了同步邏輯觀察輸入的等待時間。

5.2使用時鐘升壓電路的多級同步器

多級同步器的一個限制是系統(tǒng)響應(yīng)異步輸入所花費的時間更長。解決此問題的方法是使用時鐘倍頻器的輸出為兩個同步觸發(fā)器提供時鐘。AlteraFPGA將這種技術(shù)稱為Clock Boost或Clock Doubler(圖1.7)。

這種方法允許系統(tǒng)在一個系統(tǒng)時鐘周期內(nèi)響應(yīng)異步輸入,同時仍能改善MTBF。盡管Clock Boost時鐘可能會降低MTBF,但這種影響遠不止于兩個同步觸發(fā)器的抵消。這兩種方法都不能保證亞穩(wěn)性不能通過同步器。它們只是降低了亞穩(wěn)發(fā)生的可能性。

六、亞穩(wěn)測試電路

每當(dāng)觸發(fā)器對異步輸入進行采樣時,小概率的不可預(yù)測延遲總會在觸發(fā)器輸出端呈現(xiàn)出來。這不僅發(fā)生在輸入轉(zhuǎn)換違反建立和保持時間規(guī)范時,而且還發(fā)生在觸發(fā)器接收新數(shù)據(jù)時的小的時序窗口,在這些情況下,觸發(fā)器會進入亞穩(wěn)態(tài)。

圖1.8中描述的測試電路用于確定觸發(fā)器的亞穩(wěn)特性。圖1.8顯示了在時鐘“ clk”的上升沿觸發(fā)的觸發(fā)器“ FFA”的異步輸入“ async_In”。如圖所示,觸發(fā)器“ FFB”和“ FFC”均在時鐘的下降沿觸發(fā),以便捕獲“ FFA”上的亞穩(wěn)事件。

當(dāng)互補信號在觸發(fā)器“ FFB”和“ FFC”的輸入上傳遞時,無論何時“ FFA”上發(fā)生亞穩(wěn)態(tài)事件,XNOR門的輸出都將變?yōu)楦唠娖?。此條件在觸發(fā)器“ FFD”的輸出上捕獲,指示已檢測到亞穩(wěn)態(tài)事件。

該測試電路中所有節(jié)點的時序如圖1.9所示。由于解析觸發(fā)器(“ FFB”和“ FFC”)由時鐘下降沿提供時鐘,因此可以通過更改時鐘高電平時間(△t)來控制所需的建立時間。穩(wěn)定時間tMET可通過以下公式確定

39832f5c-f99d-11ec-ba43-dac502259ad0.png

其中tACN是最小時鐘周期,它等于解析觸發(fā)器(FFB或FFC)的tCQ(FFA的時鐘到輸出延遲)的建立時間tsu。

39a1956e-f99d-11ec-ba43-dac502259ad0.png

圖1.8亞穩(wěn)性測試電路

39cc8f6c-f99d-11ec-ba43-dac502259ad0.png

圖1.9亞穩(wěn)測試電路的時序

減少解析時間或建立時間的方法之一是在建立/保持期間以數(shù)據(jù)為中心增加抖動。

七、同步器類型

根據(jù)等式 1.1,具有異步輸入的電路的平均故障間隔時間(MTBF)與可從亞穩(wěn)態(tài)條件恢復(fù)的時間呈指數(shù)關(guān)系。使用同步器創(chuàng)建時間緩沖區(qū),以從亞穩(wěn)態(tài)事件中恢復(fù)。

請注意,異步信號絕不能由多個同步器同步。(這樣做會冒著使多個同步器的輸出產(chǎn)生不同信號的風(fēng)險)。本節(jié)顯示了兩個同步器方案A和B。

方案A是常規(guī)方案,當(dāng)異步輸入信號的寬度大于時鐘周期時,其工作效果最佳(圖1.10)。

請注意,即使異步輸入在設(shè)置間隔之外達到穩(wěn)定條件,它仍將以兩個時鐘周期的延遲進行計時,否則FF1可能會進入亞穩(wěn)態(tài)。

如果亞穩(wěn)在少于一個時鐘周期內(nèi)得到解決,則FF2將具有穩(wěn)定的輸入,否則需要更深的級聯(lián),如圖1.6所示。

39fe3846-f99d-11ec-ba43-dac502259ad0.png

圖1.10兩級同步器的同步器方案A

3a28dfec-f99d-11ec-ba43-dac502259ad0.png

圖1.11兩級同步器的同步器方案B

但是,在異步輸入的寬度小于時鐘周期的情況下,方案A不起作用。在這種情況下,方案B的工作效果最佳,如圖1.11所示。

請注意,在同步器方案B的情況下,第一個FF(觸發(fā)器)的D輸入連接到VCC,而異步輸入為FF提供時鐘。該階段中的其他兩個FF由系統(tǒng)時鐘或clk直接提供時鐘。短脈沖將驅(qū)動q1高電平,該信號將在兩個“clk”邊沿之后傳播到sync_out。因此,這定義了我們的經(jīng)驗法則,總結(jié)如下:

當(dāng)信號必須跨越時鐘域之間的邊界時,請使用同步器。

如果Clk1《Clk2在時鐘域2的輸入處使用同步器方案A(如圖1.11所示),否則使用同步器方案B。

八、處理亞穩(wěn)態(tài)的建議

(a)使用同步器。

(b)使用更快的觸發(fā)器(更窄的亞穩(wěn)態(tài)窗口TW)。

(c)使用亞穩(wěn)態(tài)硬化觸發(fā)器(專為非常高的帶寬和減少的采樣時間而設(shè)計,并針對時鐘域輸入電路進行了優(yōu)化)。

(d)級聯(lián)觸發(fā)器作為同步器(兩個或更多),如圖1.6所示。一串N個觸發(fā)器的概率為PN(P的N次方),其中P是一個觸發(fā)器發(fā)生亞穩(wěn)態(tài)故障的機會。

(e)降低采樣率。

(f)避免輸入dV/dt低的信號

原文標(biāo)題:亞穩(wěn)態(tài)詳解

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 頻率
    +關(guān)注

    關(guān)注

    4

    文章

    1561

    瀏覽量

    60371
  • 鎖存器
    +關(guān)注

    關(guān)注

    8

    文章

    926

    瀏覽量

    42387
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2039

    瀏覽量

    62144
  • 亞穩(wěn)態(tài)
    +關(guān)注

    關(guān)注

    0

    文章

    47

    瀏覽量

    13530

原文標(biāo)題:亞穩(wěn)態(tài)詳解

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    利用IDDR簡化亞穩(wěn)態(tài)方案

    如果在具有多個時鐘的非同步系統(tǒng)中使用FPGA,或者系統(tǒng)中的時鐘頻率或相位與FPGA所使用時鐘頻率或相位不同,那么設(shè)計就會遇到亞穩(wěn)態(tài)問題。不幸的是,如果設(shè)計遇到上述情況,是沒有辦法完全解決亞穩(wěn)態(tài)
    發(fā)表于 12-29 15:17

    FPGA中亞穩(wěn)態(tài)——讓你無處可逃

    注意事項。2. 理論分析2.1信號傳輸中的亞穩(wěn)態(tài)在同步系統(tǒng)中,輸入信號總是系統(tǒng)時鐘同步,能夠達到寄存器的時序要求,所以亞穩(wěn)態(tài)不會發(fā)生。亞穩(wěn)態(tài)問題通常發(fā)生在一些跨時鐘域信號傳輸以及異步信
    發(fā)表于 01-11 11:49

    xilinx資料:利用IDDR簡化亞穩(wěn)態(tài)

    亞穩(wěn)態(tài)事件,結(jié)合實例講解,語言通俗易懂,由淺入深,特別舉了多個實例以及解決方案,非常具有針對性,讓人受益匪淺,非常適合對亞穩(wěn)態(tài)方面掌握不好的中國工程師和中國的學(xué)生朋友,是關(guān)于亞穩(wěn)態(tài)方面不可多得的好資料,強烈推薦哦?。。hid
    發(fā)表于 03-05 14:11

    FPGA中亞穩(wěn)態(tài)——讓你無處可逃

    導(dǎo)致復(fù)位失敗。怎么降低亞穩(wěn)態(tài)發(fā)生的概率成了FPGA設(shè)計需要重視的一個注意事項。2. 理論分析2.1信號傳輸中的亞穩(wěn)態(tài)在同步系統(tǒng)中,輸入信號總是系統(tǒng)時鐘同步,能夠達到寄存器的時序要求,所以亞穩(wěn)態(tài)
    發(fā)表于 04-25 15:29

    FPGA觸發(fā)器的亞穩(wěn)態(tài)認識

    可能會出現(xiàn)非法狀態(tài)---亞穩(wěn)態(tài)。亞穩(wěn)態(tài)是一種不穩(wěn)定狀態(tài),在一定時間后, 最終返回到兩個穩(wěn)定狀態(tài)之一。亞穩(wěn)態(tài)輸出的信號是什么樣子的? 對于系統(tǒng)有什么危害? 如果降低亞穩(wěn)態(tài)帶來的危害? 這
    發(fā)表于 12-04 13:51

    亞穩(wěn)態(tài)問題解析

    亞穩(wěn)態(tài)是數(shù)字電路設(shè)計中最為基礎(chǔ)和核心的理論。同步系統(tǒng)設(shè)計中的多項技術(shù),如synthesis,CTS,STA等都是為了避免同步系統(tǒng)產(chǎn)生亞穩(wěn)態(tài)。異步系統(tǒng)中,更容易產(chǎn)生亞穩(wěn)態(tài),因此需要對異步
    發(fā)表于 11-01 17:45

    FPGA的亞穩(wěn)態(tài)現(xiàn)象是什么?

    說起亞穩(wěn)態(tài),首先我們先來了解一下什么叫做亞穩(wěn)態(tài)亞穩(wěn)態(tài)現(xiàn)象:信號在無關(guān)信號或者異步時鐘域之間傳輸時導(dǎo)致數(shù)字器件失效的一種現(xiàn)象。
    發(fā)表于 09-11 11:52

    在FPGA復(fù)位電路中產(chǎn)生亞穩(wěn)態(tài)的原因

    。怎么降低亞穩(wěn)態(tài)發(fā)生的概率成了 FPGA 設(shè)計需要重視的一個注意事項。理論分析01 信號傳輸中的亞穩(wěn)態(tài)在同步系統(tǒng)中,輸入信號總是系統(tǒng)時鐘同步,能夠達到寄存器的時序要求,所以亞穩(wěn)態(tài)不會發(fā)
    發(fā)表于 10-19 10:03

    FPGA--中復(fù)位電路產(chǎn)生亞穩(wěn)態(tài)的原因

    FPGA 設(shè)計需要重視的一個注意事項。理論分析01 信號傳輸中的亞穩(wěn)態(tài)在同步系統(tǒng)中,輸入信號總是系統(tǒng)時鐘同步,能夠達到寄存器的時序要求,所以亞穩(wěn)態(tài)不會發(fā)生。亞穩(wěn)態(tài)問題通常發(fā)生在一些跨
    發(fā)表于 10-22 11:42

    關(guān)于FPGA設(shè)計中的亞穩(wěn)態(tài)及其緩解措施的分析和介紹

    在進行FPGA設(shè)計時,往往只關(guān)心“0”和“1”兩種狀態(tài)。然而在工程實踐中,除了“0”、“1”外還有其他狀態(tài),亞穩(wěn)態(tài)就是其中之一。亞穩(wěn)態(tài)是指觸發(fā)器或鎖存器無法在某個規(guī)定時間段內(nèi)達到一個可確認的狀態(tài)[1]。當(dāng)一個觸發(fā)器進入亞穩(wěn)態(tài)時,
    發(fā)表于 10-06 09:42 ?1594次閱讀
    關(guān)于FPGA設(shè)計中的<b class='flag-5'>亞穩(wěn)態(tài)</b>及其緩解措施的分析和<b class='flag-5'>介紹</b>

    亞穩(wěn)態(tài)產(chǎn)生原因、危害及消除方法

    亞穩(wěn)態(tài)問題是數(shù)字電路中很重要的問題,因為現(xiàn)實世界是一個異步的世界,所以亞穩(wěn)態(tài)是無法避免的,并且亞穩(wěn)態(tài)應(yīng)該也是面試??嫉目键c。
    的頭像 發(fā)表于 09-07 14:28 ?1w次閱讀

    什么是亞穩(wěn)態(tài)?如何克服亞穩(wěn)態(tài)?

    亞穩(wěn)態(tài)在電路設(shè)計中是常見的屬性現(xiàn)象,是指系統(tǒng)處于一種不穩(wěn)定的狀態(tài),雖然不是平衡狀態(tài),但可在短時間內(nèi)保持相對穩(wěn)定的狀態(tài)。對工程師來說,亞穩(wěn)態(tài)的存在可以帶來獨特的性質(zhì)和應(yīng)用,如非晶態(tài)材料、晶體缺陷等
    的頭像 發(fā)表于 05-18 11:03 ?5633次閱讀

    亞穩(wěn)態(tài)的分析與處理

    本文主要介紹亞穩(wěn)態(tài)的分析與處理。
    的頭像 發(fā)表于 06-21 14:38 ?4626次閱讀
    <b class='flag-5'>亞穩(wěn)態(tài)</b>的分析與處理

    亞穩(wěn)態(tài)理論知識 如何減少亞穩(wěn)態(tài)

    亞穩(wěn)態(tài)(Metastability)是由于輸入信號違反了觸發(fā)器的建立時間(Setup time)或保持時間(Hold time)而產(chǎn)生的。建立時間是指在時鐘上升沿到來前的一段時間,數(shù)據(jù)信號就要
    的頭像 發(fā)表于 09-19 09:27 ?1408次閱讀
    <b class='flag-5'>亞穩(wěn)態(tài)</b><b class='flag-5'>理論</b>知識 如何減少<b class='flag-5'>亞穩(wěn)態(tài)</b>

    FPGA設(shè)計中的亞穩(wěn)態(tài)解析

    說起亞穩(wěn)態(tài),首先我們先來了解一下什么叫做亞穩(wěn)態(tài)。亞穩(wěn)態(tài)現(xiàn)象:信號在無關(guān)信號或者異步時鐘域之間傳輸時導(dǎo)致數(shù)字器件失效的一種現(xiàn)象。
    的頭像 發(fā)表于 09-19 15:18 ?2500次閱讀
    FPGA設(shè)計中的<b class='flag-5'>亞穩(wěn)態(tài)</b>解析