一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

為什么高級封裝意味著更多的仿真

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:Paul Morrison ? 2022-07-05 10:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

當我們將仿真視為我們驗證計劃的一部分時,我們大多數(shù)人可能會考慮通過各種場景來運行完整的芯片,包括在設計上運行軟件。畢竟,這實際上是過去十年中仿真能夠?qū)崿F(xiàn)的目標,即使 ASIC 規(guī)模不斷擴大。

但是在物理層面發(fā)生了一些變化,這些變化會影響在仿真中完成的硅前驗證,這種驗證通常集中在單個芯片上:先進的封裝技術讓工程師可以將多個芯片共同封裝在一起,將它們作為一個單元呈現(xiàn)給客戶。這可以讓我們將內(nèi)存等普通芯片與我們自己的定制芯片集成,或者讓我們混合和匹配技術節(jié)點,以便每個芯片使用適合其內(nèi)容的工藝,通過不過度使用最先進的技術來降低成本。

多芯片集成可以在兩個層面發(fā)生,其完成方式會有所不同。多個裸片可以安裝在中介層(通常是硅片)上,信號可以連接并重新路由到封裝引腳。這稱為 2.5D 集成,因為它介于封裝單個芯片 (1D) 和完整的 3D 集成之間。

3D 集成涉及彼此堆疊的裸片,通過微凸塊和硅通孔直接連接。如有必要,可以在一些裸片的背面實現(xiàn)重新路由信號。

從封裝用戶的角度來看,內(nèi)部是一個還是多個芯片并不重要。它只需要工作。這成為一個驗證目標:向您自己和您的客戶證明,無論包裹內(nèi)容如何排列,一切都按預期工作。

然后,這變成了模仿的工作。由于單個芯片很可能已經(jīng)單獨驗證,因此這項工作在很大程度上變成了確保芯片間連接和通信正常工作的一項工作。多個裸片的設計文件可以組合成一個統(tǒng)一的設計,其中插入器或封裝引腳充當層次結(jié)構(gòu)的頂層。Veloce 仿真器足夠大,可以容納這些完整的多芯片設計。

互連模具標準

有幾個基于聯(lián)盟的(即非專有的)標準規(guī)定了緊密封裝在一起的裸片之間的交互方式。使用哪一個取決于應用程序。對于單個裸片,不可能完全驗證這些標準,因為每個裸片只會實現(xiàn)交互的一側(cè)。因此,仿真工作的很大一部分將是確認標準實現(xiàn)在所有相互通信的裸片上都能正常工作。

GenZ是一種新的內(nèi)存語義互連標準。它允許通過直接連接、交換結(jié)構(gòu)或路由結(jié)構(gòu)對其他芯片進行內(nèi)存訪問。訪問內(nèi)存的骰子會認為它正在訪問本地內(nèi)存。

CCIX是一種將一致性擴展到 CPU 之外的標準。其他內(nèi)存和加速器可以包含在一致性計劃中,這樣軟件就不需要明確地管理它。它基于 PCIe 構(gòu)建,支持 25 GT/s 的帶寬(T 是“傳輸”)。

OpenCAPI實際上是 GenZ 和 CCIX 的超集(盡管由不同的標準機構(gòu)定義)。它基于 IBM 的相干加速器處理器接口 (CAPI)。它還與英特爾的 EMIB 協(xié)議競爭,這是一種專有的芯片互連方法。它仍在努力實現(xiàn)牽引力(EMIB 也是如此)。

ASICS Plus FPGA 和其他應用

另一個新興的多芯片驗證應用涉及將 ASIC 或 SoC 與 FPGA 配對。ASIC 代表一組功能的優(yōu)化實現(xiàn)。好處是性能、功率和成本可以根據(jù)應用的需要進行定制。缺點是 ASIC 的設計、驗證和構(gòu)建既昂貴又耗時——而且一旦完成,就無需進行任何更改。

因此,如果您不確定幾個選項中的哪一個可能最適合您的客戶,那么在控制成本的同時將所有這些選項構(gòu)建到芯片上變得很困難。在其他情況下,可能存在應用變化,大部分固定功能和更有限的電路需要配置和個性化。您甚至可以購買一個 ASIC,然后使用隨附的芯片來添加您的“秘訣”,讓您盡快進入市場。

這就是 FPGA 開始吸引人的地方。FPGA 無法以與 ASIC 相同的效率實現(xiàn)功能,但您可以靈活地試驗不同的功能選項,與客戶一起測試不同的版本,甚至在芯片部署到系統(tǒng)后執(zhí)行現(xiàn)場更新。

隨著設計成本持續(xù)上升而上市時間窗口縮小,這種 ASIC 或 SoC 與 FPGA 的配對看起來會成為一種更常見的選擇。然而,鑒于這兩個(或更多)芯片封裝在一起,有必要驗證組合對。

在另一個應用中,像 Nvidia 這樣的處理器制造商正在考慮轉(zhuǎn)向其 GPU 的多芯片實現(xiàn)。這將需要廣泛的仿真,以確保多芯片對用戶而言就像一個統(tǒng)一的圖形處理器一樣。

仿真是唯一可行的驗證解決方案

單個封裝中的多個裸片構(gòu)成了一個非常大的設計;除了仿真之外,沒有其他方法可以進行徹底的驗證。這種設計充其量只能模擬繁瑣,而且必要的測試數(shù)量意味著沒有模擬就無法及時完成它們。類似地,仿真能夠共同驗證 ASIC 和配套 FPGA 設計,提供對它們交互的完整檢查。Veloce 系列具有處理這些大型設計所需的尺寸和性能。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22041

    瀏覽量

    618230
  • 芯片
    +關注

    關注

    459

    文章

    52482

    瀏覽量

    440627
  • asic
    +關注

    關注

    34

    文章

    1246

    瀏覽量

    122371
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    自動駕駛“單車智能”并不意味著不聯(lián)網(wǎng)?

    [首發(fā)于智駕最前沿微信公眾號]隨著資金投入的不斷加大,越來越多車企選擇自研智駕系統(tǒng),這也就意味著單車智能的技術路徑成為行業(yè)的普遍選擇。從概念上來看,單車智能就是讓單個車輛的感知、決策和控制能力
    的頭像 發(fā)表于 06-17 08:56 ?237次閱讀
    自動駕駛“單車智能”并不<b class='flag-5'>意味著</b>不聯(lián)網(wǎng)?

    芯片封裝需要進行哪些仿真?

    全球的封裝設計普及率和產(chǎn)能正在不斷擴大。封裝產(chǎn)能是一個方面,另一方面是在原型基板和封裝上投入資源之前,進行測試和評估的需求。這意味著設計人員需要利用
    的頭像 發(fā)表于 02-14 16:51 ?838次閱讀
    芯片<b class='flag-5'>封裝</b>需要進行哪些<b class='flag-5'>仿真</b>?

    AFE0064芯片手冊中把所有的地引腳都表示為GND,是不是就意味著不分數(shù)字地和模擬地呢?

    最近在用AFE0064設計一款產(chǎn)品,再畫版圖的時候遇到了問題,就是AFE0064芯片手冊中把所有的地引腳都表示為GND,是不是就意味著不分數(shù)字地和模擬地呢?如果后端AD分數(shù)字地和模擬地,為了達到更好的性能,GND應該和數(shù)字地相連,還是模擬地鏈接呢?
    發(fā)表于 01-10 07:06

    ADS7230有兩個電源和兩個地,是不是意味著芯片內(nèi)部模擬部分和數(shù)字部分是隔離的?

    ADS7230有兩個電源和兩個地,是不是意味著芯片內(nèi)部模擬部分和數(shù)字部分是隔離的?或者是非隔離,只做電平轉(zhuǎn)換的?忘各位大俠解答,小弟不甚感激?。?!
    發(fā)表于 01-08 08:21

    ADS1274沒有DRDY信號輸出,是否意味著芯片已經(jīng)損壞?

    ADS1274有CLK信號,但是沒有DRDY信號輸出,是否意味著芯片已經(jīng)損壞? 芯片工作正常應該一直有DRDY信號輸出的,之前芯片一直是正常的,接了個傳感器加載測試結(jié)果DRDY就沒輸出了,傳感器
    發(fā)表于 12-31 07:34

    ADS8671 datasheet里寫的是小信號輸入-3db帶寬為15KHz,是不是意味著正常信號超過10K衰減已經(jīng)很厲害了?

    ADS8671這個芯片,datasheet里寫的是小信號輸入-3db帶寬為15KHz,是不是意味著正常信號超過10K衰減已經(jīng)很厲害了,那要1MSPS這么高的采樣速率有什么用?
    發(fā)表于 12-20 07:54

    在ADS8320的規(guī)格書里,Tcsd最大為0ns,請問這是不是意味著Dclock極性只能是空閑為低?

    在ADS8320的規(guī)格書里,Tcsd最大為0ns,請問這是不是意味著Dclock極性只能是空閑為低?
    發(fā)表于 11-29 06:47

    ADC的數(shù)據(jù)表給出了±VREF的輸入范圍,是否意味著可以測量相對于接地的負電壓?

    我的 ADC 的數(shù)據(jù)表給出了 ±VREF 的輸入范圍。這是否意味著我可以測量相對于接地的負電壓?
    發(fā)表于 11-26 08:22

    工業(yè)4.0對數(shù)據(jù)中心意味著什么

    許多注重全球影響力的運營商正在以更加協(xié)作的方式運營,并且他們需要與合作伙伴分享更多信息。
    的頭像 發(fā)表于 11-25 11:47 ?660次閱讀

    ADS1262浮空測量波動大,是否意味著連接上信號實測波動也會很大?

    : 1.這樣的測試數(shù)據(jù)是否具有參考價值?換句話說,浮空測量波動大,是否意味著連接上信號實測波動也會很大? 2.USB轉(zhuǎn)TTL芯片接電腦輸出的5V電壓是否不夠穩(wěn)定,無法正確反應采集效果?
    發(fā)表于 11-19 06:17

    超級電容的出現(xiàn)意味著儲能技術的突破

    電子產(chǎn)品靠電能運轉(zhuǎn),有線供電和電池供電是主要方式。超級電容,又稱為電化學電容器或雙電層電容器,是一種介于傳統(tǒng)電容器和電池之間的新型儲能裝置。充放電快、循環(huán)次數(shù)多,應用前景廣。
    的頭像 發(fā)表于 10-30 14:00 ?703次閱讀
    超級電容的出現(xiàn)<b class='flag-5'>意味著</b>儲能技術的突破

    電子設備有陶瓷電容意味著什么?

    陶瓷電容在電子設備中作用重要,包括高頻濾波、去靜電噪聲、體積小適合便攜設備和成本低廉。其高頻特性確保信號穩(wěn)定,去除靜電干擾,且適合空間受限設備,是經(jīng)濟實惠的選擇。
    的頭像 發(fā)表于 09-11 15:33 ?623次閱讀
    電子設備有陶瓷電容<b class='flag-5'>意味著</b>什么?

    請問固定增益芯片是否意味著不能通過改變外圍參數(shù)來改變增益?

    固定增益芯片是否意味著我不能通過改變外圍參數(shù)來改變增益?
    發(fā)表于 09-11 07:13

    想要對脈寬3ns的脈沖信號進行放大,是不是意味著我選放大器時的響應時間要小于3ns?

    想要對脈寬3ns的脈沖信號進行放大,是不是意味著我選放大器時的響應時間要小于3ns?
    發(fā)表于 08-08 07:31

    解析OrangePi AIpro:什么是 NPU?它對你意味著什么?

    神經(jīng)處理單元是一種專用的人工智能芯片,它能為計算機的CPU或GPU分擔部分工作,使設備能更好地工作。人工智能(AI)在過去幾個月里取得了巨大進步,為個人電腦提供了更多便利和更快的處理速度。以人工智能
    的頭像 發(fā)表于 07-31 14:49 ?2956次閱讀
    解析OrangePi AIpro:什么是 NPU?它對你<b class='flag-5'>意味著</b>什么?