一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe 7.0發(fā)布,速度高達(dá)512 GB/s

電子工程師 ? 來源:架構(gòu)師技術(shù)聯(lián)盟 ? 作者:架構(gòu)師技術(shù)聯(lián)盟 ? 2022-07-28 15:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2022 年 PCI-SIG 開發(fā)者大會正在如火如荼舉行,而藏在無處不在的 PCIe 接口標(biāo)準(zhǔn)背后的標(biāo)準(zhǔn)委員會PCI-SIG 宣布,PCIe 7.0 規(guī)范的目標(biāo)是在 2025 年向其成員發(fā)布,數(shù)據(jù)速率高達(dá) 128 GT/s。在編碼開銷之前,這相當(dāng)于通過 16 通道 (x16) 連接實現(xiàn) 512 GB/s 的雙向吞吐量。PCI-SIG 是 PCIe 接口背后的聯(lián)盟,這是一個由 900 多家成員公司組成的開放行業(yè)標(biāo)準(zhǔn)。

0bec5a3e-0cd8-11ed-ba43-dac502259ad0.png

PCI-SIG 指出,PCIe 7.0 接口將通過 x16 連接提供高達(dá) 512 GB/s 的雙向吞吐量,但這是在編碼開銷(encoding overhead )和標(biāo)頭效率(header efficiency)的影響之前,這兩者都會影響可用帶寬。 PCIe 7.0 接口將繼續(xù)使用 1b/1b flit 模式編碼和隨 PCIe 6.0 引入的 PAM4 信號技術(shù),這與PCIe 3.0 到PCIe 5.0 規(guī)范中使用的 128b/130b 編碼和 NRZ 信號相比有顯著改進(jìn)。因此,實際可用帶寬將略低于 512 GB/s 的數(shù)字,但仍代表 PCIe 6.0 接口的兩倍。 正如我們在跳轉(zhuǎn)到 PCIe 4.0 和 5.0 時看到的那樣,由于更快的信號傳輸速率,PCIe 走線的長度將再次縮短。這意味著在沒有額外組件的情況下,PCIe 根設(shè)備(如 CPU)和終端設(shè)備(如 GPU)之間的最小允許距離將縮短。因此,與我們在前幾代接口中看到的相比,主板將需要更多的重定時器(retimers )和由更高質(zhì)量材料組成的更厚 PCB,而 PCIe 7.0 支持將導(dǎo)致主板價格再次上漲。 值得注意的是,每條通道的帶寬將更高,現(xiàn)在對于 x1 連接的雙向帶寬為 32 GB/s,可以允許某些設(shè)備的“更細(xì)”連接(例如,使用 x4 而不是 x8 連接)。

0c0db940-0cd8-11ed-ba43-dac502259ad0.png

PCIe 7.0 規(guī)范的基礎(chǔ)工作是在PCI-SIG 今年早些時候完成 PCIe 6.0 規(guī)范之后制定的,它將提供比上一代 PCIe 6.0 接口增加一倍的帶寬。然而,我們還需要一段時間才能看到支持這種快速接口的 SSD 和 GPU 等設(shè)備——這些規(guī)范通常在我們看到出貨硅片之前很久就得到批準(zhǔn)和最終確定。 您會注意到,市場上仍然沒有多少PCIe 5.0設(shè)備,盡管該接口確實出現(xiàn)在英特爾Alder Lake的主流主板上,并且還將出現(xiàn)在 AMD 即將推出的 Zen 4 Ryzen 7000上今年晚些時候到貨的平臺。首批 PCIe 5.0 SSD 將與 Ryzen 7000 處理器同時上市,但我們已經(jīng)看到了用于數(shù)據(jù)中心AI/ML 設(shè)備的 PCIe 5.0 設(shè)備的產(chǎn)品公告。 換句話說,您在相當(dāng)長的一段時間內(nèi)都不會在市場上看到 PCIe 7.0 設(shè)備,盡管 PCI-SIG 現(xiàn)在開始定義規(guī)范并希望實現(xiàn)其每三年發(fā)布一個新規(guī)范的目標(biāo)。PCIe 7.0 規(guī)范預(yù)計將在 2025 年落地,但我們要到 2028 年才能看到終端設(shè)備。

PCIe 7.0 規(guī)范目標(biāo):

通過 x16 配置提供 128 GT/s 的原始比特率和高達(dá) 512 GB/s 的雙向傳輸速率

利用 PAM4(4 級脈沖幅度調(diào)制)信令

關(guān)注渠道參數(shù)和覆蓋范圍

繼續(xù)提供低延遲和高可靠性的目標(biāo)

提高電源效率

保持與所有前幾代 PCIe 技術(shù)的向后兼容性

符號列表

“30 年來,PCI-SIG 的指導(dǎo)原則一直是,‘如果我們建造它,他們就會來,’”Insight 64 研究員 Nathan Brookwood 說?!癙CI 技術(shù)的早期并行版本可容納數(shù)百兆字節(jié)/其次,與 1990 年代的圖形、存儲和網(wǎng)絡(luò)需求相匹配。2003 年,PCI-SIG 演變?yōu)橹С智д鬃止?jié)/秒速度的串行設(shè)計,以適應(yīng)更快的固態(tài)磁盤和 100MbE 以太網(wǎng)。幾乎就像發(fā)條一樣,PCI-SIG 每三年將 PCIe 規(guī)范帶寬翻一番,以應(yīng)對新興應(yīng)用和市場的挑戰(zhàn)。今天宣布的 PCI-SIG 計劃將通道速度翻倍至 512 GB/s(雙向)使其有望在另一個 3 年周期內(nèi)將 PCIe 規(guī)范性能翻一番?!彼M(jìn)一步指出。 “隨著即將推出的 PCIe 7.0 規(guī)范,PCI-SIG 繼續(xù)我們 30 年來的承諾,即提供推動創(chuàng)新邊界的行業(yè)領(lǐng)先規(guī)范,”PCI-SIG 總裁兼主席 Al Yanes 說?!半S著 PCIe 技術(shù)不斷發(fā)展以滿足高帶寬需求,我們工作組的重點將放在通道參數(shù)和覆蓋范圍以及提高功率效率上?!盇l Yanes 接著說。 PCIe 7.0 規(guī)范旨在支持新興應(yīng)用,例如 800 G 以太網(wǎng)、AI/ML、云和量子計算;和數(shù)據(jù)密集型市場,如超大規(guī)模數(shù)據(jù)中心、高性能計算 (HPC) 和軍事/航空航天。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409765
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9005

    瀏覽量

    153767
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1342

    瀏覽量

    85164

原文標(biāo)題:PCIe 7.0發(fā)布,速度高達(dá)512 GB/s

文章出處:【微信號:架構(gòu)師技術(shù)聯(lián)盟,微信公眾號:架構(gòu)師技術(shù)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCIe 7.0發(fā)布:16通道雙向512GB/s,擁抱光纖未來

    電子發(fā)燒友網(wǎng)報道(文 / 吳子鵬)日前,PCI-SIG 宣布正式推出 PCIe 7.0 規(guī)范。PCIe 7.0 繼續(xù)沿用自 PCIe 6.0
    的頭像 發(fā)表于 06-13 00:07 ?6293次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>7.0</b><b class='flag-5'>發(fā)布</b>:16通道雙向<b class='flag-5'>512GB</b>/<b class='flag-5'>s</b>,擁抱光纖未來

    PCIe 6.0 SSD主控芯片曝光!4nm制程,順序讀取高達(dá)28 GB/s

    電子發(fā)燒友網(wǎng)綜合報道,日前,慧榮科技首次曝光了其下一代企業(yè)級SSD主控芯片——SM8466。該款重磅新品將支持PCIe Gen6標(biāo)準(zhǔn),采用臺積電4nm制程,可實現(xiàn)高達(dá)28 GB/s的順
    的頭像 發(fā)表于 07-18 08:19 ?1317次閱讀

    8999元起!榮耀Magic V5發(fā)布,樹立折疊屏手機(jī)新標(biāo)桿

    。榮耀Magic V5對比OPPO在6月份發(fā)布的Find N5,重量減少了16g,榮耀官宣Magic V5價格8999元起,16GB+512GB版本9999元,16GB+512GB版本10999元。
    的頭像 發(fā)表于 07-03 14:23 ?5534次閱讀
    8999元起!榮耀Magic V5<b class='flag-5'>發(fā)布</b>,樹立折疊屏手機(jī)新標(biāo)桿

    重磅更新 | 先楫半導(dǎo)體HPM_APPS v1.9.0發(fā)布

    重磅更新 | 先楫半導(dǎo)體HPM_APPS v1.9.0發(fā)布
    的頭像 發(fā)表于 05-13 11:29 ?597次閱讀
    重磅更新 | 先楫半導(dǎo)體HPM_APPS v1.9.0<b class='flag-5'>發(fā)布</b>

    PCIe 7.0最終版草案發(fā)布,傳輸速率128 GT/s,PCIe 6.0加速商業(yè)化

    ,這是PCIe 7.0規(guī)范正式版本發(fā)布前的最后一個草案版本,而正式版將于2025年晚些時候發(fā)布。 ? 其核心技術(shù)參數(shù)目標(biāo)包括:傳輸速率128 GT/
    發(fā)表于 03-29 00:07 ?598次閱讀

    是德科技PCIe 6.0發(fā)射機(jī)合規(guī)性測試解決方案

    隨著 PCIe 6.0 標(biāo)準(zhǔn)剛剛進(jìn)入市場,PCI-SIG 組織已著手推動下一代標(biāo)準(zhǔn)——PCIe 7.0,預(yù)計將在 2025 年正式發(fā)布,持該標(biāo)準(zhǔn)的設(shè)備預(yù)計將在 2026 年問世,而大規(guī)
    的頭像 發(fā)表于 03-06 11:29 ?990次閱讀
    是德科技<b class='flag-5'>PCIe</b> 6.0<b class='flag-5'>發(fā)</b>射機(jī)合規(guī)性測試解決方案

    PCIe 7.0 互連— PCIe的盡頭會是光嗎?

    批準(zhǔn) Draft 0.5版基礎(chǔ)規(guī)范,目前0.7版本基礎(chǔ)規(guī)范正在審核中,預(yù)計2025年敲定最終發(fā)行版本。 PCIe 7.0 規(guī)范包括以下功能目標(biāo): 通過 x16 配置提供 128 GT/s 原始比特率和
    的頭像 發(fā)表于 02-10 10:03 ?476次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>7.0</b> 互連— <b class='flag-5'>PCIe</b>的盡頭會是光嗎?

    突破存儲形態(tài)與邊界!佰維全新Mini SSD震撼發(fā)布,引領(lǐng)端側(cè)智能時代存儲新范式!

    Mini SSD在小巧機(jī)身中實現(xiàn)了卓越的性能表現(xiàn)。產(chǎn)品支持PCIe 4.0×2接口與NVMe 1.4協(xié)議,采用3D TLC NAND介質(zhì),讀取速度高達(dá)3700MB/s,寫入
    的頭像 發(fā)表于 01-09 11:37 ?415次閱讀

    致態(tài)發(fā)布首款PCIe 5.0旗艦產(chǎn)品TiPro9000:順序讀取速度14000MB/s

    可以跑到接近PCIe 5.0理論上限的讀寫速度。 根據(jù)官方指標(biāo),致態(tài)TiPro9000的順序讀取速度高達(dá)14GB/
    的頭像 發(fā)表于 12-25 10:43 ?699次閱讀

    銀翼新境 致態(tài)TiPro9000引領(lǐng)個人存儲PCIe 5.0新時代

    ——致態(tài)發(fā)布首款 PCIe 5.0旗艦產(chǎn)品 順序讀取速度 14,000MB/S 2024年12月24日,致態(tài)正式發(fā)布旗下首款
    的頭像 發(fā)表于 12-24 11:18 ?907次閱讀

    如何選擇適合的PCIe配置

    ,幫助您做出合適的選擇: 一、了解PCIe版本與性能 PCIe版本 :PCIe 4.0相比PCIe 3.0在帶寬方面有了顯著提升,提供了高達(dá)
    的頭像 發(fā)表于 11-26 16:10 ?1346次閱讀

    PCIe 4.0與3.0的區(qū)別 PCIe設(shè)備的故障排除方法

    規(guī)范的第四代,而PCIe 3.0是第三代。它們之間的主要區(qū)別如下: 帶寬與速率 : PCIe 4.0提供了高達(dá)16 GT/s(千兆傳輸率/秒)的雙向吞吐量,這意味著其理論最大帶寬為32
    的頭像 發(fā)表于 11-26 15:12 ?5414次閱讀

    如何測試PCIe插槽的速度

    插槽的速度取決于其版本和通道數(shù)。例如,PCIe 3.0 x16插槽的理論最大帶寬為32 Gbps,而PCIe 4.0 x16插槽的理論最大帶寬為64 Gbps。 2. 檢查硬件規(guī)格 在測試之前,需要
    的頭像 發(fā)表于 11-06 09:23 ?5733次閱讀

    Cadence展示完整的PCIe 7.0 IP解決方案

    十多年來,Cadence 對 PCIe 技術(shù)的堅定承諾和支持,在業(yè)界有目共睹。我們深知強(qiáng)大 PCIe 生態(tài)系統(tǒng)的重要性,并感謝 PCI-SIG 提供的平臺。在 PCI-SIG 開發(fā)者大會迎來 32 周年之際,Cadence 宣布面向 HPC/AI 市場推出完整的
    的頭像 發(fā)表于 08-29 09:14 ?1072次閱讀
    Cadence展示完整的<b class='flag-5'>PCIe</b> <b class='flag-5'>7.0</b> IP解決方案

    新思科技PCIe 7.0驗證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數(shù)領(lǐng)域的芯片設(shè)計》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe
    的頭像 發(fā)表于 07-24 10:11 ?1616次閱讀
    新思科技<b class='flag-5'>PCIe</b> <b class='flag-5'>7.0</b>驗證IP(VIP)的特性