一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

半導體制造新器件設計支持新邏輯概念

芯片半導體 ? 來源:芯片半導體 ? 作者:芯片半導體 ? 2022-08-03 15:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

將二維材料集成到傳統(tǒng)的半導體制造工藝中可能是芯片行業(yè)歷史上更激進的變化之一。

盡管在半導體制造中引入任何新材料都會帶來痛苦和這么,但過渡到金屬二硫屬化物 (TMD:transition metal dichalcogenides) 支持各種新的器件概念,包括BEOL晶體管和單晶體管邏輯門。新的背柵(back-gate )和分柵(split-gate)晶體管已經(jīng)顯示出二維設計的前景。

一段時間以來,人們已經(jīng)了解了諸如 MoS 2和 WS 2等 TMD 對晶體管溝道的優(yōu)勢。隨著器件的縮小,溝道厚度也需要縮小,以最大限度地減少短溝道效應。然而,在硅中,非常薄的層會受到載流子遷移率降低的影響。陷阱( traps )和其他界面缺陷(interface defects)的影響壓倒了體積特性。

相比之下,二維材料沒有平面外懸掛鍵(out-of-plane dangling bonds,),從而減少或消除了界面效應。雖然業(yè)界一致認為 3nm 是硅溝道的實際厚度限制,但 MoS 2單層的厚度小于 1nm。

直到最近,接觸電阻還是采用 TMD 的最大障礙。然而,在過去一年左右的時間里,銻和鉍等半金屬已成為潛在的解決方案。半金屬往往不會在半導體帶隙中產(chǎn)生電子態(tài),因為它們本身沒有帶隙,并且它們在費米能級處具有低態(tài)密度。

盡管如此,將 TMD 與現(xiàn)有的半導體制造基礎設施集成仍然具有挑戰(zhàn)性。所涉及的許多材料——鉬、硫、銻和鉍等——對行業(yè)來說都是新的,可能對現(xiàn)有工藝有害。

制造 TMD 單層

最好的 TMD 單層是通過從塊狀材料上剝離或在藍寶石上進行分子束外延制造的,這兩種方法都需要隨后轉移到傳統(tǒng)晶圓上。雖然它是一種對制造更友好的工藝,但金屬有機化學氣相沉積需要非常高的沉積溫度,并且可以將碳副產(chǎn)物摻入沉積膜中。

在最近的 VLSI 技術研討會上,英特爾的組件研究工程師 Kirby Maxey 和他的同事指出,實際上 TMD 晶體管有兩種不同的用例。一種是在生產(chǎn)線前端( front-end-of-line),它使用 TMD 代替高性能 finFET 或硅納米片晶體管。這種應用依賴于高質量的單晶層,此時需要在 1,000°C 附近的沉積溫度。英特爾小組表明,金屬有機前體物質的熱解會導致碳沉積以及 TMD,但替代前體和優(yōu)化的工藝條件可以提高薄膜質量。

第二個潛在用例將 TMD 放置在第二(或第三)有源層中,與中間金屬和接觸層垂直堆疊。一旦金屬層在晶圓上,沉積溫度就會受到更多限制。但是這些后端產(chǎn)線(back-end-of-line)晶體管可能更大,并且能夠使用更厚的多晶通道。成功的沉積工藝需要與沉積發(fā)生時晶圓上的任何材料兼容。

高度縮放的 FEOL 設備尋求最小化溝道厚度,僅使用單層 TMD 材料。在第二層開始生長之前,第一個成核位點應該合并成一個連續(xù)的薄膜。在今年的材料研究學會春季會議上發(fā)表的工作中,亞琛工業(yè)大學的研究員 Songyao Tang 及其同事分析了 WS 2單分子層的生長和聚結。隨著initial nucleation islands變大,他們發(fā)現(xiàn)中心到邊緣的距離超過了吸附原子的遷移距離。當吸附原子無法到達微晶的邊緣時,就會形成雙層。通常,過早的雙層可以覆蓋薄膜總表面積的 30%。

亞琛工業(yè)大學小組確定了幾種減少雙層形成的方法。如果每個單獨的微晶都更小,那么吸附原子就不需要走那么遠就能到達邊緣。因此,一種可能的解決方案是減小 grain size,同時增加nucleation位置的數(shù)量。英特爾小組將這一想法更進一步,使用過渡金屬氧化物模式作為與硫屬元素前體反應的模板。使用模板,工藝工程師可以控制 TMD 晶粒相對于預期電路圖案的位置和方向。

較高的沉積溫度通過增加吸附原子在結合到生長膜中之前可以遷移的距離來減少雙層形成。不過,TMD 沉積溫度已經(jīng)相當高,制造商希望降低它們。最后,降低生長速率使每個吸附原子有更多時間在被隨后的生長掩埋之前找到一個能量有利的位置。

新器件設計支持新邏輯概念

隨著提議的器件設計走向制造,工藝工程師必須確定是否存在合理的集成方案。例如,許多提議的設計依賴于背柵,要么應用一般的反向偏置,要么形成單獨控制的局部柵極。雖然這樣的設計相對容易通過層轉移技術制造,但直接在預先存在的柵極電介質上生長高質量的 TMD 材料并不那么簡單。

803410d6-0e8a-11ed-ba43-dac502259ad0.png

圖 1:具有可以強烈累積的厚而均勻的 EOT,全背柵配置產(chǎn)生最高的離子 (a);頂柵+FBG有不同的EOT,單獨掃過;本地背柵 (c) 和連接的雙柵 (d) 提供了 EOT 擴展的好處。資料來源:IMEC

在 12 月的 IEEE 電子器件會議上展示的工作中,Imec 的研究員 Quentin Smets 及其同事提出了四種不同的設計——僅全背柵、頂柵加全背柵設計、僅局部背柵和頂柵加局部背柵設計門“連接雙門”設計。其中,連接的雙門設計提供了最好的溝道控制,但結果不太一致。局部背柵處理導致通道中的形貌。在最短的柵極長度處,頂部柵極電極和電介質之間存在間隙,這可能是由于蝕刻不完全。這些不太理想的結果增加了可變性并為工藝改進提供了機會,但 CDG 設計仍然提供始終如一的更好性能。

在硅GAA設計中,整個門在電氣上是一個單一的單元。只有一個偏置旋鈕。使用雙獨立門,有兩個。具有兩個輸入信號和一個輸出信號的器件可能定義一個單晶體管邏輯門。傳統(tǒng)的門需要至少兩個晶體管。相比之下,單晶體管門在更小的電路占位面積內(nèi)提供相同的功能。臺積電的 Yun-Yan Chung 及其同事于 2020 年首次提出了基于獨立控制的頂柵和底柵的單晶體管柵極。最近,韓國仁荷大學的 Minjong Lee 及其同事展示了帶有分離頂柵的設備。在他們的 AND-FET 晶體管/柵極中,柵極的兩半垂直于溝道。僅當柵極的兩半都“開啟”時,晶體管才“開啟”?;蛘?,在 OR-FET 晶體管/柵極中,柵極的一半與通道平行。如果柵極的任何一半“開啟”,則晶體管“開啟”。

縱向和橫向Split-Gate模型

8045a7a6-0e8a-11ed-ba43-dac502259ad0.png

圖 2:AND-FET(a、b、c)和 OR-FET(d、e、f)的圖像、電路圖和 3D 示意俯視圖。資料來源:知識共享

結論

現(xiàn)在說基于過渡金屬二硫化物通道的單晶體管門是否是數(shù)字邏輯的未來,或者晶體管最終是否會進入 BEOL 堆棧還為時過早。但隨著硅的終結——這一次可能是真的——這些材料提供了一種對后硅未來的看法。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    335

    文章

    28919

    瀏覽量

    238062
  • 晶體管
    +關注

    關注

    77

    文章

    10020

    瀏覽量

    141720
  • 半導體制造
    +關注

    關注

    8

    文章

    448

    瀏覽量

    24767

原文標題:2D材料,半導體行業(yè)最激進的變化!

文章出處:【微信號:TenOne_TSMC,微信公眾號:芯片半導體】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    現(xiàn)代集成電路半導體器件

    目錄 第1章?半導體中的電子和空穴第2章?電子和空穴的運動與復合 第3章?器件制造技術 第4章?PN結和金屬半導體結 第5章?MOS電容 第6章?MOSFET晶體管 第7章?IC中的M
    發(fā)表于 07-12 16:18

    功率半導體器件——理論及應用

    結構、器件制造和模擬、功率半導體器件的應用到各類重要功率半導體器件的基本原理、設計原則和應用特
    發(fā)表于 07-11 14:49

    麥科信獲評CIAS2025金翎獎【半導體制造與封測領域優(yōu)質供應商】

    麥科信獲評CIAS2025金翎獎【半導體制造與封測領域優(yōu)質供應商】 蘇州舉辦的2025CIAS動力·能源與半導體創(chuàng)新發(fā)展大會上,深圳麥科信科技有限公司憑借在測試測量領域的技術積累,入選半導體制造
    發(fā)表于 05-09 16:10

    最全最詳盡的半導體制造技術資料,涵蓋晶圓工藝到后端封測

    。 第1章 半導體產(chǎn)業(yè)介紹 第2章 半導體材料特性 第3章 器件技術 第4章 硅和硅片制備 第5章 半導體制造中的化學品 第6章 硅片制造
    發(fā)表于 04-15 13:52

    靜電卡盤:半導體制造中的隱形冠軍

    半導體制造的精密工藝流程中,每一個零部件都扮演著至關重要的角色,而靜電卡盤(Electrostatic Chuck,簡稱E-Chuck)無疑是其中的佼佼者。作為固定晶圓的關鍵設備,靜電卡盤以其獨特的靜電吸附原理、高精度的溫度控制能力以及廣泛的適用性,在半導體制造領域發(fā)揮
    的頭像 發(fā)表于 03-31 13:56 ?1660次閱讀
    靜電卡盤:<b class='flag-5'>半導體制造</b>中的隱形冠軍

    日本半導體制造設備銷售額預期上調,創(chuàng)歷史新高!

    近日,日本半導體制造裝置協(xié)會(SEAJ)發(fā)布了對2024年度日本制造半導體制造設備銷售額的最新預期,預計這一數(shù)值將達到44,371億日元,創(chuàng)下歷史新高。這一樂觀的預測引起了業(yè)界的廣泛關注,也反映出
    的頭像 發(fā)表于 01-20 11:42 ?551次閱讀
    日本<b class='flag-5'>半導體制造</b>設備銷售額預期上調,創(chuàng)歷史新高!

    鎵在半導體制造中的作用

    隨著科技的飛速發(fā)展,半導體技術已經(jīng)成為現(xiàn)代電子產(chǎn)業(yè)的基石。在眾多半導體材料中,鎵因其獨特的物理和化學性質,在半導體制造中占據(jù)了一席之地。 鎵的基本性質 鎵是一種柔軟、銀白色的金屬,具有低熔點
    的頭像 發(fā)表于 01-06 15:11 ?1576次閱讀

    【「大話芯片制造」閱讀體驗】+ 半導體工廠建設要求

    是工廠的排氣系統(tǒng);半導體制造和檢驗過程中使用多種藥液和氣體,也會產(chǎn)生大量的污水和有害氣體,如圖1-1所示,污水處理設施、廢液儲存罐、廢氣處理設施也是半導體工廠的標配。 通過閱讀此章了解了半導體工廠建設所需要的條件和設備,對生產(chǎn)環(huán)
    發(fā)表于 12-29 17:52

    半導體制造fab廠房建筑防震振動測試介紹

    半導體制造FAB廠房建筑防震振動測試?
    的頭像 發(fā)表于 12-26 16:52 ?660次閱讀
    <b class='flag-5'>半導體制造</b>fab廠房建筑防震振動測試介紹

    半導體制造行業(yè)MES系統(tǒng)解決方案

    半導體制造行業(yè)MES系統(tǒng)解決方案在提高生產(chǎn)效率、降低成本、提升產(chǎn)品質量和增強生產(chǎn)靈活性等方面具有顯著優(yōu)勢。然而,在實施過程中也需要克服一系列挑戰(zhàn)。隨著科技的不斷進步和市場需求的不斷變化,MES系統(tǒng)將在半導體制造中發(fā)揮更加廣泛和深入的作用。
    的頭像 發(fā)表于 12-10 11:56 ?869次閱讀
    <b class='flag-5'>半導體制造</b>行業(yè)MES系統(tǒng)解決方案

    半導體制造三要素:晶圓、晶粒、芯片的傳奇故事

    半導體制造領域,晶圓、晶粒與芯片是三個至關重要的概念,它們各自扮演著不同的角色,卻又緊密相連,共同構成了現(xiàn)代電子設備的基石。本文將深入探討這三者之間的區(qū)別與聯(lián)系,揭示它們在半導體制造過程中的重要作用。
    的頭像 發(fā)表于 12-05 10:39 ?3014次閱讀
    <b class='flag-5'>半導體制造</b>三要素:晶圓、晶粒、芯片的傳奇故事

    ESD靜電對半導體制造的影響

    半導體制造業(yè)是一個高度精密和復雜的行業(yè),它依賴于先進的技術和嚴格的生產(chǎn)控制來制造微型電子元件。在這個過程中,靜電放電(ESD)是一個不可忽視的問題,因為它可能對半導體器件的性能和可靠性
    的頭像 發(fā)表于 11-20 09:42 ?1670次閱讀

    半導體制造過程解析

    在這篇文章中,我們將學習基本的半導體制造過程。為了將晶圓轉化為半導體芯片,它需要經(jīng)歷一系列復雜的制造過程,包括氧化、光刻、刻蝕、沉積、離子注入、金屬布線、電氣檢測和封裝等。
    的頭像 發(fā)表于 10-16 14:52 ?1987次閱讀
    <b class='flag-5'>半導體制造</b>過程解析

    半導體制造設備革新:機床需求全面剖析

    在科技日新月異的今天,半導體產(chǎn)業(yè)作為現(xiàn)代電子工業(yè)的基礎,其重要性不言而喻。隨著5G、人工智能、物聯(lián)網(wǎng)等前沿技術的快速發(fā)展,全球對高性能芯片的需求急劇上升,這直接推動了半導體制造設備市場的繁榮。而
    的頭像 發(fā)表于 09-23 10:38 ?966次閱讀
    <b class='flag-5'>半導體制造</b>設備革新:機床需求全面剖析

    半導體制造設備對機床的苛刻要求與未來展望

    在科技日新月異的今天,半導體產(chǎn)業(yè)作為現(xiàn)代電子工業(yè)的基礎,其重要性不言而喻。隨著5G、人工智能、物聯(lián)網(wǎng)等前沿技術的快速發(fā)展,全球對高性能芯片的需求急劇上升,這直接推動了半導體制造設備市場的繁榮。而
    的頭像 發(fā)表于 09-12 13:57 ?1392次閱讀
    <b class='flag-5'>半導體制造</b>設備對機床的苛刻要求與未來展望