一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

單周期CPU是什么意思呢

冬至配餃子 ? 來源:天奇工作室 ? 作者:LRC ? 2022-08-07 10:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

CPU又名中央處理器,作為計算機系統(tǒng)的運算和控制核心,是信息處理、程序運行的最終執(zhí)行單元。Logisim是一款邏輯電路設計仿真軟件,我們可以在這個軟件上面繪制各種邏輯電路,當然也包括CPU。

電腦中有intel、AMD、Apple的CPU,手機中也有華為、高通、Apple的SOC,每次我研究這些他們設計的硬件時,總是覺得研究得不能很深入,往往只是看看官網(wǎng)參數(shù)和一些評測數(shù)據(jù)罷了。但是有些時候,總是有那么些不合常理的存在讓我對CPU的認知一次又一次地被刷新。半年前是AMD(他們的筆記本CPU性能竟然直逼臺式機),幾個月前是Apple(他們的15W的M1芯片竟然砍倒一片幾十W乃至幾百W的臺式機CPU,核顯更是劍指獨顯)。這使我很煩躁,因為只是在外頭看個熱鬧,很多原因我不能探明。所以就有了以下的一切。

這是第一章節(jié)《單周期CPU》

下面直接上圖:

poYBAGLvISaALZZLAAG7FI3XMvg377.png

這便是該CPU全貌了

左上的部分是取指單元,其作用是從指令內(nèi)存中取出指令。右上是譯碼單元,其作用是把指令所需操作翻譯成電路的控制信號。右下是計算單元,通過調(diào)整對應的控制信號可以進行兩數(shù)四則運算,并且可以訪問數(shù)據(jù)內(nèi)存,讀取或者寫入對應的數(shù)據(jù)。圖中有深綠、亮綠和黑色的線,深綠色意味著這條線的電壓是0V,亮綠色則為1V,黑色是因為每根黑色線都由若干根深綠或亮綠線組成,所以統(tǒng)一顯示成黑色。

這個CPU采用自己瞎編指令集(ISA),屬于精簡指令集。與復雜指令集的區(qū)別在于它精簡……之所以沒有使用別人的指令集是因為我還在學習,下一次更新會采用RISC-V的開源指令集。有人可能會覺得難道自己造指令集不好嗎?好又不好。這個問題我先挖個坑放著,有空我再講。

字長為16位寬,意味著每次可以做16位的二進制運算,也就是最大2的16次方(65536)的運算,可以尋65536的內(nèi)存地址。目前主流在32位和64位,只有少數(shù)單片機還在用16位,下次更新會更到32位??赡苡腥藭幸苫螅绻乙嬎愕臄?shù)字是天文數(shù)字呢?你就是64位也不夠怎么辦?首先,我們可以多做幾次運算,這個可以通過專門的計算器程序來實現(xiàn)。(求積分的軟件都有這個不算什么),其次可以使用浮點運算。但是我這個CPU沒有浮點運算單元。(滑稽臉)這個挖個坑以后講。

單周期(single cycle),每個時鐘周期只能做一次運算。難道還能做好多次嗎?能的,那就是流水線或者超標量技術甚至多核心。級數(shù)越高的流水線每個時鐘周期可以做越多次的運算。五級流水線是最經(jīng)典的流水線級數(shù),當下主流的CPU的流水線級數(shù)都在8-15之間,也有20多的超流水線。但是流水線不是越深越好,凡事都有個度。再挖個坑,以后講。

僅具備簡單加減乘除的運算功能,當然也可以寫個開方或者冪程序來支持高級運算。目前大多數(shù)的復雜運算也都是基于程序來實現(xiàn)的,直接固化在硬件電路中的也比較少見。據(jù)我所知,intel有把開平方寫在指令集和硬件電路中,這樣的好處是可以更快地求得結(jié)果,減少中途程序的調(diào)度過程。下一次更新會增加好多個運算電路,同時砍掉乘除,因為RISC-V中的RC32I不支持乘除指令,所以下次先砍掉。

該CPU一共有4個寄存器,沒有緩存。相比之下,目前的CPU有幾十到幾百個寄存器,以及數(shù)kb的緩存。這個也會在下次更新補足到32個的。

這個CPU的解碼部分也很有趣。我參考了x86的微指令設計。什么意思呢,就是正常的解碼電路都是靠硬件邏輯解碼硬解出來的,我這個不一樣,是像查字典一樣查出來的。這個字典就是圖右上部分的ROM。這樣的好處是不用設計電路了,實際電路生產(chǎn)中,如果電路設計有問題就得從頭再來,再設計再生產(chǎn)。但是如果是我這種設計方式,改改ROM里的數(shù)值就行了,無法是給個軟件升級。壞處也有,就是ROM實現(xiàn)方式占地太大,并且速度慢,功耗高。不過如果是在FPGA中大家都一樣。FPGA我就再挖個坑吧。

對了,這個CPU有個bug,就是立即數(shù)(直接在程序中給明的數(shù))不能直接參與運算,本來實現(xiàn)之初是有考慮到的,這個改也不難,但是現(xiàn)在忙著設計第二代,算了,留點遺憾才是完美。


審核編輯:劉清


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 邏輯電路
    +關注

    關注

    13

    文章

    502

    瀏覽量

    43353
  • cpu
    cpu
    +關注

    關注

    68

    文章

    11080

    瀏覽量

    217138
  • 中央處理器
    +關注

    關注

    1

    文章

    126

    瀏覽量

    16864
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    信創(chuàng)國產(chǎn)CPU推薦

    cpu
    jf_10805031
    發(fā)布于 :2025年04月23日 17:20:43

    Arm解讀Armv9 CPU為何是打造高性能、高能效移動計算的關鍵

    作者:Arm 終端事業(yè)部產(chǎn)品管理高級總監(jiān) Stefan Rosinger 在之前有關 Arm Cortex-X925 CPU 的文章中,Arm 技術專家曾探討了每時鐘周期指令數(shù) (IPC) 作為評估
    的頭像 發(fā)表于 03-14 15:51 ?890次閱讀

    ADS1232高速測量時出現(xiàn)20分鐘的長周期波動,是什么原因?

    時(10次/秒),波動已經(jīng)可以做到10個字以內(nèi),但是高速(80次/秒)時測值波動較大,采用4個周期的移動平均濾波后,穩(wěn)定性增強,但是數(shù)據(jù)出現(xiàn)20分鐘的長周期波動,波動幅度在800個字,形狀類似鋸齒波,請問是什么原因?
    發(fā)表于 02-14 07:11

    ADC器件連續(xù)轉(zhuǎn)換和次轉(zhuǎn)換的區(qū)別是什么?

    次轉(zhuǎn)換指的是, ADC根據(jù)信號請求對輸入信號進行一次切換,將轉(zhuǎn)換值存儲到內(nèi)部轉(zhuǎn)換寄存器,然后進入斷電狀態(tài)。這種模式適用于僅需要周期性轉(zhuǎn)換,或者轉(zhuǎn)換之間有較長空閑周期的系統(tǒng),從而減少功耗。 而連續(xù)
    發(fā)表于 11-28 06:23

    LMX2491能否在2us內(nèi)完成一次周期?

    能否在2us內(nèi)完成一次周期?我環(huán)路是按照手冊上得,我按照圖片上得設置鎖定不了
    發(fā)表于 11-08 14:19

    一個總線傳輸周期包括哪四個階段

    總線傳輸周期是計算機系統(tǒng)中數(shù)據(jù)傳輸?shù)幕締挝唬婕暗蕉鄠€階段,以確保數(shù)據(jù)能夠正確、高效地在處理器、內(nèi)存和其他外設之間傳輸。一個典型的總線傳輸周期通常包括以下四個階段: 請求階段(Request
    的頭像 發(fā)表于 10-12 09:05 ?2648次閱讀

    端甲類和推挽甲類功放的區(qū)別

    (Class A) 定義 :端甲類功放是指在放大過程中,晶體管始終處于導通狀態(tài),即晶體管的輸出電流始終存在。 工作原理 :在端甲類功放中,晶體管的導通時間是整個信號周期的100%,這意味著晶體管在整個信號
    的頭像 發(fā)表于 10-09 17:18 ?3721次閱讀

    CPU時鐘周期與主頻的關系和區(qū)別

    CPU時鐘周期與主頻是計算機體系結(jié)構中兩個緊密相連且至關重要的概念,它們之間既存在關系又有所區(qū)別。以下將詳細闡述CPU時鐘周期與主頻的關系和區(qū)別。
    的頭像 發(fā)表于 09-26 15:46 ?3931次閱讀

    總線時鐘周期CPU時鐘周期的區(qū)別

    總線時鐘周期CPU時鐘周期是計算機體系結(jié)構中兩個重要但有所區(qū)別的概念。為了深入探討它們之間的區(qū)別,本文將從定義、作用、關系、影響因素以及實際應用等多個方面進行詳細闡述。
    的頭像 發(fā)表于 09-26 15:43 ?4084次閱讀

    CPU時鐘周期、機器周期和指令周期的關系

    CPU時鐘周期、機器周期和指令周期是計算機體系結(jié)構中三個緊密相連且至關重要的概念,它們共同構成了CPU執(zhí)行指令和處理數(shù)據(jù)的基本時間框架。以下
    的頭像 發(fā)表于 09-26 15:38 ?6029次閱讀

    CPU時鐘周期的組成和作用

    CPU時鐘周期是計算機體系結(jié)構中一個至關重要的概念,它直接關聯(lián)到CPU的運行速度和性能。以下是對CPU時鐘周期的定義、組成和作用的詳細解析。
    的頭像 發(fā)表于 09-26 15:32 ?1913次閱讀

    CPU 雙項目開發(fā)實現(xiàn)更好的維護性和可行性應用說明

    電子發(fā)燒友網(wǎng)站提供《CPU 雙項目開發(fā)實現(xiàn)更好的維護性和可行性應用說明.pdf》資料免費下載
    發(fā)表于 09-12 09:42 ?0次下載
    <b class='flag-5'>單</b><b class='flag-5'>CPU</b> 雙項目開發(fā)實現(xiàn)更好的維護性和可行性應用說明

    端放大電路的6個基本特征

    半周的放大,并以端形式輸出。這意味著輸出信號僅通過一個輸出端進行傳遞。 甲類工作狀態(tài) : 端放大電路通常工作在甲類狀態(tài),即放大器在整個周期內(nèi)都有電流流過,無論是信號的正半周期還是負
    的頭像 發(fā)表于 09-03 10:17 ?875次閱讀

    有沒有合適的帶寬能達到20M,滿足差分輸入端輸出的運放

    發(fā)現(xiàn)現(xiàn)有的Ti的差分運放用來做差分輸入轉(zhuǎn)端輸出的話,帶寬太小,TI有沒有合適的帶寬能達到20M,滿足差分輸入端輸出的運放?有些通用寬帶運放可以的話,電路應該怎樣設計?
    發(fā)表于 08-30 08:32

    什么是CPU緩存?它有哪些作用?

    CPU緩存(Cache Memory)是計算機系統(tǒng)中一個至關重要的組成部分,它位于CPU與內(nèi)存之間,作為兩者之間的臨時存儲器。CPU緩存的主要作用是減少CPU訪問內(nèi)存所需的時間,從而提
    的頭像 發(fā)表于 08-22 14:54 ?6176次閱讀