一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用Verilog/SystemVerilog硬件描述語言 (HDL) 練習(xí)數(shù)字硬件設(shè)計

OpenFPGA ? 來源:OpenFPGA ? 作者:碎碎思 ? 2022-09-15 09:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

題目說明

給出了一個可以做16bit加法的模塊add16,實(shí)例化兩個add16以達(dá)到32bit加法的。

1229a180-3493-11ed-ba43-dac502259ad0.png

這個題目的核心就是上面的圖片,將兩個16bit加法合成32bit加法即可。

模塊端口聲明

moduletop_module(
input[31:0]a,
input[31:0]b,
output[31:0]sum
);

題目解析

這個題目重點(diǎn)是進(jìn)位的處理,一個add16模塊計算結(jié)果的低16位,另一個add16模塊在接收到第一個的進(jìn)位后計算結(jié)果的高16位。此32bit加法器不需要處理輸入進(jìn)位(假設(shè)為0)和輸出進(jìn)位(無需進(jìn)位),但為了內(nèi)部模塊為了結(jié)果的正確仍要處理進(jìn)位信號。(換句話說,add16模塊執(zhí)行16bit的a+b+cin,而頂層模塊執(zhí)行32bit的a+b)

moduletop_module(
inputlogic[31:0]a,
inputlogic[31:0]b,
outputlogic[31:0]sum
);

wirelogic[15:0]sum_temp0,sum_temp1;
varlogiccout1;
add16d1(
.a(a[15:0]),
.b(b[15:0]),
.cin(1'd0),
.sum(sum_temp0),
.cout(cout1)
);

add16d2(
.a(a[31:16]),
.b(b[31:16]),
.cin(cout1),
.sum(sum_temp1),
.cout()
);

assignsum={sum_temp1,sum_temp0};
endmodule


1273475e-3493-11ed-ba43-dac502259ad0.png

點(diǎn)擊Submit,等待一會就能看到下圖結(jié)果:

12a995c0-3493-11ed-ba43-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網(wǎng)站會對比這兩個波形,一旦這兩者不匹配,仿真結(jié)果會變紅。

這一題就結(jié)束了。

Problem 25-Module fadd

題目說明

在本練習(xí)中,將創(chuàng)建具有兩個層次結(jié)構(gòu)的電路。top_module將實(shí)例化add16(提供)的兩個副本,每個副本將實(shí)例化add1(必須自己編寫)的 16 個副本。因此,必須編寫兩個模塊:top_module和add1。與Problem 24: Adder 1(Module add)一樣,提供給您一個執(zhí)行16bit的加法的模塊。您需要實(shí)例化兩個16bit加法模塊來實(shí)現(xiàn)32bit加法器。一個add16計算加法結(jié)果的低16位,另一個計算結(jié)果的高16位。您的32位加法器同樣不需要處理進(jìn)位輸入(假設(shè)為0)和進(jìn)位輸出(無需進(jìn)位)信號。

如下圖所示,將add16模塊連接在一起,給出的add16模塊如下:

moduleadd16(input[15:0]a,input[15:0]b,inputcin,output[15:0]sum,outputcout);

在每個add16中,16 個全加器(模塊add1,未提供)被實(shí)例化以實(shí)際執(zhí)行加法。必須編寫具有以下聲明的完整加法器模塊:

moduleadd1(inputa,inputb,inputcin,outputsum,outputcout);

回想一下,全加器計算 a+b+cin 的和和進(jìn)位。

綜上所述,本設(shè)計共有三個模塊:

top_module— 頂級模塊包含兩個add16

add16 — 一個 16 位加法器模塊,由 16 個add1組成

add1 — 1 位全加器模塊。

如果提交缺少add1模塊,將收到一條錯誤消息,內(nèi)容為:

Error(12006):Nodeinstance"user_fadd[0].a1"instantiatesundefinedentity"add1".
136825bc-3493-11ed-ba43-dac502259ad0.png?

模塊端口聲明

moduletop_module(
input[31:0]a,
input[31:0]b,
output[31:0]sum
);

題目解析

只比上一題復(fù)雜些,核心內(nèi)容沒變。

moduletop_module(
inputlogic[31:0]a,
inputlogic[31:0]b,
outputlogic[31:0]sum
);//

wirelogiccout;

add16u1_add16(
.a(a[15:0]),
.b(b[15:0]),
.cin(1'd0),
.sum(sum[15:0]),
.cout(cout)
);

add16u2_add16(
.a(a[31:16]),
.b(b[31:16]),
.cin(cout),
.sum(sum[31:16]),
.cout()
);

endmodule

moduleadd1(inputlogica,
inputlogicb,
inputlogiccin,
outputlogicsum,
outputlogiccout
);

//Fulladdermodulehere
assign{cout,sum}=a+b+cin;
endmodule



13b7c2a2-3493-11ed-ba43-dac502259ad0.png

點(diǎn)擊Submit,等待一會就能看到下圖結(jié)果:

14596c10-3493-11ed-ba43-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網(wǎng)站會對比這兩個波形,一旦這兩者不匹配,仿真結(jié)果會變紅。

這一題就結(jié)束了。

Problem 26-Module_cseladd

題目說明

上一個練習(xí)中(Problem 25: Adder 2(Module fadd))實(shí)現(xiàn)的加法器應(yīng)該叫做行波進(jìn)位加法器(RCA: Ripple-Carry Adder)。這種加法器的缺點(diǎn)是計算進(jìn)位輸出的延遲是相當(dāng)慢的(最壞的情況下,來自于進(jìn)位輸入)。并且如果前一級加法器計算完成之前,后一級加法器不能開始計算。這又使得加法器的計算延遲變大。

一種改進(jìn)是進(jìn)位選擇加法器,如下所示。第一級加法器與之前相同,但我們復(fù)制第二級加法器,一個假設(shè)進(jìn)位=0,一個假設(shè)進(jìn)位=1,然后使用快速2對1多路復(fù)用器選擇哪個結(jié)果碰巧是正確的。

在本練習(xí)中,將獲得與上一個練習(xí)相同的模塊add16,該模塊將兩個 16 位數(shù)字與進(jìn)位相加,并產(chǎn)生一個進(jìn)位和 16 位和。必須實(shí)例化其中的三add16來構(gòu)建進(jìn)位選擇加法器,同時實(shí)現(xiàn)16bit的2選1選擇器來選擇結(jié)果。

如下圖所示將模塊連接在一起。提供的模塊add16具有以下聲明:

moduleadd16(input[15:0]a,input[15:0]b,inputcin,output[15:0]sum,outputcout);
1493103c-3493-11ed-ba43-dac502259ad0.png?

模塊端口聲明

moduletop_module(
input[31:0]a,
input[31:0]b,
output[31:0]sum
);

題目解析

這題是上一題的改進(jìn)版本的加法器,其實(shí)這也是我們數(shù)電上學(xué)到的CSA(Carry-Select Adder,選擇進(jìn)位加法器),其相對于行波進(jìn)位加法器延遲小一半左右,但是其是利用資源換取的,所以相應(yīng)消耗的資源增加約一倍。

moduletop_module(
inputlogic[31:0]a,
inputlogic[31:0]b,
outputlogic[31:0]sum
);

wirelogiccout_sel;
wirelogic[15:0]upperbit_sum0,upperbit_sum1;
add16u0_add16(
.a(a[15:0]),
.b(b[15:0]),
.cin(1'd0),
.sum(sum[15:0]),
.cout(cout_sel)
);

add16u1_add16(
.a(a[31:16]),
.b(b[31:16]),
.cin(1'd0),
.sum(upperbit_sum0),
.cout()
);

add16u2_add16(
.a(a[31:16]),
.b(b[31:16]),
.cin(1'd1),
.sum(upperbit_sum1),
.cout()
);

always_comb
begin
uniquecase(cout_sel)

1'd0:sum[31:16]=upperbit_sum0;
1'd1:sum[31:16]=upperbit_sum1;
default:sum[31:16]=upperbit_sum0;
endcase
end
endmodule


14dc2d44-3493-11ed-ba43-dac502259ad0.png

點(diǎn)擊Submit,等待一會就能看到下圖結(jié)果:

15530ec8-3493-11ed-ba43-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網(wǎng)站會對比這兩個波形,一旦這兩者不匹配,仿真結(jié)果會變紅。

這一題就結(jié)束了。

Problem 27-Module addsub

題目說明

減法器可以通過選擇性地取反一個輸入而從加法器構(gòu)建,這相當(dāng)于將輸入反相然后加 1。最終結(jié)果是一個可以執(zhí)行兩種操作的電路:(a + b + 0) 和 ( a + ~b + 1)。

題目要求構(gòu)建下面的加減法器。

提供了一個 16 位加法器模塊,需要對其進(jìn)行兩次實(shí)例化:

moduleadd16(input[15:0]a,input[15:0]b,inputcin,output[15:0]sum,outputcout);

每當(dāng)sub為 1 時,使用 32 位寬的 XOR 門來反轉(zhuǎn)b輸入。(這也可以被視為b[31:0]與sub復(fù)制32次相異或)。同時sub信號連接到加法器的進(jìn)位。

157e92d2-3493-11ed-ba43-dac502259ad0.png 圖片來自 HDLBits

模塊端口聲明

moduletop_module(
input[31:0]a,
input[31:0]b,
inputsub,
output[31:0]sum
);

題目解析

這個題目考察的是減法器,這里就用到數(shù)電小常識:減去一個數(shù)等于加上這個數(shù)的補(bǔ)碼(就是題中的按位取反再加1)。

moduletop_module(
inputlogic[31:0]a,
inputlogic[31:0]b,
inputlogicsub,
outputlogic[31:0]sum
);

wirelogiccout_0;
wirelogic[31:0]b_reverse;
assignb_reverse=b^{32{sub}};

add16u1_add16(
.a(a[15:0]),
.b(b_reverse[15:0]),
.cin(sub),
.sum(sum[15:0]),
.cout(cout_0)
);


add16u2_add16(
.a(a[31:16]),
.b(b_reverse[31:16]),
.cin(cout_0),
.sum(sum[31:16]),
.cout()
);
endmodule


15b47b9a-3493-11ed-ba43-dac502259ad0.png

點(diǎn)擊Submit,等待一會就能看到下圖結(jié)果:

1655d166-3493-11ed-ba43-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網(wǎng)站會對比這兩個波形,一旦這兩者不匹配,仿真結(jié)果會變紅。

這一題就結(jié)束了。




審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Verilog
    +關(guān)注

    關(guān)注

    29

    文章

    1367

    瀏覽量

    112289
  • HDL
    HDL
    +關(guān)注

    關(guān)注

    8

    文章

    330

    瀏覽量

    48059
  • 加法器
    +關(guān)注

    關(guān)注

    6

    文章

    183

    瀏覽量

    30771

原文標(biāo)題:HDLBits: 在線學(xué)習(xí) SystemVerilog(六)-Problem 24-27

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA Verilog HDL語法之編譯預(yù)處理

    Verilog HDL語言和C語言一樣也提供了編譯預(yù)處理的功能。“編譯預(yù)處理”是Verilog HDL
    的頭像 發(fā)表于 03-27 13:30 ?627次閱讀
    FPGA <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>語法之編譯預(yù)處理

    一文詳解Verilog HDL

    Verilog HDL(Hardware Description Language)是一種硬件描述語言,用于從算法級、門級到開關(guān)級的多種抽象設(shè)計層次的
    的頭像 發(fā)表于 03-17 15:17 ?2483次閱讀
    一文詳解<b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>

    千兆網(wǎng)絡(luò)PHY芯片RTL8211E的實(shí)踐應(yīng)用

    以太網(wǎng)MAC模塊負(fù)責(zé)實(shí)現(xiàn)以太網(wǎng)MAC子層的功能,完成802.3ab的數(shù)據(jù)封裝與解封。其同時負(fù)責(zé)適配硬件PHY的物理接口,組成物理層的通訊接口; 硬件系統(tǒng)的功能可以通過 Verilog HDL
    的頭像 發(fā)表于 03-17 13:56 ?4951次閱讀
    千兆網(wǎng)絡(luò)PHY芯片RTL8211E的實(shí)踐應(yīng)用

    淺談Verilog和VHDL的區(qū)別

    Verilog和VHDL是兩種廣泛使用的硬件描述語言HDL),它們用于描述和模擬數(shù)字電路系統(tǒng)的
    的頭像 發(fā)表于 02-17 14:20 ?1583次閱讀
    淺談<b class='flag-5'>Verilog</b>和VHDL的區(qū)別

    數(shù)字電路編程語言介紹

    數(shù)字電路編程語言是專門為描述和模擬數(shù)字電路而設(shè)計的編程語言。它們通常具有以下特點(diǎn): 硬件
    的頭像 發(fā)表于 01-24 09:39 ?781次閱讀

    Verilog 電路仿真常見問題 Verilog 在芯片設(shè)計中的應(yīng)用

    在現(xiàn)代電子設(shè)計自動化(EDA)領(lǐng)域,Verilog作為一種硬件描述語言,已經(jīng)成為數(shù)字電路設(shè)計和驗(yàn)證的標(biāo)準(zhǔn)工具。它允許設(shè)計師以高級抽象的方式定義電路的行為和結(jié)構(gòu),從而簡化了從概念到硅片的
    的頭像 發(fā)表于 12-17 09:53 ?1202次閱讀

    Verilog 與 ASIC 設(shè)計的關(guān)系 Verilog 代碼優(yōu)化技巧

    Verilog與ASIC設(shè)計的關(guān)系 Verilog作為一種硬件描述語言HDL),在ASIC設(shè)計中扮演著至關(guān)重要的角色。ASIC(Appli
    的頭像 發(fā)表于 12-17 09:52 ?1042次閱讀

    Verilog與VHDL的比較 Verilog HDL編程技巧

    理解。 VHDL :VHDL 的語法更接近于 Ada 語言,它是一種更正式的語言,具有豐富的數(shù)據(jù)類型和結(jié)構(gòu)。VHDL 支持?jǐn)?shù)據(jù)流、行為和結(jié)構(gòu)化三種描述方式。 2. 可讀性和可維護(hù)性 Veril
    的頭像 發(fā)表于 12-17 09:44 ?1707次閱讀

    數(shù)字系統(tǒng)設(shè)計與Verilog HDL

    數(shù)字系統(tǒng)設(shè)計與Verilog HDL 1.兼職職位 ,不坐班,等待公司分配任務(wù),時間自由 2.薪資: 200-5000不等可具體協(xié)商 3.要求:國內(nèi)985/211院校在讀或畢業(yè),或者國外前100的院校 4.英語水平:四級500+
    發(fā)表于 11-06 17:57

    Verilog硬件描述語言參考手冊

    一. 關(guān)于 IEEE 1364 標(biāo)準(zhǔn)二. Verilog簡介三. 語法總結(jié)四. 編寫Verilog HDL源代碼的標(biāo)準(zhǔn)五. 設(shè)計流程
    發(fā)表于 11-04 10:12 ?4次下載

    system verilog語言簡介

    ICer需要System Verilog語言得加成,這是ICer深度的表現(xiàn)。
    發(fā)表于 11-01 10:44 ?0次下載

    FPGA編程語言的入門教程

    FPGA(現(xiàn)場可編程邏輯門陣列)的編程涉及特定的硬件描述語言HDL),其中Verilog和VHDL是最常用的兩種。以下是一個FPGA編程語言
    的頭像 發(fā)表于 10-25 09:21 ?1238次閱讀

    Verilog HDL的基礎(chǔ)知識

    本文繼續(xù)介紹Verilog HDL基礎(chǔ)知識,重點(diǎn)介紹賦值語句、阻塞與非阻塞、循環(huán)語句、同步與異步、函數(shù)與任務(wù)語法知識。
    的頭像 發(fā)表于 10-24 15:00 ?1202次閱讀
    <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>的基礎(chǔ)知識

    【「數(shù)字IC設(shè)計入門」閱讀體驗(yàn)】+ 概觀

    講解了Verilog語言語法,沒有寫過Verilog代碼,只知道它是一種描述語言,使用Verilog
    發(fā)表于 09-24 10:58

    FPGA Verilog HDL有什么奇技巧?

    相加去乘? A:硬件乘法器具有重要意義,主要體現(xiàn)在以下幾個方面: 速度優(yōu)勢:在數(shù)字電路中,直接使用移位相加的方法實(shí)現(xiàn)乘法在速度上通常比通過軟件或簡單的邏輯運(yùn)算(如在 Verilog 中直接寫 a * b
    發(fā)表于 09-12 19:10