一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用二十個(gè)基本制造步驟完成CMOS制造

工程師鄧生 ? 來源:加油射頻工程師 ? 作者:加油射頻工程師 ? 2022-09-15 16:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

先從MOS管開始,如下圖所示,是MOS管的橫截面圖。M-O-S管的全稱稱為Metal-Oxide-Semiconductor,即這三個(gè)字母,代表的是晶體管的結(jié)構(gòu),分別為金屬柵極,薄氧化物絕緣體以及半導(dǎo)體溝道。

下圖示NMOS晶體管。它在P型硅襯底中制造,具有重?fù)诫s的源極、漏極。

早期的柵極是用金屬制作的,但現(xiàn)在由導(dǎo)電的多晶硅取代。柵極位于一層薄薄的二氧化硅上,這是一種絕緣體。襯底,柵極,源極和漏極,通過金屬端子與外界連接。 ef4ff52a-2b45-11ed-ba43-dac502259ad0.png ?

PMOS,是在N型硅襯底中制造,具有多晶硅柵極,P型源極和漏極,同樣器柵極,源極和漏極以及襯底通過金屬端子與外界連接。

ef5e26a4-2b45-11ed-ba43-dac502259ad0.png

CMOS全稱為 complementary MOS 。 在CMOS工藝中,在同一晶圓上,可以同時(shí)存在NMOS和PMOS,這樣,給電路設(shè)計(jì)帶來極大的便利。

當(dāng)使用晶圓來加工IC時(shí),有兩種摻雜形式的晶圓可以選擇,分別為P型晶圓和N型晶圓。

P型晶圓,可以用來制作NMOS; 但是PMOS需要的是N型襯底,怎么能在P型晶圓上實(shí)現(xiàn)呢?其實(shí)是采用N阱技術(shù),PMOS管是在被稱為N 阱的 N 型硅區(qū)域內(nèi)制成的,如下圖所示。 ef75d434-2b45-11ed-ba43-dac502259ad0.png ? ?

與 NMOS 和 BIPOLAR 技術(shù)相比,CMOS的主要優(yōu)勢是功耗要小得多。與 NMOS 或 BIPOLAR 電路不同,互補(bǔ) MOS 電路幾乎沒有靜態(tài)功耗。只有在電路實(shí)際切換的情況下才會(huì)消耗功率。這允許在 IC 上集成比 NMOS 或雙極技術(shù)更多的 CMOS 門。

CMOS制造步驟和PCB加工也很類似,使用二十個(gè)基本制造步驟完成制造。以用N阱制作CMOS為例。

步驟 1:首先我們選擇一個(gè)基板作為制造的基礎(chǔ)。對于N-阱,選擇P-型硅襯底。

ef990d50-2b45-11ed-ba43-dac502259ad0.jpg

第 2 步 – 氧化:n 型雜質(zhì)的選擇性擴(kuò)散是使用 SiO2 作為屏障來完成的,該屏障保護(hù)晶圓的某些部分免受基板的污染。

SiO 2是通過在大約 10000c的氧化室中將襯底暴露于高質(zhì)量氧氣和氫氣的氧化工藝來布局的

efad5f1c-2b45-11ed-ba43-dac502259ad0.jpg

第 3 步——光刻膠的生長:在這個(gè)階段,為了進(jìn)行選擇性蝕刻,對 SiO2 層進(jìn)行光刻工藝。在這個(gè)過程中,晶片被涂上一層均勻的感光乳劑膜。

efbd93aa-2b45-11ed-ba43-dac502259ad0.jpg

第 4 步 – 掩膜:此步驟是光刻工藝的延續(xù)。在此步驟中,使用模板制作所需的開放圖案。該模板用作光刻膠上的掩模。襯底現(xiàn)在暴露于紫外線下,掩模暴露區(qū)域下的光刻膠被聚合。

efd39a56-2b45-11ed-ba43-dac502259ad0.jpg

第 5 步 - 去除未曝光的光刻膠:去除掩模,并通過使用三氯乙烯等化學(xué)品顯影晶片來溶解未曝光的光刻膠區(qū)域。

eff24da2-2b45-11ed-ba43-dac502259ad0.jpg

第 6 步 - 蝕刻:將晶片浸入氫氟酸蝕刻溶液中,去除摻雜劑擴(kuò)散區(qū)域的氧化物。

f011a850-2b45-11ed-ba43-dac502259ad0.jpg

第 7 步 – 去除整個(gè)光刻膠層:在蝕刻過程中,受光刻膠層保護(hù)的 SiO2 部分不受影響。現(xiàn)在用化學(xué)溶劑(熱 H2SO4)剝離光刻膠掩模。

f023026c-2b45-11ed-ba43-dac502259ad0.jpg

步驟 8 – N 阱的形成:n 型雜質(zhì)通過暴露區(qū)域擴(kuò)散到 p 型襯底中,從而形成 N 阱。

f035e274-2b45-11ed-ba43-dac502259ad0.jpg

第 9 步 – 去除 SiO2:現(xiàn)在使用氫氟酸去除 SiO2 層。

f0440f84-2b45-11ed-ba43-dac502259ad0.jpg

第 10 步 - 多晶硅沉積:CMOS 晶體管的柵極未對準(zhǔn)會(huì)導(dǎo)致不需要的電容,從而損壞電路。因此,為了防止這種“自對準(zhǔn)柵極工藝”,最好在使用離子注入形成源極和漏極之前形成柵極區(qū)域。 f05a9cd6-2b45-11ed-ba43-dac502259ad0.jpg

多晶硅用于柵極的形成是因?yàn)樗梢猿惺艽笥?0000℃的高溫,當(dāng)晶片經(jīng)過退火方法形成源極和漏極時(shí)。多晶硅通過使用化學(xué)沉積工藝沉積在柵極氧化物薄層上。多晶硅層下方的這種薄柵極氧化物可防止柵極區(qū)域下方的進(jìn)一步摻雜。 步驟 11 - 柵極區(qū)域的形成:除了為NMOS 和 PMOS 晶體管形成柵極所需的兩個(gè)區(qū)域外,多晶硅的剩余部分被剝離。

f07519da-2b45-11ed-ba43-dac502259ad0.jpg

第 12 步 – 氧化工藝:在晶圓上沉積一層氧化層,作為進(jìn)一步擴(kuò)散和金屬化工藝的屏蔽層。

f0863882-2b45-11ed-ba43-dac502259ad0.jpg

第 13 步 – 掩蔽和擴(kuò)散:為了使用掩蔽工藝制作用于擴(kuò)散 n 型雜質(zhì)的區(qū)域,制作小間隙。

f09b459c-2b45-11ed-ba43-dac502259ad0.jpg

使用擴(kuò)散工藝開發(fā)了三個(gè) n+ 區(qū)域,用于形成 NMOS 的端子。

f0ad77f8-2b45-11ed-ba43-dac502259ad0.jpg

第 14 步 – 去除氧化物:剝?nèi)パ趸瘜印?br />
f0c24c78-2b45-11ed-ba43-dac502259ad0.jpg

第 15 步 – P 型擴(kuò)散:類似于用于形成 PMOS 的 p 型擴(kuò)散端子的 n 型擴(kuò)散。

f0d7d8b8-2b45-11ed-ba43-dac502259ad0.jpg

第 16 步 - 厚場氧化層的鋪設(shè):在形成金屬端子之前,鋪設(shè)厚場氧化層,以便為不需要端子的晶圓區(qū)域形成保護(hù)層。

f0f74216-2b45-11ed-ba43-dac502259ad0.jpg

步驟 17 – 金屬化:此步驟用于形成可以提供互連的金屬端子。鋁被涂在整個(gè)晶片上。

f10d5524-2b45-11ed-ba43-dac502259ad0.jpg

第 18 步 – 去除多余金屬:從晶圓上去除多余的金屬。 步驟 19 - 端子的形成:在去除多余金屬端子后形成的間隙中,形成互連。

f120cbea-2b45-11ed-ba43-dac502259ad0.jpg

第 20 步 – 分配端子名稱:為NMOS 和 PMOS 晶體管的端子分配名稱。

f13e49f4-2b45-11ed-ba43-dac502259ad0.jpg




審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6025

    瀏覽量

    238885
  • MOS管
    +關(guān)注

    關(guān)注

    109

    文章

    2626

    瀏覽量

    70777
  • PMOS
    +關(guān)注

    關(guān)注

    4

    文章

    269

    瀏覽量

    30561

原文標(biāo)題:CMOS技術(shù)

文章出處:【微信號:加油射頻工程師,微信公眾號:加油射頻工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    CMOS圖像傳感器的制造步驟

    傳感器雖然與傳統(tǒng)的 CMOS電路的用途不同,但整個(gè)晶圓制造環(huán)節(jié)基本上仍采用CMOS工藝,只是將純粹邏輯運(yùn)算功能變?yōu)榻邮胀饨绻饩€后轉(zhuǎn)變?yōu)殡娦盘柌鬟f出去,因而具有CMOS 的基本特點(diǎn)和優(yōu)
    的頭像 發(fā)表于 06-18 11:40 ?406次閱讀
    <b class='flag-5'>CMOS</b>圖像傳感器的<b class='flag-5'>制造</b><b class='flag-5'>步驟</b>

    CMOS超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識(shí)

    本節(jié)將介紹 CMOS 超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識(shí),重點(diǎn)將放在工藝流程的概要和不同工藝步驟對器件及電路性能的影響上。
    的頭像 發(fā)表于 06-04 15:01 ?699次閱讀
    <b class='flag-5'>CMOS</b>超大規(guī)模集成電路<b class='flag-5'>制造</b>工藝流程的基礎(chǔ)知識(shí)

    PanDao:制造成本影響分析軟件工具

    到0.2 毫米,會(huì)導(dǎo)致制造成本增加16.6%(即15355 歐元),因?yàn)樾枰M(jìn)行最終的IBF 成型步驟(圖5)。 總之,已開發(fā)出的名為“PanDao”的新型光學(xué)設(shè)計(jì)軟件工具,能夠根據(jù)光學(xué)設(shè)計(jì)參數(shù)和公差來
    發(fā)表于 05-12 08:55

    PanDao:光學(xué)制造鏈設(shè)計(jì)

    , ?鏈能力:所選制造鏈達(dá)到最先進(jìn)水平的99.92% ?鏈快速性:存在更昂貴但快6.2%的制造鏈。 從制造成本角度比較競爭性光學(xué)設(shè)計(jì) 為了完成特定的光學(xué)設(shè)計(jì)任務(wù),需要設(shè)計(jì)一個(gè)單色準(zhǔn)直器
    發(fā)表于 05-12 08:51

    PanDao:簡化光學(xué)元件制造流程

    鏡片數(shù)量、系統(tǒng)尺寸、是否配置主動(dòng)變焦機(jī)構(gòu)、鏡片幾何構(gòu)型、面形精度與表面粗糙度等要素。 接下來的關(guān)鍵步驟由光學(xué)制造設(shè)計(jì)師完成——將系統(tǒng)設(shè)計(jì)轉(zhuǎn)化為可執(zhí)行的制造流程鏈,包括粗加工、精加工、終
    發(fā)表于 05-08 08:46

    PanDao:光學(xué)設(shè)計(jì)中的制造風(fēng)險(xiǎn)管理

    、反射鏡、分光鏡等),并確保這些元件能按需調(diào)制透射光的特性。 隨后,由“光學(xué)制造設(shè)計(jì)師”將已完成的光學(xué)系統(tǒng)設(shè)計(jì)規(guī)格及所采用光學(xué)元件的公差要求,轉(zhuǎn)化為最佳的制造流程鏈。這一流程鏈由一系列后續(xù)制造
    發(fā)表于 05-07 09:01

    PanDao:光學(xué)制造過程建模

    摘要 PanDao項(xiàng)目作為全球首款同類軟件工具,其最新進(jìn)展報(bào)告顯示:該工具能夠在設(shè)計(jì)階段確定所需的最佳光學(xué)制造鏈,對透鏡設(shè)計(jì)進(jìn)行優(yōu)化,以此實(shí)現(xiàn)最低成本與最佳可生產(chǎn)性的雙重目標(biāo)。1.簡介 《牛津詞典
    發(fā)表于 05-07 08:54

    CMOS集成電路的基本制造工藝

    本文主要介紹CMOS集成電路基本制造工藝,特別聚焦于0.18μm工藝節(jié)點(diǎn)及其前后的變化,分述如下:前段工序(FrontEnd);0.18μmCMOS前段工序詳解;0.18μmCMOS后段鋁互連工藝;0.18μmCMOS后段銅互連工藝。
    的頭像 發(fā)表于 03-20 14:12 ?2022次閱讀
    <b class='flag-5'>CMOS</b>集成電路的基本<b class='flag-5'>制造</b>工藝

    工程師入門必學(xué)的二十個(gè)模擬電路

    電子發(fā)燒友網(wǎng)站提供《工程師入門必學(xué)的二十個(gè)模擬電路.pdf》資料免費(fèi)下載
    發(fā)表于 02-07 16:03 ?4次下載

    FinFET制造工藝的具體步驟

    本文介紹了FinFET(鰭式場效應(yīng)晶體管)制造過程中后柵極高介電常數(shù)金屬柵極工藝的具體步驟。
    的頭像 發(fā)表于 01-20 11:02 ?2969次閱讀
    FinFET<b class='flag-5'>制造</b>工藝的具體<b class='flag-5'>步驟</b>

    【「大話芯片制造」閱讀體驗(yàn)】+ 芯片制造過程和生產(chǎn)工藝

    的工序還要保證芯片良率,真是太難了。前道工序要在晶圓上布置電阻、電容、二極管、三極管等器件,同時(shí)要完成器件之間的連接線。 隨著芯片的功能不斷增加,其制造工藝也越加復(fù)雜,芯片內(nèi)部都是多層設(shè)計(jì)、多層布線,就像
    發(fā)表于 12-30 18:15

    《大話芯片制造》閱讀體會(huì)分享_1

    首先,感謝電子技術(shù)論壇的支持,讓我有機(jī)會(huì)在第一時(shí)間可以閱讀《大話芯片制造》,讓我更深入的了解芯片經(jīng)歷工廠、制造、工藝、材料到行業(yè)戰(zhàn)略的信息。 拿到《大話芯片制造》的第一刻,就看到本書的精致,符合高端
    發(fā)表于 12-25 20:59

    【「大話芯片制造」閱讀體驗(yàn)】+內(nèi)容概述,適讀人群

    工藝有一個(gè)初步的了解。而且豐富的圖表和圖解,直觀易懂。每一個(gè)復(fù)雜的制造步驟,都被作者巧妙地轉(zhuǎn)化為易于理解的圖形,增強(qiáng)了閱讀的趣味性,也提高了學(xué)習(xí)效率。這種圖文并茂的表達(dá)方式極大地提升了閱讀
    發(fā)表于 12-21 16:32

    大話芯片制造之讀后感超純水制造

    大家能看到這篇讀后感,說明贈(zèng)書公益活動(dòng)我被選中參加,我也算幸運(yùn)兒,再次感謝贈(zèng)書主辦方! 關(guān)于芯片制造過程中,超純水設(shè)備制造工藝流程中導(dǎo)電率控制。在正常思維方式,水是導(dǎo)電的,原因?qū)щ娛撬s質(zhì),多數(shù)人
    發(fā)表于 12-20 22:03

    鋅銀電池的制造工藝

    鋅銀電池的制造工藝是一個(gè)復(fù)雜且精細(xì)的過程,涉及多個(gè)關(guān)鍵步驟和先進(jìn)技術(shù)。以下是對鋅銀電池制造工藝的詳細(xì)闡述:
    的頭像 發(fā)表于 10-03 15:01 ?1091次閱讀