共源共柵電流鏡
如圖所示,令左路電流為10u,PM1和PM0寬長比相同,則由電流鏡定律,右側(cè)電流也為10u,目標(biāo):設(shè)計較為精確的電流鏡,要求輸出(PM3漏端)電壓>VDD-0.6
采用1830工藝
由于輸出電壓>VDD-0.6,因此Vdsat0+Vdsat3<0.6
采用1:1復(fù)制,PM1與PM0寬長比相同,為保證PM1與PM0漏壓相等,PM2與PM3尺寸相同。0.6V壓降平均分給PM0與PM3,為保證設(shè)計余量,取Vdsat=0.25V
由于飽和時,Vgs-Vth
K取40uA/V^2,可得W/L=8
由于PM1與PM0必須良好匹配,溝長調(diào)制效應(yīng)要小,取最小溝長6倍,3um,W1,2=24um
PM2與PM3以減小面積準(zhǔn)則,溝長取1.5u,W=12u
計算R:Vsg1+VR-Vsg3-Vsd1=0=Vsg1+VR-Vsg3-0.3
R=0.3/10u=30K
由直流仿真看到采用共源共柵電流鏡的方式復(fù)制的電流精度遠(yuǎn)高于PMOS電流鏡精度。
-
電流鏡
+關(guān)注
關(guān)注
0文章
44瀏覽量
17581 -
PMOS
+關(guān)注
關(guān)注
4文章
269瀏覽量
30562 -
共源共柵
+關(guān)注
關(guān)注
0文章
25瀏覽量
10525
原文標(biāo)題:【圖文分析】共源共柵電流鏡解析
文章出處:【微信號:電路一點通,微信公眾號:電路一點通】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
折疊式共源共柵放大級的增益提升方法
折疊共源共柵運算放大器原理及設(shè)計

CMOS工藝下高擺幅共源共柵偏置電路圖
低壓共源共柵電流鏡在模擬IC的用法

評論