一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

用于RISC-V設(shè)計的基本安全協(xié)處理器

星星科技指導員 ? 來源:嵌入式計算設(shè)計 ? 作者:Sam Chung ? 2022-10-18 09:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2021年,連接的物聯(lián)網(wǎng)設(shè)備數(shù)量超過460億,預計到2030年將達到驚人的1250億。這將顯著改變半導體市場,因為每個物聯(lián)網(wǎng)設(shè)備都需要一個處理器內(nèi)核來有效地處理大量數(shù)據(jù)和相關(guān)交易。為了充分利用這種市場潛力,RISC-V架構(gòu)已成為SoC設(shè)計人員x86或ARM的新替代品,這要歸功于其開放的指令格式和低成本。

然而,隨著物聯(lián)網(wǎng)市場的不斷擴大,對抗性攻擊的破壞性也在不斷擴大。連接應用程序的安全性現(xiàn)在是其設(shè)計的基本要素。連接的設(shè)備必須能夠相互進行身份驗證,確保安全的數(shù)據(jù)傳輸,并包括安全存儲。雖然RISC-V的安全指南仍在開發(fā)中,但為RISC-V用戶提供有效的即插即用解決方案以增強SoC及其他產(chǎn)品的安全性至關(guān)重要。

需要什么樣的設(shè)計來保護物聯(lián)網(wǎng)應用?

在大多數(shù)情況下,有六個關(guān)鍵的 SoC 安全因素需要考慮。..

受信任的執(zhí)行環(huán)境 (TEE):隔離需要更高安全級別的代碼、數(shù)據(jù)和內(nèi)存。

信任根:保護關(guān)鍵安全參數(shù);包含唯一 ID、證書、密鑰和安全存儲。

安全啟動:阻止未經(jīng)授權(quán)的操作系統(tǒng)和應用程序運行。

靜態(tài)數(shù)據(jù)安全性:以加密/模糊的形式存儲數(shù)據(jù),并具有可靠的訪問控制,以防止泄漏。

傳輸中數(shù)據(jù)安全:利用密鑰在傳輸前對數(shù)據(jù)進行加密,以防止被攔截。

安全 OTA 更新:確?,F(xiàn)場的固件或軟件更新以加密密文的形式提供,并且不允許降級。

僅擁有CPU無法實現(xiàn)這六個安全因素。芯片的設(shè)計需要一個密鑰存儲單元和一組加密算法來幫助CPU執(zhí)行安全功能,包括身份驗證、加密、解密和完整性檢查,以實現(xiàn)這些功能。此外,安全操作(與非安全操作分開)需要隔離且受信任的安全執(zhí)行環(huán)境。還應實施防篡改設(shè)計,以保護安全環(huán)境免受攻擊。

考慮到這些風險,經(jīng)驗豐富的設(shè)計人員通常會使用帶有硬件信任根和防篡改設(shè)計的安全協(xié)處理器來支持CPU執(zhí)行應用程序和服務的所有必要安全功能。

糾正現(xiàn)有協(xié)處理器的不足

安全協(xié)處理器負責系統(tǒng)內(nèi)與安全相關(guān)的事務,并允許CPU安全地執(zhí)行其主要功能。實施后,硬件加速的安全協(xié)處理器將保護敏感信息并比CPU更有效地執(zhí)行安全功能,而不會竊取其計算能力。這不僅簡化了系統(tǒng)設(shè)計,還提高了整體性能。

在其架構(gòu)中,ARM提供與其CPU集成的加密單元-312作為安全協(xié)處理器來處理安全操作。相比之下,RISC-V生態(tài)系統(tǒng)仍在成熟,還沒有適合安全協(xié)處理器的解決方案。RISC-V用戶必須自己開發(fā)或采用合作伙伴的IP才能獲得上述安全功能。如果他們選擇在內(nèi)部開發(fā),可能會出現(xiàn)一些挑戰(zhàn)。他們是否有足夠能力的安全開發(fā)團隊?它將如何影響上市時間?自主研發(fā)的安全功能能否獲得認證?當技術(shù)問題出現(xiàn)時,他們能處理得有多好?最后,成本是多少?所有這些挑戰(zhàn)都可以通過采用來自有能力的合作伙伴的集成IP來避免。

現(xiàn)有解決方案缺乏全面的硬件信任根,無法提供可靠的安全邊界,使其容易受到攻擊。市場上的大多數(shù)安全協(xié)處理器可能涵蓋一到兩個關(guān)鍵功能,但不足。例如,一些協(xié)處理器無法支持某些加密算法,容易受到攻擊,或者沒有通過第三方認證。有些沒有安全存儲密鑰,導致協(xié)處理器從安全邊界之外檢索密鑰(想象一下,將密鑰留給前門的保險庫)。即使是包括安全密鑰存儲在內(nèi)的選項也有不可避免的缺點,需要在生產(chǎn)過程中逐個將密鑰注入芯片,這使得制造或操作成本高昂且難以操作。某些協(xié)處理器對所有產(chǎn)品具有相同的激活密鑰,從而危及身份和應用服務管理。

所有這些不足可能最終成為物聯(lián)網(wǎng)設(shè)備中的漏洞,這將不可避免地成為希望破壞網(wǎng)絡(luò)的黑客的目標。因此,即使是一個只傳輸非敏感數(shù)據(jù)的微型物聯(lián)網(wǎng)設(shè)備,如果被黑客操縱,也會造成巨大的傷害。像這樣的事件不勝枚舉,最近的一次是2021年5月,當時最大的石油管道系統(tǒng)殖民地管道受到攻擊。他們不僅關(guān)閉了整個管道,政府甚至還發(fā)布了區(qū)域緊急聲明。僅支付的贖金損失就為420萬美元。

普菲奧特為RISC-V架構(gòu)提供片上安全保障

為了解決RISC-V生態(tài)系統(tǒng)中缺乏完整的安全協(xié)處理器的問題,PUFiot是PUF安全的集成IP解決方案之一,是最終的答案。它采用多層設(shè)計,利用一套全面的完全集成的硬件安全IP。與純粹基于軟件的設(shè)計不同,PUFiot的安全邊界基于硬件的物理分離,因此建立了一個健全的可信執(zhí)行環(huán)境(TEE)。圖 1 演示了 PUFiot 的設(shè)計架構(gòu)。PUFiot 的核心是模擬硬件信任根設(shè)計。硬件信任根包含 eMemory 的專利 NeoPUF,為每個芯片提供唯一的芯片指紋 (UID),并提供 Riscure 認證的防篡改安全 OTP,用于密鑰存儲,防止對關(guān)鍵安全參數(shù)的物理/電氣攻擊。硬件信任根還附帶一個真隨機數(shù)生成器(TRNG),這是一個動態(tài)熵的來源,用于保護加密引擎和系統(tǒng)之間的通信。

圖1:普菲奧特的設(shè)計架構(gòu)

PUFiot支持一套完整的NIST CAVP認證和第三方認證的中國OSCCA硬件加密算法。由于模塊化設(shè)計,PUFiot加密算法的定制仍然很靈活。這意味著用戶的要求,例如在SM4和AES之間進行選擇,可以在一個簡單的過程中得到滿足。因此,PUFiot可以滿足RISC-V當前和未來的安全要求。除了安全功能外,眾多的數(shù)字和模擬防篡改設(shè)計進一步加強了PUFiot,使其成為可靠的安全協(xié)處理器。同樣,為了降低整個 SoC 系統(tǒng)設(shè)計的復雜性,PUFiot 支持用于寄存器訪問控制的標準 APB 控制接口和具有標準 AXI4 控制接口的 DMA,以快速訪問存儲在系統(tǒng)存儲器中的大量數(shù)據(jù)。隨附的軟件開發(fā)工具包 (SDK),包括 Linux 裸機固件和高級 API,可幫助加快軟件開發(fā)和部署。

除了 NIST 標準的密鑰包裝 (KWP) 和密鑰派生函數(shù) (KDF) 以保護密鑰的使用和導出外,PUFiot 還可以按需生成多個密鑰,以便 RISC-V 物理內(nèi)存保護 (PMP) 單獨保護每個應用程序。此外,PUF的屬性非常適合安全啟動和安全OTA更新,因為不同物聯(lián)網(wǎng)設(shè)備上的相同軟件都有其密鑰。因此,我們可以為即將進入市場的數(shù)十億新物聯(lián)網(wǎng)設(shè)備建立牢固的安全基礎(chǔ)。圖 2 顯示了采用 PUFiot 作為其安全協(xié)處理器的 RISC-V SoC 設(shè)計。

圖 2:采用聚氨酯飛控的 RISC-V 網(wǎng)絡(luò)設(shè)計

結(jié)論

為了保護物聯(lián)網(wǎng)應用,PUFsecurity利用芯片指紋技術(shù)來加強信任根,并開發(fā)了PUFiot,這是一種具有廣泛安全邊界的安全協(xié)處理器,可以輕松集成到安全的RISC-V系統(tǒng)中。PUFiot 支持物聯(lián)網(wǎng)世界所需的零接觸部署。憑借硬件加速的安全功能和訪問控制,PUFiot還滿足了云應用中零信任安全的要求。因此,PUFiot作為一種安全解決方案,非常適合采用RISC-V處理器的物聯(lián)網(wǎng)設(shè)備。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19896

    瀏覽量

    235298
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4392

    瀏覽量

    222799
  • RISC-V
    +關(guān)注

    關(guān)注

    46

    文章

    2573

    瀏覽量

    48842
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    直播預約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」7月30日(周三)20:00精彩開播期待與您云相聚,共襄學術(shù)盛宴!|直播信息報告題目高性能RISC-V處理器芯片報告
    的頭像 發(fā)表于 07-14 17:34 ?350次閱讀
    直播預約 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正以開源、靈活和高性價比的優(yōu)勢快速崛起。HPM5E31IGN作為先楫半導體的一款單核32位RISC
    發(fā)表于 05-29 09:23

    HXS320F28027數(shù)字信號處理器(32位RISC-V DSP)

    HXS320F28027數(shù)字信號處理器(32位RISC-V DSP)HXS320F28027是中科昊芯(Haawking)基于自主研發(fā)的H28x內(nèi)核推出的32位定點RISC-V DSP架構(gòu)數(shù)字信號
    發(fā)表于 05-21 10:21

    新思科技RISC-V處理器助力低功耗嵌入式應用

    人工智能、自動駕駛汽車等技術(shù)正迅速發(fā)展,市場對定制可擴展處理器的需求也隨之不斷攀升。RISC-V開放標準指令集架構(gòu)(ISA)以其模塊化設(shè)計和協(xié)作社區(qū),引領(lǐng)了處理器設(shè)計新潮流,助力實現(xiàn)技術(shù)愿景。相應
    的頭像 發(fā)表于 02-10 16:52 ?757次閱讀
    新思科技<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>助力低功耗嵌入式應用

    關(guān)于RISC-V芯片的應用學習總結(jié)

    電子、醫(yī)療設(shè)備等領(lǐng)域,對處理器的可靠性、實時性和低功耗有較高要求。RISC-V芯片通過提供豐富的外設(shè)接口和高效的指令集,滿足了嵌入式系統(tǒng)的多樣化需求。同時,其開源特性降低了開發(fā)成本,加速了產(chǎn)品上市時間
    發(fā)表于 01-29 08:38

    Imagination放棄RISC-V處理器內(nèi)核開發(fā)

    電子發(fā)燒友網(wǎng)報道(文/吳子鵬)根據(jù)外媒的最新報道,半導體IP大廠Imagination Technology已經(jīng)停止了RISC-V處理器內(nèi)核的開發(fā),轉(zhuǎn)而更加專注于其核心的GPU和AI產(chǎn)品
    的頭像 發(fā)表于 01-10 00:15 ?2783次閱讀

    Andes晶心科技推出D45-SE RISC-V處理器

    RISC-V International 的創(chuàng)始高級會員,今天宣布推出其領(lǐng)先行業(yè)的AndesCore D45-SE功能安全 RISC-V 處理器,該
    的頭像 發(fā)表于 12-26 10:54 ?975次閱讀

    Rivos全新產(chǎn)品采用Andes晶心科技NX45 RISC-V處理器

    專注于加速數(shù)據(jù)分析和生成式AI工作負載的RISC-V主要會員公司Rivos與32/64位RISC-V處理器內(nèi)核的領(lǐng)先供貨商、RISC-V創(chuàng)始會員Andes晶心科技,宣布Rivos已獲得
    的頭像 發(fā)表于 12-04 10:37 ?743次閱讀

    RISC-V能否復制Linux 的成功?》

    ,創(chuàng)建實現(xiàn)自有加速算法的自定義異構(gòu)集群。RISC-V作為一種ISA,我們一開始是在處理器內(nèi)核中采用吸引人的通用構(gòu)建塊,然后在此基礎(chǔ)上進行構(gòu)建,同時還利用最好的商業(yè)工具增強使用者的信心。所以,IP
    發(fā)表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    是開放的,任何人都可以使用它來開發(fā)處理器芯片和其他硬件,而無需支付任何許可或使用費用。RISC-V的設(shè)計簡單,易于擴展和自定義,可以在各種應用場景和市場中使用。 什么是指令集架構(gòu)? 指令集架構(gòu)
    發(fā)表于 11-16 16:14

    RISC-V,即將進入應用的爆發(fā)期

    計算機由控制整體的CPU(中央處理器)和加速兩部分構(gòu)成。在AI計算中,功耗和效率是兩個關(guān)鍵因素。RISC-V架構(gòu)通過其簡潔的設(shè)計和定制化的擴展,可以實現(xiàn)高效的能量使用。該架構(gòu)能夠通過小型且高效的
    發(fā)表于 10-31 16:06

    risc-v在人工智能圖像處理應用前景分析

    長時間運行或電池供電的設(shè)備尤為重要。 高性能 : 盡管RISC-V架構(gòu)以低功耗著稱,但其高性能也不容忽視。通過優(yōu)化指令集和處理器設(shè)計,RISC-V可以在處理復雜的人工智能圖像
    發(fā)表于 09-28 11:00

    淺談國產(chǎn)異構(gòu)雙核RISC-V+FPGA處理器AG32VF407的優(yōu)勢和應用場景

    傳統(tǒng)的ASIC(專用集成電路)設(shè)計,F(xiàn)PGA的靈活性使得其開發(fā)成本更低,且能夠快速響應市場變化。RISC-V的開源特性也進一步降低了開發(fā)成本。 安全性與可靠性 : 異構(gòu)處理器可以通過硬件隔離等
    發(fā)表于 08-31 08:32

    RISC-V適合什么樣的應用場景

    設(shè)計使得開發(fā)者可以靈活選擇所需的指令集和模塊,以滿足嵌入式系統(tǒng)的各種性能要求。 3. 人工智能(AI)和機器學習(ML) 高性能計算:RISC-V結(jié)合AI加速協(xié)處理器,可以提供高效
    發(fā)表于 07-29 17:16

    RISC-V在中國的發(fā)展機遇有哪些場景?

    。RISC-V結(jié)合AI加速,可以在AI領(lǐng)域提供高效的計算解決方案。 定制化需求:RISC-V允許添加專門的加速協(xié)
    發(fā)表于 07-29 17:14