一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA幾種電平:TTL,CMOS以及LVTTL,LVCMOS

哈哈hfgfdf ? 2022-10-27 10:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電路設計中,經(jīng)常遇到各種不相同的邏輯電平。常見的邏輯電平如下:
TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232RS485等,還有一些速度比較高的 LVDS、GTL、PGTL、CML、HSTL、SSTL等。

ba5f64be-5461-11ed-b468-dac502259ad0.png

TTL電平

TTL:Transistor-Transistor Logic 三極管結(jié)構(gòu)。TTL電平常用的一般分為2種,分別是3.3V和5V,不論是3.3V還是5V的TTL的VIH/VIL與VOH/VOL都是一樣的,輸入的高低電平VIH/VIL一般是2V/0.8V,輸出的高低電平VOH/VOL一般是 2.4V/0.4V,也就是 輸出:VOH>=2.4V;VOL<=0.5V;輸入:VIH>=2V;VIL<=0.8V。另外由于2.4V與5V之間還有很大空閑,對改善噪聲容限并沒什么好處,又會白白增大系統(tǒng)功耗,還會影響速度。所以后來就把一部分“砍”掉了。也就是后面的LVTTL。

LVTTL電平

LVTTL又分3.3V、2.5V以及更低電壓的LVTTL(Low Voltage TTL)。

3.3V LVTTL:

Vcc:3.3V;VOH>=2.4V;VOL<=0.4V;VIH>=2V;VIL<=0.8V。

2.5V LVTTL:

Vcc:2.5V;VOH>=2.0V;VOL<=0.2V;VIH>=1.7V;VIL<=0.7V。

TTL使用注意:TTL電平一般過沖都會比較嚴重,可能在始端串22歐或33歐電阻;TTL電平輸入腳懸空時是內(nèi)部認為是高電平。要下拉的話應用1k以下電阻下拉。TTL輸出不能驅(qū)動CMOS輸入。

COMS電平

COMS:Complementary Metal Oxide SemiconductorPMOS+NMOS。CMOS的速度比較快,大多數(shù)用于相對高速的器件,比如一驅(qū)多時鐘芯片。

Vcc:5V時,輸出:VOH>=4.45V;輸入:VOL<=0.5V;VIH>=3.5V;VIL<=1.5V。

CMOS使用注意:CMOS結(jié)構(gòu)內(nèi)部寄生有可控硅結(jié)構(gòu),當輸入或輸入管腳高于VCC一定值(比如一些芯片是0.7V)時,電流足夠大的話,可能引起閂鎖效應,導致芯片的燒毀。相對TTL有了更大的噪聲容限,輸入阻抗遠大于TTL輸入阻抗。對應3.3V LVTTL,出現(xiàn)了LVCMOS,可以與3.3V的LVTTL直接相互驅(qū)動。

3.3V LVCMOS:

Vcc:3.3V;VOH>=3.2V;VOL<=0.1V;VIH>=2.0V;VIL<=0.7V。

2.5V LVCMOS:

Vcc:2.5V;VOH>=2V;VOL<=0.1V;VIH>=1.7V;VIL<=0.7V。

ECL、 PECL、LVPECL電平

ECL:Emitter Coupled Logic 發(fā)射極耦合邏輯電路(差分結(jié)構(gòu))

Vcc=0V;Vee:-5.2V;VOH=-0.88V;VOL=-1.72V;VIH=-1.24V;VIL=-1.36V。

速度快,驅(qū)動能力強,噪聲小,很容易達到幾百M的應用。但是功耗大,需要負電源。為簡化電源,出現(xiàn)了PECL(ECL結(jié)構(gòu),改用正電壓供電)和LVPECL。

PECL:Pseudo/Positive ECL

Vcc=5V;VOH=4.12V;VOL=3.28V;VIH=3.78V;VIL=3.64V

LVPELC:Low Voltage PECL

Vcc=3.3V;VOH=2.42V;VOL=1.58V;VIH=2.06V;VIL=1.94V

ECL、 PECL、LVPECL使用注意:不同電平不能直接驅(qū)動。中間可用交流耦合、電阻網(wǎng)絡或?qū)S眯酒M行轉(zhuǎn)換。以上三種均為射隨輸出結(jié)構(gòu),必須有電阻拉到一個直流偏置電壓。(如多用于時鐘的LVPECL:直流匹配時用130歐上拉,同時用82歐下拉;交流匹配時用82歐上拉,同時用130歐下拉。但兩種方式工作后直流電平都在1.95V左右。)

LVDS電平

LVDS:Low Voltage Differential Signaling。前面的電平標準擺幅都比較大,為降低電磁輻射,同時提高開關速度又推出LVDS電平標準。差分對輸入輸出,內(nèi)部有一個恒流源3.5-4mA,在差分線上改變方向來表示0和1。通過外部的100歐匹配電阻(并在差分線上靠近接收端)轉(zhuǎn)換為±350mV的差分電平,中心電平一般在1.2V左右。LVDS使用注意:可以達到600M以上,PCB要求較高,差分線要求嚴格等長,差最好不超過10mil(0.25mm)。100歐電阻離接收端距離不能超過500mil,最好控制在300mil內(nèi)。

CML電平

CML:是內(nèi)部做好匹配的一種電路,不需再進行匹配。三極管結(jié)構(gòu),也是差分線,速度能達到3G以上。只能點對點傳輸。

GTL電平

GTL:類似CMOS的一種結(jié)構(gòu),輸入為比較器結(jié)構(gòu),比較器一端接參考電平,另一端接輸入信號。1.2V電源供電。

Vcc=1.2V;VOH>=1.1V;VOL<=0.4V;VIH>=0.85V;VIL<=0.75V

PGTL/GTL+:

Vcc=1.5V;VOH>=1.4V;VOL<=0.46V;VIH>=1.2V;VIL<=0.8V

HSTL與SSTL電平

HSTL是主要用于QDR存儲器的一種電平標準:一般有V?CCIO=1.8V和V??CCIO= 1.5V。和上面的GTL相似,輸入為輸入為比較器結(jié)構(gòu),比較器一端接參考電平(VCCIO/2),另一端接輸入信號。對參考電平要求比較高(1%精度)。SSTL主要用于DDR存儲器。和HSTL基本相同。V??CCIO=2.5V,輸入為輸入為比較器結(jié)構(gòu),比較器一端接參考電平1.25V,另一端接輸入信號。對參考電平要求比較高(1%精度)。

HSTL和SSTL大多用在300M以下。

RS232和RS48電平

RS232采用±12-15V供電,我們電腦后面的串口即為RS232標準。+12V表示0,-12V表示1??梢杂肕AX3232等專用芯片轉(zhuǎn)換,也可以用兩個三極管加一些外圍電路進行反相和電壓匹配。

RS485是一種差分結(jié)構(gòu),相對RS232有更高的抗干擾能力。傳輸距離可以達到上千米。


原文標題:FPGA幾種電平:TTL,CMOS以及LVTTL,LVCMOS

文章出處:【微信公眾號:嵌入式學習資料】歡迎添加關注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22050

    瀏覽量

    618451
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    什么是TTL電平、CMOS電平?區(qū)別?

    數(shù)據(jù)傳輸,電纜以及連接器的費用比起串行通信方式來也要高一些。TTL電路的電平就叫TTL 電平,CMOS
    發(fā)表于 09-27 16:26

    TTL電平CMOS電平的區(qū)別!

    ; (VCC-Vol)/(Iol+m*Iil)  其中n:線與的開路門數(shù);m:被驅(qū)動的輸入端數(shù)。  10:常用的邏輯電平  ·邏輯電平:有TTL、CMOS
    發(fā)表于 01-17 14:52

    常見的幾種邏輯電平

    TTLCMOS是數(shù)字電路中兩種常見的邏輯電平,LVTTLLVCMOS是兩者低電平版本。
    發(fā)表于 05-22 08:03

    什么是TTL電平?什么是CMOS電平?

    什么是TTL電平?什么是CMOS電平?開漏形式的電路有什么特點?
    發(fā)表于 09-28 07:56

    TTL電平CMOS電平的區(qū)別

    TTL電平CMOS電平的區(qū)別 1,TTL電平:    輸出高
    發(fā)表于 10-10 12:26 ?8802次閱讀

    TTL電平 CMOS電平推挽輸出

    TTL電平 CMOS電平推挽輸出 TTL——Transistor-Transistor Logic HTTL——High-speed
    發(fā)表于 12-05 09:35 ?3212次閱讀

    電平標準

    電平標準:現(xiàn)在常用的電平標準有TTLCMOS、LVTTLLVCMOS、ECL、PECL、LV
    發(fā)表于 07-21 10:25 ?2883次閱讀

    邏輯電平詳細介紹

    邏輯電平詳細介紹邏輯電平有:TTL、CMOSLVTTL、LVCMOS、ECL、PECL、LVD
    發(fā)表于 04-12 12:03 ?1.2w次閱讀

    TTL電平CMOS電平的區(qū)別,TTL & CMOS

    TTL電平CMOS電平的區(qū)別,TTL & CMOS 關鍵字:
    的頭像 發(fā)表于 09-20 18:26 ?8985次閱讀

    ttl電平cmos電平的區(qū)別

     晶體管組成了TTL集成電路,TTL大多采用5V電路。用二進制來進行表示的話, 5V正好等于邏輯上的“1”, 0V等于邏輯上的“0”,因此, TTL電平在電路中得以被大星應用。而在此領
    的頭像 發(fā)表于 08-19 14:20 ?3.1w次閱讀

    FPGA的常用電平標準

    現(xiàn)在常用的電平標準有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,還有一些速度比較高
    發(fā)表于 01-07 17:07 ?14次下載
    <b class='flag-5'>FPGA</b>的常用<b class='flag-5'>電平</b>標準

    詳解信號邏輯電平標準:CMOS、TTLLVCMOS、LVTTL、ECL、PECL、LVPECL、LVDS、CML資料下載

    電子發(fā)燒友網(wǎng)為你提供詳解信號邏輯電平標準:CMOSTTL、LVCMOS、LVTTL、ECL、PECL、LVPECL、LVDS、CML資料下
    發(fā)表于 04-09 08:45 ?91次下載
    詳解信號邏輯<b class='flag-5'>電平</b>標準:<b class='flag-5'>CMOS</b>、<b class='flag-5'>TTL</b>、<b class='flag-5'>LVCMOS</b>、<b class='flag-5'>LVTTL</b>、ECL、PECL、LVPECL、LVDS、CML資料下載

    I/O接口標準(1):LVTTLLVCMOS、SSTL、HSTL

    轉(zhuǎn)自FPGA開發(fā)圈2016-10-19I/O接口標準1.單端信號接口標準 LVTTLLVCMOS(JESD8-5,JESD8-B) SSTL(JESD8-8,JESD8-9B,JESD8-15
    發(fā)表于 11-10 12:50 ?61次下載
    I/O接口標準(1):<b class='flag-5'>LVTTL</b>、<b class='flag-5'>LVCMOS</b>、SSTL、HSTL

    什么是TTL電平,什么是CMOS電平,他們的區(qū)別

    什么是TTL電平,什么是CMOS電平,他們的區(qū)別
    發(fā)表于 11-30 20:51 ?40次下載
    什么是<b class='flag-5'>TTL</b><b class='flag-5'>電平</b>,什么是<b class='flag-5'>CMOS</b><b class='flag-5'>電平</b>,他們的區(qū)別

    TTL/LVTTL:供電電源、電平標準及使用注意事項

    電平標準,它們在電子設備的信號傳輸中發(fā)揮著關鍵作用。下面將詳細介紹它們的供電電源、電平標準以及使用注意事項,并附上光特通信的常規(guī) TTL 電平
    的頭像 發(fā)表于 07-11 13:55 ?195次閱讀