一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

幾種簡(jiǎn)單CMOS邏輯門電路原理圖

谷泰微 ? 來(lái)源:谷泰微 ? 作者:谷泰微 ? 2022-11-04 15:11 ? 次閱讀

PART.1

MOS管

MOS管又分為兩種類型:N型和P型。如下圖所示:

b9918f10-5c0b-11ed-a3b6-dac502259ad0.jpg

以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導(dǎo)通,柵極2上要加高電平。

對(duì)P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導(dǎo)通,柵極5要加低電平。

在CMOS工藝制成的邏輯器件或單片機(jī)中,N型管與P型管往往是成對(duì)出現(xiàn)的。同時(shí)出現(xiàn)的這兩個(gè)CMOS管,任何時(shí)候,只要一只導(dǎo)通,另一只則不導(dǎo)通(即“截止”或“關(guān)斷”),所以稱為“互補(bǔ)型CMOS管”。

PART.2

CMOS邏輯電平

高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。

高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD)

低電平視作邏輯“0”,要求不超過(guò)VDD的35%或0~1.5V。

+1.5V~+3.5V應(yīng)看作不確定電平。在硬件設(shè)計(jì)中要避免出現(xiàn)不確定電平。

近年來(lái),隨著亞微米技術(shù)的發(fā)展,單片機(jī)的電源呈下降趨勢(shì)。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應(yīng)用中,VDD為2.7V,甚至1.8V的單片機(jī)也已經(jīng)出現(xiàn)。將來(lái)電源電壓還會(huì)繼續(xù)下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規(guī)律仍然是適用的。

PART.3

非門

b9a471fc-5c0b-11ed-a3b6-dac502259ad0.jpg

非門(反向器)是最簡(jiǎn)單的門電路,由一對(duì)CMOS管組成。其工作原理如下:

A端為高電平時(shí),P型管截止,N型管導(dǎo)通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時(shí),P型管導(dǎo)通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。

PART.4

與非門

b9bdc2d8-5c0b-11ed-a3b6-dac502259ad0.jpg

與非門工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、3管導(dǎo)通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出高電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

PART.5

或非門

b9d0042a-5c0b-11ed-a3b6-dac502259ad0.jpg

或非門工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、4管導(dǎo)通,2、3管截止,C端輸出低電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出低電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

注:

將上述“與非”門、“或非”門邏輯符號(hào)的輸出端的小圓圈去掉,就成了“與”門、“或”門的邏輯符號(hào)。而實(shí)現(xiàn)“與”、“或”功能的電路圖則必須在輸出端加上一個(gè)反向器,即加上一對(duì)CMOS管,因此,“與”門實(shí)際上比“與非”門復(fù)雜,延遲時(shí)間也長(zhǎng)些,這一點(diǎn)在電路設(shè)計(jì)中要注意。

PART.6

三態(tài)門

b9e2d05a-5c0b-11ed-a3b6-dac502259ad0.jpg

三態(tài)門的工作原理:

當(dāng)控制端C為“1”時(shí),N型管3導(dǎo)通,同時(shí),C端電平通過(guò)反向器后成為低電平,使P型管4導(dǎo)通,輸入端A的電平狀況可以通過(guò)3、4管到達(dá)輸出端B。

當(dāng)控制端C為“0”時(shí),3、4管都截止,輸入端A的電平狀況無(wú)法到達(dá)輸出端B,輸出端B呈現(xiàn)高電阻的狀態(tài),稱為“高阻態(tài)”。

這個(gè)器件也稱作“帶控制端的傳輸門”。帶有一定驅(qū)動(dòng)能力的三態(tài)門也稱作“緩沖器”,邏輯符號(hào)是一樣的。

注:

從CMOS等效電路或者真值表、邏輯表達(dá)式上都可以看出,把“0”和“1”換個(gè)位置,“與非”門就變成了“或非”門。對(duì)于“1”有效的信號(hào)是“與非”關(guān)系,對(duì)于“0”有效的信號(hào)是“或非”關(guān)系。

上述圖中畫的邏輯器件符號(hào)均是正邏輯下的輸入、輸出關(guān)系,即對(duì)“1”(高電平)有效而言。而單片機(jī)中的多數(shù)控制信號(hào)是按照負(fù)有效(低電平有效)定義的。例如片選信號(hào)CS(Chip Select),指該信號(hào)為“0”時(shí)具有字符標(biāo)明的意義,即該信號(hào)為“0”表示該芯片被選中。因此,“或非”門的邏輯符號(hào)也可以畫成下圖。

b9fb1ed0-5c0b-11ed-a3b6-dac502259ad0.jpg

PART.7

組合邏輯電路

“與非”門、“或非”門等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開(kāi)關(guān)等。

組合邏輯電路的實(shí)現(xiàn)可以使用現(xiàn)成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實(shí)現(xiàn)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5900

    瀏覽量

    237670
  • 邏輯門電路
    +關(guān)注

    關(guān)注

    2

    文章

    67

    瀏覽量

    12177

原文標(biāo)題:幾種簡(jiǎn)單CMOS邏輯門電路原理圖

文章出處:【微信號(hào):谷泰微,微信公眾號(hào):谷泰微】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    用表達(dá)式畫Coms電路,最近二周有比賽第一次接觸Cmos,主要用與或非門電路

    用與或非門電路繪畫,通過(guò)表達(dá)式,來(lái)繪畫cmos門電路
    發(fā)表于 12-04 16:02

    如何搭建簡(jiǎn)單的TTL電路

    TTL(Transistor-Transistor Logic)電路,即晶體管-晶體管邏輯電路,是數(shù)字電子學(xué)中的一種基本組件。搭建簡(jiǎn)單的TTL電路,可以按照以下步驟進(jìn)行: 一、了解TT
    的頭像 發(fā)表于 11-18 10:52 ?826次閱讀

    什么是TTL邏輯電路 TTL與CMOS的區(qū)別和優(yōu)缺點(diǎn)

    在數(shù)字電子學(xué)中,TTL和CMOS是兩種基本的邏輯電路技術(shù)。它們各自有著獨(dú)特的特點(diǎn)和應(yīng)用場(chǎng)景。 TTL邏輯電路 TTL(晶體管-晶體管邏輯)是一種基于雙極型晶體管(BJT)的數(shù)字
    的頭像 發(fā)表于 11-18 10:26 ?3384次閱讀

    簡(jiǎn)單認(rèn)識(shí)邏輯電路的用途

    在數(shù)字電子的世界里,每一個(gè)決策、每一條指令、每一次數(shù)據(jù)處理,都離不開(kāi)CMOS邏輯IC的掌控。CMOS邏輯IC大致包括兩種邏輯,即組合
    的頭像 發(fā)表于 11-01 15:44 ?598次閱讀

    CMOS和非門電路的輸入端電阻模式有什么區(qū)別

    CMOS和非門電路的輸入端電阻模式之間存在一些關(guān)鍵的區(qū)別,這些區(qū)別主要體現(xiàn)在電阻的作用、連接方式以及對(duì)電路性能的影響上。
    的頭像 發(fā)表于 10-01 17:32 ?1333次閱讀
    <b class='flag-5'>CMOS</b>和非<b class='flag-5'>門電路</b>的輸入端電阻模式有什么區(qū)別

    cmos和非門電路的輸入端電阻模式是什么

    CMOS和非門電路的輸入端電阻模式涉及多個(gè)方面,包括電阻的作用、連接方式以及如何影響電路性能。以下是對(duì)CMOS和非門電路輸入端電阻模式的詳細(xì)
    的頭像 發(fā)表于 10-01 17:30 ?1525次閱讀

    TTL門電路的基本概念、工作原理及特性參數(shù)

    TTL(晶體管-晶體管邏輯門電路是數(shù)字電子學(xué)中的一種基本組件,廣泛應(yīng)用于計(jì)算機(jī)、通信和其他數(shù)字系統(tǒng)中。TTL門電路的工作原理基于晶體管的開(kāi)關(guān)特性,通過(guò)控制輸入信號(hào)的邏輯關(guān)系來(lái)實(shí)現(xiàn)輸出
    的頭像 發(fā)表于 08-11 11:03 ?6823次閱讀

    輸入電流幾乎為零的門電路特點(diǎn)

    門電路的基本概念 門電路是數(shù)字邏輯電路中的基本組成部分,它們通過(guò)邏輯運(yùn)算實(shí)現(xiàn)對(duì)輸入信號(hào)的處理。常見(jiàn)的門電路有與門(AND)、或門(OR)、非
    的頭像 發(fā)表于 07-30 15:15 ?995次閱讀

    普通門電路的輸出端能否連在一起

    討論門電路輸出端能否連在一起之前,我們首先需要了解門電路的基本概念。門電路是數(shù)字電路中的基本邏輯單元,用于實(shí)現(xiàn)基本的
    的頭像 發(fā)表于 07-30 15:13 ?1531次閱讀

    哪種門電路的輸出端可以并聯(lián)使用

    門電路是數(shù)字邏輯電路的基本組成部分,它們用于實(shí)現(xiàn)基本的邏輯運(yùn)算,如與(AND)、或(OR)、非(NOT)、異或(XOR)等。在數(shù)字電路設(shè)計(jì)中,門電路
    的頭像 發(fā)表于 07-30 15:11 ?1829次閱讀

    TTL門電路CMOS有什么特點(diǎn)及區(qū)別

    TTL(晶體管-晶體管邏輯)和CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)是兩種常見(jiàn)的數(shù)字邏輯電路技術(shù),它們?cè)陔娮釉O(shè)計(jì)和計(jì)算機(jī)科學(xué)領(lǐng)域中具有廣泛的應(yīng)用。 一、TTL門電路的特點(diǎn) 工作原理 TTL
    的頭像 發(fā)表于 07-30 14:54 ?4056次閱讀

    怎么判斷cmos門電路的輸出狀態(tài)

    CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)是一種廣泛使用的集成電路技術(shù),它利用了兩種類型的晶體管:N型和P型。CMOS門電路是數(shù)字邏輯電路的基本構(gòu)建塊
    的頭像 發(fā)表于 07-30 14:52 ?2220次閱讀

    cmos門電路多余輸入端的處理方法

    一、引言 CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)門電路是現(xiàn)代數(shù)字電子系統(tǒng)中廣泛使用的關(guān)鍵組件。它們以其低功耗、高噪聲容限和易于集成等優(yōu)點(diǎn)而著稱。然而,在設(shè)計(jì)CMOS門電路時(shí),經(jīng)常會(huì)遇到多余的
    的頭像 發(fā)表于 07-30 14:50 ?5232次閱讀

    CMOS門電路的輸入端為什么不能懸空?

    CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)門電路是數(shù)字電子系統(tǒng)中廣泛使用的基礎(chǔ)構(gòu)件,因其低功耗、高噪聲容限和良好的擴(kuò)展性而備受青睞。
    的頭像 發(fā)表于 05-28 16:37 ?5342次閱讀

    如何判斷TTL門電路的輸出狀態(tài)?

    TTL(晶體管-晶體管邏輯門電路是數(shù)字電子學(xué)中常用的構(gòu)建模塊,它們基于晶體管實(shí)現(xiàn)基本的邏輯功能。
    的頭像 發(fā)表于 05-28 16:10 ?2700次閱讀