一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet小芯片的時(shí)代機(jī)遇與趨勢(shì)

ASE日月光 ? 來(lái)源:ASE日月光 ? 作者:ASE日月光 ? 2022-11-10 15:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高性能計(jì)算(HPC)市場(chǎng)進(jìn)入超預(yù)期的高速發(fā)展階段,先進(jìn)封裝Advanced Packaging成為高性能運(yùn)算芯片成功與否的關(guān)鍵技術(shù)。在第十四屆中國(guó)集成電路封測(cè)產(chǎn)業(yè)鏈創(chuàng)新發(fā)展高峰論壇(CIPA 2022)“高峰論壇”上,矽品研發(fā)中心副總經(jīng)理王愉博博士與產(chǎn)業(yè)探討未來(lái)高性能計(jì)算的先進(jìn)封裝發(fā)展趨勢(shì)。

數(shù)據(jù)處理需求激增,AI算力對(duì)于高性能計(jì)算GPU的需求日趨增長(zhǎng),芯片上的晶體管數(shù)量也以十倍的成長(zhǎng)率迅速增長(zhǎng)。為了滿(mǎn)足晶體管的數(shù)量,芯片的尺寸越來(lái)越大,但同時(shí)受限于radicle size而造成發(fā)展瓶頸。在摩爾定律趨緩,芯片的價(jià)格越來(lái)越高,良率因?yàn)樾酒某叽缭龃蠖找嫦陆?,小芯片Chiplet已成為先進(jìn)封裝發(fā)展的重要趨勢(shì)。

f0e74992-56a6-11ed-a3b6-dac502259ad0.png

王博士說(shuō)明在最新一代Chiplet,依照不同的功能做區(qū)隔,使整體的速度效益達(dá)到明顯的提升。或是利用封裝體的形態(tài)把兩個(gè)相同的芯片相互串聯(lián),發(fā)揮更高的效能,這種Chiplet表現(xiàn)方式可避免芯片因尺寸太大而造成晶圓廠(chǎng)制作的良率損失。無(wú)論Foundry或OSAT,都可以運(yùn)用多種封裝相結(jié)合的方式整合,包含2.5D/3D IC封裝,以及FO-EB及FO-MCM封裝等,王博士詳細(xì)分析封裝形態(tài)如何把Chiplet運(yùn)用在未來(lái)高性能運(yùn)算。

f11d7c56-56a6-11ed-a3b6-dac502259ad0.png

UCLe產(chǎn)業(yè)聯(lián)盟

由日月光、AMD、Arm、Google Cloud、Intel、Meta、微軟(Microsoft)、高通(Qualcomm)、三星(Samsung)和臺(tái)積電(TSMC)等半導(dǎo)體業(yè)者共同組成UCIe(Universal Chiplet Interconnect Express)產(chǎn)業(yè)聯(lián)盟持續(xù)推動(dòng)芯片互連(die-to-die interconnect)技術(shù)標(biāo)準(zhǔn)化和促進(jìn)開(kāi)放式Chiplet生態(tài)系統(tǒng),目前已有超過(guò)40家公司加入聯(lián)盟,透過(guò)UCIe制定協(xié)定標(biāo)準(zhǔn)將可有效提高Chiplet生態(tài)系統(tǒng)整體效率,降低開(kāi)發(fā)時(shí)間和成本。

日月光在封裝和互連平臺(tái)技術(shù)的專(zhuān)業(yè)知識(shí),有助于確保UCIe提出的標(biāo)準(zhǔn)切實(shí)可行,并且在封裝制造具有商業(yè)可行性和成本效益。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52520

    瀏覽量

    441004
  • 日月光
    +關(guān)注

    關(guān)注

    0

    文章

    154

    瀏覽量

    19772
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    459

    瀏覽量

    12997

原文標(biāo)題:Chiplet 小芯片的時(shí)代機(jī)遇與趨勢(shì)

文章出處:【微信號(hào):ASE_GROUP,微信公眾號(hào):ASE日月光】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計(jì)和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門(mén)的概念。
    的頭像 發(fā)表于 04-14 11:35 ?543次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)封裝

    奇異摩爾受邀出席第三屆HiPi Chiplet論壇

    2025年3月28日至29日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(HiPi 聯(lián)盟)主辦的 “第三屆 HiPi Chiplet 論壇” 將于北京朝林松源酒店舉行。本屆論壇以“標(biāo)準(zhǔn)促進(jìn)創(chuàng)新生態(tài)發(fā)展”為主題,大會(huì)
    的頭像 發(fā)表于 03-25 16:59 ?1041次閱讀

    板狀天線(xiàn):智能時(shí)代下的挑戰(zhàn)與機(jī)遇并存

    深圳安騰納天線(xiàn)|板狀天線(xiàn):智能時(shí)代下的挑戰(zhàn)與機(jī)遇并存
    的頭像 發(fā)表于 03-13 09:02 ?518次閱讀

    Chiplet芯片良率與可靠性的新保障!

    Chiplet技術(shù),也被稱(chēng)為小芯片或芯粒技術(shù),是一種創(chuàng)新的芯片設(shè)計(jì)理念。它將傳統(tǒng)的大型系統(tǒng)級(jí)芯片(SoC)分解成多個(gè)小型、功能化的芯片模塊(
    的頭像 發(fā)表于 03-12 12:47 ?763次閱讀
    <b class='flag-5'>Chiplet</b>:<b class='flag-5'>芯片</b>良率與可靠性的新保障!

    解鎖Chiplet潛力:封裝技術(shù)是關(guān)鍵

    如今,算力極限挑戰(zhàn)正推動(dòng)著芯片設(shè)計(jì)的技術(shù)邊界。Chiplet的誕生不僅僅是技術(shù)的迭代,更是對(duì)未來(lái)芯片架構(gòu)的革命性改變。然而,要真正解鎖Chiplet技術(shù)的無(wú)限潛力, 先進(jìn)封裝技術(shù) 成為
    的頭像 發(fā)表于 01-05 10:18 ?989次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝技術(shù)是關(guān)鍵

    對(duì)話(huà)郝沁汾:牽頭制定中國(guó)與IEEE Chiplet技術(shù)標(biāo)準(zhǔn),終極目標(biāo)“讓天下沒(méi)有難設(shè)計(jì)的芯片

    增加更多晶體管變得愈發(fā)困難,成本大幅攀升,業(yè)界不得不探索其他技術(shù)路線(xiàn)。 作為當(dāng)今“后摩爾時(shí)代”的芯片設(shè)計(jì)技術(shù), Chiplet(芯粒、小芯片) 應(yīng)運(yùn)而生。與傳統(tǒng) SoC
    的頭像 發(fā)表于 12-10 14:35 ?899次閱讀
    對(duì)話(huà)郝沁汾:牽頭制定中國(guó)與IEEE <b class='flag-5'>Chiplet</b>技術(shù)標(biāo)準(zhǔn),終極目標(biāo)“讓天下沒(méi)有難設(shè)計(jì)的<b class='flag-5'>芯片</b>”

    Chiplet在先進(jìn)封裝中的重要性

    Chiplet標(biāo)志著半導(dǎo)體創(chuàng)新的新時(shí)代,封裝是這個(gè)設(shè)計(jì)事業(yè)的內(nèi)在組成部分。然而,雖然Chiplet和封裝技術(shù)攜手合作,重新定義了芯片集成的可能性,但這種技術(shù)合作并不是那么簡(jiǎn)單和直接。
    的頭像 發(fā)表于 12-10 11:04 ?707次閱讀
    <b class='flag-5'>Chiplet</b>在先進(jìn)封裝中的重要性

    Chiplet技術(shù)有哪些優(yōu)勢(shì)

    Chiplet技術(shù),就像用樂(lè)高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內(nèi)存等,分別制造成獨(dú)立的小芯片。
    的頭像 發(fā)表于 11-27 15:53 ?1112次閱讀

    UCIe規(guī)范引領(lǐng)Chiplet技術(shù)革新,新思科技發(fā)布40G UCIe IP解決方案

    了近3倍,算力提升了6倍,這背后離不開(kāi)Chiplet(小芯片)設(shè)計(jì)方案的引入。Chiplet技術(shù),作為“后摩爾定律時(shí)代”提升芯片性能的關(guān)鍵解
    的頭像 發(fā)表于 10-16 14:08 ?880次閱讀

    IMEC組建汽車(chē)Chiplet聯(lián)盟

    應(yīng)對(duì)現(xiàn)代汽車(chē)對(duì)高性能計(jì)算和高安全性日益增長(zhǎng)的需求。 Chiplet是一種可以像積木一樣組合起來(lái),形成復(fù)雜計(jì)算系統(tǒng)的模塊化芯片
    的頭像 發(fā)表于 10-15 13:36 ?656次閱讀
    IMEC組建汽車(chē)<b class='flag-5'>Chiplet</b>聯(lián)盟

    全球視野下的海外爬蟲(chóng)IP:趨勢(shì)、機(jī)遇與風(fēng)險(xiǎn)

    在全球視野下,海外爬蟲(chóng)IP的使用呈現(xiàn)出一系列趨勢(shì),同時(shí)也伴隨著機(jī)遇與風(fēng)險(xiǎn)。
    的頭像 發(fā)表于 10-15 07:54 ?540次閱讀

    2031年全球Chiplet市場(chǎng)預(yù)測(cè)

    發(fā)布了“2031年全球Chiplet市場(chǎng)、趨勢(shì)、行業(yè)競(jìng)爭(zhēng)分析、收入和預(yù)測(cè)”的市場(chǎng)評(píng)估報(bào)告。市場(chǎng)分為: 按處理器: 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)、圖形處理單元(GPU)、中央處理單元(CPU)、應(yīng)用處
    的頭像 發(fā)表于 09-12 19:09 ?581次閱讀
    2031年全球<b class='flag-5'>Chiplet</b>市場(chǎng)預(yù)測(cè)

    國(guó)產(chǎn)半導(dǎo)體新希望:Chiplet技術(shù)助力“彎道超車(chē)”!

    產(chǎn)業(yè)提供了一個(gè)“彎道超車(chē)”的絕佳機(jī)遇。本文將深入探討Chiplet技術(shù)的核心原理、優(yōu)勢(shì)、應(yīng)用現(xiàn)狀以及未來(lái)發(fā)展趨勢(shì),揭示其如何助力國(guó)產(chǎn)半導(dǎo)體產(chǎn)業(yè)實(shí)現(xiàn)技術(shù)突破和市場(chǎng)擴(kuò)張
    的頭像 發(fā)表于 08-28 10:59 ?1267次閱讀
    國(guó)產(chǎn)半導(dǎo)體新希望:<b class='flag-5'>Chiplet</b>技術(shù)助力“彎道超車(chē)”!

    剖析 Chiplet 時(shí)代的布局規(guī)劃演進(jìn)

    3D-IC和Chiplet設(shè)計(jì)所帶來(lái)的挑戰(zhàn)及其對(duì)物理布局工具的影響,并討論EDA(電子設(shè)計(jì)自動(dòng)化)供應(yīng)商如何應(yīng)對(duì)這些挑戰(zhàn)。 Part 1 3D-IC 和異構(gòu)芯片出現(xiàn)對(duì)設(shè)計(jì)帶來(lái)的影響 3D-IC 和異構(gòu)芯片的出現(xiàn)要求對(duì)物理布局工具
    的頭像 發(fā)表于 08-06 16:37 ?749次閱讀
    剖析 <b class='flag-5'>Chiplet</b> <b class='flag-5'>時(shí)代</b>的布局規(guī)劃演進(jìn)

    西門(mén)子EDA創(chuàng)新解決方案確保Chiplet設(shè)計(jì)的成功應(yīng)用

    這些要求,因此,多芯片集成(如Chiplet設(shè)計(jì))成為了一種新的趨勢(shì)。 ? Chiplet設(shè)計(jì) 帶來(lái)的挑戰(zhàn)及行業(yè)解決方案 Chiplet設(shè)計(jì)
    的頭像 發(fā)表于 07-24 17:13 ?969次閱讀