一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

IC封裝技術(shù)中最常見的10個(gè)術(shù)語

深圳市賽姆烯金科技有限公司 ? 來源:電子工程專輯 ? 作者:電子工程專輯 ? 2022-11-14 10:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

先進(jìn)IC封裝是“超越摩爾”(More than Moore)時(shí)代的一大技術(shù)亮點(diǎn)。當(dāng)芯片在每個(gè)工藝節(jié)點(diǎn)上的微縮越來越困難、也越來越昂貴之際,工程師們將多個(gè)芯片放入先進(jìn)的封裝中,就不必再費(fèi)力縮小芯片了。 然而,先進(jìn)IC封裝技術(shù)發(fā)展十分迅速,設(shè)計(jì)工程師和工程經(jīng)理們需要跟上這一關(guān)鍵技術(shù)的發(fā)展節(jié)奏。首先,他們需要了解先進(jìn)IC封裝中不斷出現(xiàn)的基本術(shù)語。 本文將對(duì)下一代IC封裝技術(shù)中最常見的10個(gè)術(shù)語進(jìn)行簡(jiǎn)介。

2.5D封裝

2.5D封裝是傳統(tǒng)2D IC封裝技術(shù)的進(jìn)展,可實(shí)現(xiàn)更精細(xì)的線路與空間利用。在2.5D封裝中,裸晶堆?;虿⑴欧胖迷诰哂泄柰?TSV)的中介層(interposer)頂部。其底座,即中介層,可提供芯片之間的連接性。

2.5D封裝通常用于高端ASIC、FPGA、GPU和內(nèi)存立方體。2008年,賽靈思(Xilinx)將其大型FPGA劃分為四個(gè)良率更高的較小芯片,并將這些芯片連接到硅中介層。2.5D封裝由此誕生,并最終廣泛用于高帶寬內(nèi)存(HBM)處理器整合。

fafa1e44-63b9-11ed-8abf-dac502259ad0.png

圖1、2.5D封裝示意圖。(圖片來源:Research Gate)

3D封裝

在3D IC封裝中,邏輯裸晶堆棧在一起或與儲(chǔ)存裸晶堆棧在一起,無需建構(gòu)大型的系統(tǒng)單芯片(SoC)。裸晶之間透過主動(dòng)中介層連接,2.5D IC封裝是利用導(dǎo)電凸塊或TSV將組件堆棧在中介層上,3D IC封裝則將多層硅晶圓與采用TSV的組件連接在一起。 TSV技術(shù)是2.5D和3D IC封裝中的關(guān)鍵使能技術(shù),半導(dǎo)體產(chǎn)業(yè)一直使用HBM技術(shù)生產(chǎn)3D IC封裝的DRAM芯片。

fb125db0-63b9-11ed-8abf-dac502259ad0.png

圖2 、從3D封裝的截面圖可以看出,透過金屬銅TSV實(shí)現(xiàn)了硅芯片之間的垂直互連。(數(shù)據(jù)源:Research Gate)

Chiplet

芯片庫中有一系列模塊化芯片可以采用裸晶到裸晶互連技術(shù)整合到封裝中。Chiplet是3D IC封裝的另一種形式,可以實(shí)現(xiàn)CMOS組件與非CMOS組件的異質(zhì)整合(Heterogeneous integration)。換句話說,它們是較小型的SoC,也叫做chiplet,而不是封裝中的大型SoC。 將大型SoC分解為較小的小芯片,與單顆裸晶相比具有更高的良率和更低的成本。Chiplet使設(shè)計(jì)人員可以充分利用各種IP,而不用考慮采用何種工藝節(jié)點(diǎn),以及采用何種技術(shù)制造。他們可以采用多種材料,包括硅、玻璃和層壓板來制造芯片。

fb27a170-63b9-11ed-8abf-dac502259ad0.png

圖3、基于Chiplet的系統(tǒng)是由中介層上的多個(gè)Chiplet組成。(圖片來源:Cadence) 扇出(Fan out) 在扇出封裝中,“連結(jié)”(connection)被扇出芯片表面,從而提供更多的外部I/O。它使用環(huán)氧樹脂成型材料(EMC)完全嵌入裸晶,不需要諸如晶圓凸塊、上助焊劑、倒裝芯片、清潔、底部噴灑充膠和固化等工藝流程,因此也無需中介層,使異質(zhì)整合變得更加簡(jiǎn)單。 扇出技術(shù)是比其他封裝類型具有更多I/O的小型封裝。2016年,蘋果(Apple)借助臺(tái)積電(TSMC)的封裝技術(shù),將其16納米應(yīng)用處理器與移動(dòng)DRAM整合到iPhone 7的一個(gè)封裝中,從而將這項(xiàng)技術(shù)推向舞臺(tái)。

扇出晶圓級(jí)封裝(FOWLP)

FOWLP技術(shù)是針對(duì)晶圓級(jí)封裝(WLP)的改進(jìn),可以為硅芯片提供更多外部連接。它將芯片嵌入環(huán)氧樹脂成型材料中,然后在晶圓表面建構(gòu)高密度重分布層(RDL)并施加焊錫球,形成重構(gòu)晶圓(reconstituted wafer)。 它通常先將經(jīng)過處理的晶圓切成單顆裸晶,然后將裸晶分散放置在載體結(jié)構(gòu)(carrier structure)上,并填充間隙以形成重構(gòu)晶圓。FOWLP在封裝和應(yīng)用電路板之間提供了大量連接,而且由于基板比裸晶要大,裸晶的間距實(shí)際上更寬松。

fb387586-63b9-11ed-8abf-dac502259ad0.jpg

圖4、在此FOWLP封裝示例中,硅倒裝芯片嵌入到玻璃基板中,重分布層透過芯片扇出至玻璃通孔。(圖片來源:Samtec)

異質(zhì)整合

將分開制造的不同組件整合到更高級(jí)別的組件中,可以增強(qiáng)功能并改進(jìn)工作特性,因此半導(dǎo)體組件制造商能夠?qū)⒉捎貌煌に嚵鞒痰墓δ芙M件組合到一個(gè)組件中。 異質(zhì)整合類似于系統(tǒng)級(jí)封裝(SiP),但它并不是將多顆裸晶整合在單個(gè)基板上,而是將多個(gè)IP以Chiplet的形式整合在單個(gè)基板上。異質(zhì)整合的基本思想是將多個(gè)具有不同功能的組件組合在同一個(gè)封裝中。

fb4445e6-63b9-11ed-8abf-dac502259ad0.jpg

圖5、異質(zhì)整合中的一些技術(shù)建構(gòu)區(qū)塊。(圖片來源:ASE Group)

HBM

HBM是一種標(biāo)準(zhǔn)化的堆棧儲(chǔ)存技術(shù),可為堆棧內(nèi)部,以及內(nèi)存與邏輯組件之間的數(shù)據(jù)提供高帶寬信道。HBM封裝將內(nèi)存裸晶堆棧起來,并透過TSV將它們連接在一起,從而創(chuàng)建更多的I/O和帶寬。 HBM是一種JEDEC標(biāo)準(zhǔn),它在封裝內(nèi)垂直整合了多層DRAM組件,封裝內(nèi)還有應(yīng)用處理器、GPU和SoC。HBM主要以2.5D封裝的形式實(shí)現(xiàn),用于高端服務(wù)器和網(wǎng)絡(luò)芯片。現(xiàn)在發(fā)布的HBM2版本解決了初始HBM版本中的容量和時(shí)鐘速率限制問題。

fb53d51a-63b9-11ed-8abf-dac502259ad0.png

圖6、HBM封裝將內(nèi)存裸晶彼此堆棧,并利用TSV將它們連接起來以創(chuàng)建更多I/O和帶寬。(圖片來源:SK Hynix)

中介層

中介層是封裝中多芯片裸晶或電路板傳遞電信號(hào)的管道,是插口或接頭之間的電接口,可以將信號(hào)傳播更遠(yuǎn),也可以連接到板子上的其他插口。 中介層可以由硅和有機(jī)材料制成,充當(dāng)多顆裸晶和電路板之間的橋梁。硅中介層是一種經(jīng)過驗(yàn)證的技術(shù),具有較高的細(xì)間距I/O密度和TSV形成能力,在2.5D和3D IC芯片封裝中扮演著關(guān)鍵角色。

fb6fe87c-63b9-11ed-8abf-dac502259ad0.jpg

圖7、系統(tǒng)分區(qū)中介層的典型實(shí)現(xiàn)。(數(shù)據(jù)源:Yole Développement)

重分布層

重分布層包含銅連接線或走線,用于實(shí)現(xiàn)封裝各個(gè)部分之間的電氣連接。它是金屬或高分子介電材料層,裸晶可以堆棧在封裝中,從而縮小大芯片組的I/O間距。重分布層已成為2.5D和3D封裝解決方案中不可或缺的一部分,使其上的芯片可以利用中介層相互進(jìn)行通訊。

fb7c116a-63b9-11ed-8abf-dac502259ad0.jpg

圖8、使用重分布層的整合封裝。(圖片來源:Fujitsu)

TSV

TSV是2.5D和3D封裝解決方案的關(guān)鍵實(shí)現(xiàn)技術(shù),是在晶圓中填充銅,提供貫通硅晶圓裸晶的垂直互連。它貫穿整個(gè)芯片以提供電氣連接,形成從芯片一側(cè)到另一側(cè)的最短路徑。 從晶圓的正面將通孔或孔洞蝕刻到一定深度,然后將其絕緣,并沉積導(dǎo)電材料(通常為銅)進(jìn)行填充。芯片制造完成后,從晶圓的背面將其減薄,以暴露通孔和沉積在晶圓背面的金屬,從而完成TSV互連。

fb87d428-63b9-11ed-8abf-dac502259ad0.jpg

圖9、在TSV封裝中,DRAM芯片接地、穿透并與電極相連。(圖片來源:Samsung Electronics)

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6123

    瀏覽量

    179337
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    8670

    瀏覽量

    145451
  • 晶圓級(jí)
    +關(guān)注

    關(guān)注

    0

    文章

    37

    瀏覽量

    10050

原文標(biāo)題:想搞懂先進(jìn)IC封裝?先記住這10個(gè)基本術(shù)語

文章出處:【微信號(hào):深圳市賽姆烯金科技有限公司,微信公眾號(hào):深圳市賽姆烯金科技有限公司】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    半導(dǎo)體人必懂的50個(gè)‘黑話’:從光刻到封裝,一文解鎖行業(yè)暗號(hào)!

    以下是半導(dǎo)體工藝行業(yè)中常見的“黑話”(行業(yè)術(shù)語)匯總,涵蓋晶圓制造、封裝測(cè)試、設(shè)備材料等環(huán)節(jié),幫助快速理解行業(yè)交流中的專業(yè)術(shù)語
    的頭像 發(fā)表于 06-03 11:26 ?1041次閱讀
    半導(dǎo)體人必懂的50<b class='flag-5'>個(gè)</b>‘黑話’:從光刻到<b class='flag-5'>封裝</b>,一文解鎖行業(yè)暗號(hào)!

    扇出型晶圓級(jí)封裝技術(shù)的工藝流程

    常規(guī)IC封裝需經(jīng)過將晶圓與IC封裝基板焊接,再將IC基板焊接至普通PCB的復(fù)雜過程。與之不同,WLP基于
    的頭像 發(fā)表于 05-14 11:08 ?741次閱讀
    扇出型晶圓級(jí)<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>的工藝流程

    ESD防護(hù)設(shè)計(jì)中的10個(gè)常見誤區(qū),你中招了嗎?

    在現(xiàn)代電子產(chǎn)品中,ESD(靜電放電)防護(hù)已成為設(shè)計(jì)中不可忽視的一環(huán)。然而,即便是經(jīng)驗(yàn)豐富的工程師,也常會(huì)在ESD設(shè)計(jì)中掉進(jìn)一些看似“理所當(dāng)然”的誤區(qū)。以下總結(jié)了10個(gè)在實(shí)際設(shè)計(jì)中最常見的陷阱,看看
    的頭像 發(fā)表于 04-24 09:51 ?343次閱讀
    ESD防護(hù)設(shè)計(jì)中的<b class='flag-5'>10</b><b class='flag-5'>個(gè)</b><b class='flag-5'>常見</b>誤區(qū),你中招了嗎?

    函數(shù)指針的六個(gè)常見應(yīng)用場(chǎng)景

    應(yīng)用場(chǎng)景,并結(jié)合示例代碼進(jìn)行講解。01、回調(diào)函數(shù):解耦代碼,提高靈活性回調(diào)函數(shù)是嵌入式開發(fā)中最常見的函數(shù)指針應(yīng)用場(chǎng)景之一。它允許我們?cè)诤瘮?shù)執(zhí)行過程中,動(dòng)態(tài)調(diào)用用戶
    的頭像 發(fā)表于 04-07 11:58 ?517次閱讀
    函數(shù)指針的六<b class='flag-5'>個(gè)</b><b class='flag-5'>常見</b>應(yīng)用場(chǎng)景

    想快速掌握電路電子術(shù)語?這些關(guān)鍵名詞別錯(cuò)過!(附:基礎(chǔ)詞匯電子版)

    IC(集成電路)行業(yè)中,專業(yè)術(shù)語繁多且復(fù)雜,無論是初入行業(yè)的小白,還是尋求知識(shí)拓展的從業(yè)者,了解這些術(shù)語都是至關(guān)重要的。接下來,為大家詳細(xì)梳理一些常見
    的頭像 發(fā)表于 04-02 17:03 ?676次閱讀
    想快速掌握電路電子<b class='flag-5'>術(shù)語</b>?這些關(guān)鍵名詞別錯(cuò)過?。ǜ剑夯A(chǔ)詞匯電子版)

    IC封裝產(chǎn)線分類詳解:金屬封裝、陶瓷封裝與先進(jìn)封裝

    在集成電路(IC)產(chǎn)業(yè)中,封裝是不可或缺的一環(huán)。它不僅保護(hù)著脆弱的芯片,還提供了與外部電路的連接接口。隨著電子技術(shù)的不斷發(fā)展,IC封裝
    的頭像 發(fā)表于 03-26 12:59 ?1001次閱讀
    <b class='flag-5'>IC</b><b class='flag-5'>封裝</b>產(chǎn)線分類詳解:金屬<b class='flag-5'>封裝</b>、陶瓷<b class='flag-5'>封裝</b>與先進(jìn)<b class='flag-5'>封裝</b>

    多板 PCB 組裝中最常見的邏輯錯(cuò)誤

    許多電子系統(tǒng)和產(chǎn)品并不只使用1個(gè)PCB,而是可能包含多個(gè)電路板、單個(gè)電路板和多個(gè)外部模塊,或者通過電纜與外部設(shè)備連接。在多板系統(tǒng)中,兩個(gè)電路板之間可能會(huì)出現(xiàn)邏輯錯(cuò)誤,但如果沒有全面審查設(shè)計(jì),可能
    的頭像 發(fā)表于 03-14 18:15 ?426次閱讀
    多板 PCB 組裝<b class='flag-5'>中最常見</b>的邏輯錯(cuò)誤

    嵌入PCB術(shù)語拓展

    一、術(shù)語 1、SiP:System-in-Package SiP是一種先進(jìn)的封裝技術(shù),它將多個(gè)半導(dǎo)體器件、集成電路(IC)或其他電子組件,以及必要的輔助零件,集成并
    的頭像 發(fā)表于 01-08 16:35 ?1253次閱讀
    嵌入PCB<b class='flag-5'>術(shù)語</b>拓展

    芯片封裝IC載板

    )與印刷電路板(PCB)之間信號(hào)的載體,是封裝測(cè)試環(huán)節(jié)中的關(guān)鍵,它是在PCB板的相關(guān)技術(shù)基礎(chǔ)上發(fā)展而來的,用于建立IC與PCB之間的訊號(hào)連接,起著“承上啟下”的作用。集
    的頭像 發(fā)表于 12-14 09:00 ?1228次閱讀
    芯片<b class='flag-5'>封裝</b><b class='flag-5'>IC</b>載板

    新質(zhì)生產(chǎn)力材料 | 芯片封裝IC載板

    )與印刷電路板(PCB)之間信號(hào)的載體,是封裝測(cè)試環(huán)節(jié)中的關(guān)鍵,它是在PCB板的相關(guān)技術(shù)基礎(chǔ)上發(fā)展而來的,用于建立IC與PCB之間的訊號(hào)連接,起著“承上啟下”的作用。集
    的頭像 發(fā)表于 12-11 01:02 ?1839次閱讀
    新質(zhì)生產(chǎn)力材料 | 芯片<b class='flag-5'>封裝</b><b class='flag-5'>IC</b>載板

    芯片封裝的核心材料之IC載板

    裸芯片(DIE)與印刷電路板?(PCB)之間信號(hào)的載體,?是封裝測(cè)試環(huán)節(jié)中的關(guān)鍵,它是在 PCB 板的相關(guān)技術(shù)基礎(chǔ)上發(fā)展而來?的,用于建立 IC 與 PCB 之間的訊號(hào)連接,起著“承上啟下”的作用。 集成電路產(chǎn)業(yè)鏈大致可以分為三
    的頭像 發(fā)表于 12-09 10:41 ?3259次閱讀
    芯片<b class='flag-5'>封裝</b>的核心材料之<b class='flag-5'>IC</b>載板

    C語言中最常見的宏定義寫法

    如果讓你用C語言寫個(gè)宏定義,我相信大部分同學(xué)順手就能寫出define。
    的頭像 發(fā)表于 10-28 11:12 ?828次閱讀

    芯片封裝技術(shù)中不同術(shù)語的基本定義

    在現(xiàn)代芯片封裝技術(shù)中,"bump" 和 “micro bump” 是用于不同封裝類型的關(guān)鍵組件,尤其在3D集成技術(shù)中起到至關(guān)重要的作用。在解釋它們?cè)诓煌瑘?chǎng)景(如fanout
    的頭像 發(fā)表于 10-09 15:29 ?2918次閱讀

    飛凌嵌入式-ELFBOARD 從七種芯片封裝類型,看芯片封裝發(fā)展史

    的直插式封裝,那么SOP則是貼片式最常見封裝,在各類集成電路上處處都能看到他們的身影。SOP,即小外形封裝,基本采用塑料封裝。引腳從
    發(fā)表于 08-06 09:33

    ic封裝有哪些(常見IC封裝形式大全)

    常見IC封裝形式大全
    發(fā)表于 07-16 11:41 ?2次下載