一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡(jiǎn)化日益定制的RISC-V處理器的設(shè)計(jì)驗(yàn)證

星星科技指導(dǎo)員 ? 來(lái)源:嵌入式計(jì)算設(shè)計(jì) ? 作者:Brandon Lewis,Saumi ? 2022-11-18 16:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:Brandon Lewis,Saumitra Jagdale

RISC-V被稱(chēng)為開(kāi)放標(biāo)準(zhǔn)指令集架構(gòu)(ISA),其基本指令已被凍結(jié)以最大程度地降低復(fù)雜性。但最近,它添加了廣泛的自定義擴(kuò)展和增強(qiáng)功能,使其在構(gòu)建特定應(yīng)用的系統(tǒng)的SoC設(shè)計(jì)人員中越來(lái)越受歡迎。

這些架構(gòu)中采用的定制功能通常通過(guò)硬件/軟件協(xié)同設(shè)計(jì)策略得到增強(qiáng),該策略優(yōu)化軟件以最大限度地提高RISC-V處理器IP的專(zhuān)用功能。

但是,無(wú)論系統(tǒng)是否在硬件/軟件協(xié)同設(shè)計(jì)環(huán)境中開(kāi)發(fā),構(gòu)建穩(wěn)定的SoC設(shè)計(jì)和驗(yàn)證流程的過(guò)程仍然涉及大量的設(shè)置和耗時(shí)的手動(dòng)更改。研究估計(jì),SoC 驗(yàn)證消耗了 SoC 設(shè)計(jì)總時(shí)間和成本的 50-80%,而且使用 RISC-V 處理器的驗(yàn)證工程師Arm SoC 有更多的工作,因?yàn)?CPU 本身以及任何定制也必須進(jìn)行驗(yàn)證。

“開(kāi)源IP的日益普及也有助于團(tuán)隊(duì)的增長(zhǎng),作為SoC項(xiàng)目初始階段的傳入質(zhì)量檢查,”硬件設(shè)計(jì)驗(yàn)證,RISC-V處理器模型和軟件仿真虛擬原型提供商Imperas最近的一份聲明中寫(xiě)道。“此外,修改或擴(kuò)展基本核心功能的設(shè)計(jì)選項(xiàng)將從一開(kāi)始就取決于有效的設(shè)計(jì)驗(yàn)證框架。

圍繞可定制的RISC-V IP規(guī)范化驗(yàn)證

事實(shí)上,隨著RISC-V的成熟,越來(lái)越多的設(shè)計(jì)團(tuán)隊(duì)選擇“修改或擴(kuò)展基本核心功能”,以至于RISC-V基金會(huì)組織了特殊興趣小組,為目標(biāo)用例規(guī)范擴(kuò)展功能集。這些工作組可以在下圖的左側(cè)看到,自該表在春季發(fā)布以來(lái),其中許多工作組已從待定狀態(tài)轉(zhuǎn)變?yōu)榛顒?dòng)狀態(tài)。

poYBAGN3Q3OAMnmKAAGk_KS-uM4781.png

作為回應(yīng),ImperasDV工具正在尋求通過(guò)與當(dāng)前UVM SystemVerilog技術(shù)兼容的“黃金參考模型”來(lái)簡(jiǎn)化RISC-V SoC設(shè)計(jì)驗(yàn)證過(guò)程。它具有具有鎖步比較設(shè)計(jì)驗(yàn)證方法的環(huán)境,允許在Verilog或SystemVerilog中編程的被測(cè)器件(DUT)運(yùn)行和構(gòu)建裝配級(jí)程序。這有助于解決異步事件,從而在發(fā)現(xiàn)錯(cuò)誤時(shí)減少調(diào)試分析時(shí)間。

該工具的主要組件是:

指令測(cè)試生成器

RTL 被測(cè)器子系統(tǒng)

功能覆蓋率測(cè)量

測(cè)試臺(tái)/線束

因佩拉斯DV子系統(tǒng)

該工具的信封可容納整個(gè) RISC-V ISA,包括特權(quán)操作模式,并與最新的 Vector、DSP/SIMD、Bitmanip 和加密(標(biāo)量)擴(kuò)展兼容。從架構(gòu)的角度來(lái)看,ImperasDV提供了一個(gè)支持RISC-V驗(yàn)證接口(RVVI)標(biāo)準(zhǔn)的驗(yàn)證環(huán)境。這簡(jiǎn)化了客戶 RTL、參考模型和測(cè)試平臺(tái)之間的集成。

如前所述,該集成有助于復(fù)雜超標(biāo)量管道的鎖步和比較驗(yàn)證,并且該平臺(tái)可以容納多個(gè)硬件線程和無(wú)序的完整指令。Imperas的黃金參考模型確保平臺(tái)評(píng)估的操作數(shù)據(jù)正確執(zhí)行,即使是跨不同版本,這要?dú)w功于對(duì)特定修訂的可配置版本控制支持。

開(kāi)源協(xié)同設(shè)計(jì)現(xiàn)在開(kāi)始

ImperasDV RISC-V驗(yàn)證工具鏈已被許多半導(dǎo)體行業(yè)領(lǐng)先的RISC-V供應(yīng)商采用,其中一些供應(yīng)商已經(jīng)擁有工作硅原型,目前正在研究第二代設(shè)計(jì)。其中包括Codasip,EM Microelectronics(Swatch),NSITEXE(Denso),Nvidia Networking (Mellanox),OpenHW Group,MIPS Technology,Seagate Technology,Silicon Labs和Valtrix Systems,以及其他尚未公開(kāi)的公司。

當(dāng)然,我們還沒(méi)有解決硬件/軟件協(xié)同設(shè)計(jì)等式的另一面:嵌入式軟件開(kāi)發(fā)。在這里,Imperas還通過(guò)建模和仿真解決方案加快設(shè)計(jì)周期,只有這些解決方案基于開(kāi)源開(kāi)放虛擬平臺(tái)(OVP)模型。

該公司的riscvOVPsim指令集模擬器(ISS)允許以高達(dá)1,000 MIPS的速度開(kāi)發(fā)和調(diào)試針對(duì)RISC-V處理器目標(biāo)的代碼。它利用Imperas的OVP快速處理器模型庫(kù)來(lái)提供指令精確的單核RISC-V配置和變體,甚至被RISC-V基金會(huì)的合規(guī)性框架和測(cè)試套件使用。

最重要的是,riscvOVPsim可以從GitHub免費(fèi)下載,并且可以在www.ovpworld.org/riscvOVPsimPlus 找到包含新RISC-V矢量擴(kuò)展的增強(qiáng)測(cè)試套件。

riscvOVPsim 的可用升級(jí)包括虛擬平臺(tái)開(kāi)發(fā)和仿真、多核軟件開(kāi)發(fā)、可擴(kuò)展平臺(tái)套件以及多處理器主機(jī) (MPonMP) 加速軟件上的 QuantumLeap 多處理器目標(biāo)。

Imperas產(chǎn)品組合以及來(lái)自快速發(fā)展的RISC-V生態(tài)系統(tǒng)的其他工具,足以讓您立即開(kāi)始自己的開(kāi)放式處理器設(shè)計(jì)。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19881

    瀏覽量

    234833
  • RISC-V
    +關(guān)注

    關(guān)注

    46

    文章

    2545

    瀏覽量

    48680
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當(dāng)今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正以開(kāi)源、靈活和高性價(jià)比的優(yōu)勢(shì)快速崛起。HPM5E31IGN作為先楫半導(dǎo)體的一款單核32位RISC
    發(fā)表于 05-29 09:23

    FPGA與RISC-V淺談

    RISC-V處理器的SoC數(shù)量在2024年約為20億顆,到2031年有望突破200億顆。 RISC-V的概念與優(yōu)勢(shì) RISC-V是一種全新的開(kāi)源指
    發(fā)表于 04-11 13:53 ?343次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    新思科技RISC-V處理器助力低功耗嵌入式應(yīng)用

    人工智能、自動(dòng)駕駛汽車(chē)等技術(shù)正迅速發(fā)展,市場(chǎng)對(duì)定制可擴(kuò)展處理器的需求也隨之不斷攀升。RISC-V開(kāi)放標(biāo)準(zhǔn)指令集架構(gòu)(ISA)以其模塊化設(shè)計(jì)和協(xié)作社區(qū),引領(lǐng)了處理器設(shè)計(jì)新潮流,助力實(shí)現(xiàn)技
    的頭像 發(fā)表于 02-10 16:52 ?741次閱讀
    新思科技<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>助力低功耗嵌入式應(yīng)用

    RISC-V MCU技術(shù)

    話下。 還有個(gè)Sipeed Longan Nano開(kāi)發(fā)板,用的是SiFive的RISC-V處理器核心,給開(kāi)發(fā)者提供了一個(gè)平臺(tái),能讓他們?nèi)ヌ剿?b class='flag-5'>RISC-V架構(gòu)和應(yīng)用開(kāi)發(fā)。這個(gè)開(kāi)發(fā)板也能用來(lái)驗(yàn)證
    發(fā)表于 01-19 11:50

    Imagination放棄RISC-V處理器內(nèi)核開(kāi)發(fā)

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)根據(jù)外媒的最新報(bào)道,半導(dǎo)體IP大廠Imagination Technology已經(jīng)停止了RISC-V處理器內(nèi)核的開(kāi)發(fā),轉(zhuǎn)而更加專(zhuān)注于其核心的GPU和AI產(chǎn)品
    的頭像 發(fā)表于 01-10 00:15 ?2742次閱讀

    risc-v芯片在電機(jī)領(lǐng)域的應(yīng)用展望

    活、更定制化的解決方案。 在電機(jī)控制領(lǐng)域,RISC-V芯片的高性能、低功耗和可定制性等特點(diǎn)尤為突出。傳統(tǒng)的電機(jī)控制芯片往往采用固定的指令集架構(gòu),難以滿足日益增長(zhǎng)的多樣化需求。而
    發(fā)表于 12-28 17:20

    Andes晶心科技推出D45-SE RISC-V處理器

    Andes晶心科技(TWSE:6533; SIN US03420C2089; ISIN:US03420C1099)是全球高效能、低功耗 32/64 位 RISC-V 處理器的領(lǐng)導(dǎo)廠商,也是
    的頭像 發(fā)表于 12-26 10:54 ?936次閱讀

    Rivos全新產(chǎn)品采用Andes晶心科技NX45 RISC-V處理器

    專(zhuān)注于加速數(shù)據(jù)分析和生成式AI工作負(fù)載的RISC-V主要會(huì)員公司Rivos與32/64位RISC-V處理器內(nèi)核的領(lǐng)先供貨商、RISC-V創(chuàng)始會(huì)員Andes晶心科技,宣布Rivos已獲得
    的頭像 發(fā)表于 12-04 10:37 ?715次閱讀

    RISC-V能否復(fù)制Linux 的成功?》

    提供商業(yè)RISC-V內(nèi)核的廠商至少有七家。 Swift說(shuō),現(xiàn)在的專(zhuān)有ISA是由某個(gè)供應(yīng)商管理,客戶只能使用一個(gè)專(zhuān)有ISA,因而處理器設(shè)計(jì)無(wú)法滿足特定的行業(yè)需求,除非獲得昂貴的架構(gòu)許可來(lái)定制內(nèi)核。而且,現(xiàn)在也不能再轉(zhuǎn)賣(mài)
    發(fā)表于 11-26 20:20

    RISC-V筆記——基礎(chǔ)

    1.前言RISC-V旨在支持廣泛的定制和專(zhuān)業(yè)化。RISC-V的ISA是由一個(gè)基本整型ISA和其它對(duì)基本ISA的可選擴(kuò)展組成。每個(gè)整型ISA可以使用一個(gè)或多個(gè)可選的ISA擴(kuò)展進(jìn)行擴(kuò)展。基本整型ISA
    的頭像 發(fā)表于 11-12 01:08 ?1394次閱讀
    <b class='flag-5'>RISC-V</b>筆記——基礎(chǔ)

    RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期

    計(jì)算機(jī)由控制整體的CPU(中央處理器)和加速兩部分構(gòu)成。在AI計(jì)算中,功耗和效率是兩個(gè)關(guān)鍵因素。RISC-V架構(gòu)通過(guò)其簡(jiǎn)潔的設(shè)計(jì)和定制化的擴(kuò)展,可以實(shí)現(xiàn)高效的能量使用。該架構(gòu)能夠通過(guò)
    發(fā)表于 10-31 16:06

    risc-v在人工智能圖像處理應(yīng)用前景分析

    長(zhǎng)時(shí)間運(yùn)行或電池供電的設(shè)備尤為重要。 高性能 : 盡管RISC-V架構(gòu)以低功耗著稱(chēng),但其高性能也不容忽視。通過(guò)優(yōu)化指令集和處理器設(shè)計(jì),RISC-V可以在處理復(fù)雜的人工智能圖像
    發(fā)表于 09-28 11:00

    RISC-V適合什么樣的應(yīng)用場(chǎng)景

    設(shè)計(jì)使得開(kāi)發(fā)者可以靈活選擇所需的指令集和模塊,以滿足嵌入式系統(tǒng)的各種性能要求。 3. 人工智能(AI)和機(jī)器學(xué)習(xí)(ML) 高性能計(jì)算:RISC-V結(jié)合AI加速或協(xié)處理器,可以提供高效的人工智能計(jì)算
    發(fā)表于 07-29 17:16

    RISC-V在中國(guó)的發(fā)展機(jī)遇有哪些場(chǎng)景?

    : 1. 物聯(lián)網(wǎng)(IoT) 市場(chǎng)需求:隨著物聯(lián)網(wǎng)技術(shù)的快速發(fā)展,對(duì)低功耗、高性能、低成本的處理器需求日益增長(zhǎng)。RISC-V因其指令集精簡(jiǎn)、易于擴(kuò)展的特點(diǎn),非常適合物聯(lián)網(wǎng)設(shè)備的需求。 中國(guó)優(yōu)勢(shì):中國(guó)是全球物
    發(fā)表于 07-29 17:14

    為什么要有RISC-V

    RISC-V(“RISC five”)的目標(biāo)是成為一個(gè)通用的指令集架構(gòu)(ISA):①、它要能適應(yīng)包括從最袖珍的嵌入式控制,到最快的高性能計(jì)算機(jī)等各種規(guī)模的處理器。②、它應(yīng)該能兼容各種
    發(fā)表于 07-27 15:05