一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

工程師對(duì)以更低功耗實(shí)現(xiàn)更快采樣的回答

星星科技指導(dǎo)員 ? 來(lái)源:嵌入式計(jì)算設(shè)計(jì) ? 作者:Joao Marques ? 2022-11-30 11:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我們生活在一個(gè)模擬世界中,盡管數(shù)字技術(shù)占主導(dǎo)地位。在域之間移動(dòng)會(huì)導(dǎo)致量化錯(cuò)誤;這是不可避免的。工程師的工作是使這種過(guò)渡盡可能無(wú)縫,這就是ADCDAC的用武之地。

模數(shù)轉(zhuǎn)換(ADC)可以采取多種形式,并有許多折衷方案。從根本上說(shuō),關(guān)鍵品質(zhì)因數(shù)是準(zhǔn)確性和速度。更復(fù)雜的是,這兩個(gè)參數(shù)通常是相反的;更高的精度需要更多的位,但添加更多的位會(huì)降低采樣率。更快的轉(zhuǎn)換通常以有效位數(shù)為代價(jià)。從廣義上講,選擇由Δ-Σ轉(zhuǎn)換拓?fù)洌ǜ叻直媛?,長(zhǎng)延遲)或閃存轉(zhuǎn)換器(高速,但以功耗和面積為代價(jià))結(jié)束。介于這兩個(gè)極端之間的是逐次逼近寄存器或SAR轉(zhuǎn)換器。這種“金發(fā)姑娘”技術(shù)在分辨率和速度之間提供了很好的折衷,但它也有其局限性。

一般來(lái)說(shuō),SAR轉(zhuǎn)換器一直是無(wú)線通信中使用的模擬前端(AFE)的不錯(cuò)選擇,這要?dú)w功于它們兼具精度和速度。隨著物聯(lián)網(wǎng)的覆蓋范圍從核心進(jìn)一步延伸,將邊緣永遠(yuǎn)向外推,對(duì)AFE的需求不斷增長(zhǎng),AFE能夠以更高的頻率(因此更高的采樣率)處理更復(fù)雜的協(xié)議,但功耗更低。我們不要稱其為問(wèn)題,而是將其稱為機(jī)會(huì),以找到一種技術(shù),可以在無(wú)線連接需要安裝到足夠小的東西中佩戴在耳朵中的時(shí)代實(shí)現(xiàn)更小,更快,更低功耗的AFE,并且可能由從其操作環(huán)境中收集的能量供電。

特區(qū)的一些背景

顧名思義,SAR的工作原理是連續(xù)近似模擬輸入的值,反復(fù)將輸入電壓與反復(fù)減半的基準(zhǔn)電壓進(jìn)行比較,直到基準(zhǔn)電壓源和源極之間的差異無(wú)法區(qū)分或滿足設(shè)計(jì)要求。每次比較都會(huì)生成一個(gè)“更高”或“更低”的結(jié)果,該結(jié)果在數(shù)字輸出中形成一個(gè)位,從最高有效位開(kāi)始。這種情況一直持續(xù)到轉(zhuǎn)換器以足夠的精度產(chǎn)生足夠的位來(lái)表示模擬輸入。

poYBAGOGzViACFclAABdWJWpne419.jpeg

圖 1:3 位 SAR ADC 示例

由于所有步驟都需要在采樣周期內(nèi)完成,因此可能的位數(shù)將主要取決于電路中需要更改的元件的響應(yīng)時(shí)間。這包括用于與輸入電壓進(jìn)行比較的基準(zhǔn)電壓(通常存儲(chǔ)在由開(kāi)關(guān)和電容器組成的采樣保持電路中)。反過(guò)來(lái),該基準(zhǔn)電壓(通常)由數(shù)模轉(zhuǎn)換器或DAC產(chǎn)生。因此,SAR轉(zhuǎn)換器的采樣速率將在一定程度上由用于產(chǎn)生基準(zhǔn)電壓和控制邏輯的DAC決定,但通常SAR性能實(shí)際上受到比較器速度的限制。輸入端的開(kāi)關(guān)電容(實(shí)際上是一個(gè)低通濾波器)引入了一個(gè)較高的頻率閾值,但由于開(kāi)關(guān)的電阻較低,電容很小,這意味著轉(zhuǎn)換器通??梢蕴幚頂?shù)百M(fèi)Hz或更高的信號(hào);特區(qū)的另一個(gè)積極特征。

就整體精度而言,而不僅僅是分辨率,重要的是DAC產(chǎn)生的基準(zhǔn)電壓(而不是比較器的DAC產(chǎn)生的電壓)也盡可能準(zhǔn)確,因?yàn)樗衅渌麥y(cè)量值都與此相關(guān)。盡可能多地集成整體解決方案的SAR,包括開(kāi)關(guān)電容S&H和DAC參考電壓發(fā)生器,將提供最佳性能。

克服SAR轉(zhuǎn)換器的局限性

流水線ADC具有多個(gè)級(jí),每個(gè)級(jí)處理轉(zhuǎn)換過(guò)程的一部分。隨著每個(gè)階段完成其操作,它可以自由地接受下一個(gè)樣品。流水線ADC提供的主要優(yōu)勢(shì)之一是其速度;一旦管道完全啟動(dòng),它就可以在新樣本“推送”數(shù)據(jù)時(shí)生成新的輸出。SAR 的架構(gòu)通常基于多次使用的單級(jí),而流水線轉(zhuǎn)換器使用并行性來(lái)加快速度。

將SAR和流水線方法相結(jié)合,可以產(chǎn)生所謂的SAR輔助流水線ADC。Adesto的工程師已經(jīng)實(shí)施了這種方法,以創(chuàng)建一個(gè)ADC,該ADC可以在高帶寬下以最大的速度和精度運(yùn)行,但需要最小的功率和面積。

阿德斯托開(kāi)發(fā)的轉(zhuǎn)換器使用兩個(gè)SAR級(jí);第一級(jí)處理輸出的最高有效位,而第二級(jí)處理最低有效位。通過(guò)添加數(shù)字模塊來(lái)處理時(shí)序和校正(見(jiàn)圖2),SAR輔助流水線轉(zhuǎn)換器生成結(jié)果的時(shí)間不到同類SAR轉(zhuǎn)換器的一半,而不會(huì)受到傳統(tǒng)流水線ADC相關(guān)的損失(包括物理尺寸和功耗)。

pYYBAGOGzV-AUzzSAABGjpURzFg25.jpeg

圖 2:SAR 輔助流水線 ADC 架構(gòu)

簡(jiǎn)單來(lái)說(shuō),一旦第一個(gè)SAR階段完成轉(zhuǎn)換,它就可以接受新樣本,而第二個(gè)SAR階段完成第一個(gè)樣品的轉(zhuǎn)換。兩級(jí)之間的放大器增益放寬了對(duì)第二個(gè)SAR的要求,從而形成了比SAR本身更節(jié)能的解決方案。

圖3顯示了Adesto的SAR輔助管道ADC的框圖。

poYBAGOGzWiAMzMXAACnaQlvVtM46.jpeg

圖 3:Adesto 的單通道 SAR 輔助流水線 ADC

如圖3所示,Adesto開(kāi)發(fā)的IP集成了所有關(guān)鍵功能,包括基準(zhǔn)電壓發(fā)生器、定時(shí)和控制邏輯、數(shù)字校準(zhǔn)以及去耦電容。對(duì)所有模擬模塊使用深n阱技術(shù)可提供對(duì)基板噪聲的抗擾度,當(dāng)IP被許可供客戶在可能沒(méi)有專用模擬電源的設(shè)計(jì)中使用時(shí),這一點(diǎn)尤其重要。該設(shè)計(jì)非常全面,因?yàn)樗恍枰獠炕鶞?zhǔn)電壓源或穩(wěn)壓器。

相同的內(nèi)核 IP 已用于開(kāi)發(fā)針對(duì)正交 I/Q 調(diào)制架構(gòu)的雙通道解決方案(圖 4)??梢钥闯觯承┕δ芸梢栽趦蓚€(gè)通道之間共享,同時(shí)包括單獨(dú)的基準(zhǔn)電壓緩沖器和時(shí)鐘樹(shù),以最大程度地減少通道之間的串?dāng)_。

pYYBAGOGzWmAMEkiAADHkH_2mUo15.jpeg

圖 4:Adesto 的雙通道 SAR 輔助流水線 ADC

這種方法提供的主要優(yōu)點(diǎn)之一是其低功耗操作。Adesto部署在現(xiàn)已上市的批量IP中,包括采用28nm工藝的雙通道解決方案,每個(gè)通道提供160M樣本/秒,總功耗僅為18mW。該ADC的總芯片面積僅為0.055mm2,因此具有極高的面積效率。盡管集成度如此之高,但它可以提供63.1dB的SNDR,通道之間的串?dāng)_低于-80.0dB。

同一轉(zhuǎn)換器的八通道版本可以同時(shí)處理四個(gè)I/Q通道,工作速率為122.88Msamples/s,功耗僅為45mW。它的有效位數(shù)(ENOB)為10.2位,但仍然只需要0.3mm2的芯片面積。Adesto還可以提供12位SAR輔助流水線ADC,在僅0.05mm2的芯片面積內(nèi)實(shí)現(xiàn)200M采樣/秒的采樣速率,耗散10mW。

AFE在很大程度上依賴于ADC的性能,而不起眼的SAR是工程師可用的最可靠和最通用的架構(gòu)之一。這只是Adesto提供的IP的一個(gè)例子,該IP已經(jīng)過(guò)優(yōu)化,可滿足最新應(yīng)用的需求。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9049

    瀏覽量

    151757
  • adc
    adc
    +關(guān)注

    關(guān)注

    99

    文章

    6705

    瀏覽量

    549175
  • 物聯(lián)網(wǎng)
    +關(guān)注

    關(guān)注

    2930

    文章

    46230

    瀏覽量

    392280
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    低功耗藍(lán)牙智能門(mén)鎖應(yīng)用

    的訪客鑰匙。 3、更高的安全性。所有通信數(shù)據(jù)采用非對(duì)稱加密算法,防止暴力破解。 4、更快的響應(yīng)速度,更低功耗。速度快,實(shí)現(xiàn)秒級(jí)開(kāi)鎖;采用業(yè)界超低功
    發(fā)表于 06-25 09:47

    (仰天長(zhǎng)嘯)為什么受傷的總是硬件工程師...#MDD#MDD辰達(dá)半導(dǎo)體 #電子工程師

    電子工程師
    MDD辰達(dá)半導(dǎo)體
    發(fā)布于 :2025年04月27日 18:21:47

    問(wèn),成為硬件工程師需要幾只手?#硬件工程師 #YXC晶振 #揚(yáng)興科技 #搞笑

    硬件工程師
    揚(yáng)興科技
    發(fā)布于 :2025年04月25日 17:15:37

    硬件工程師回答我!#回答我 #硬件工程師 #YXC晶振 #揚(yáng)興科技

    硬件工程師
    揚(yáng)興科技
    發(fā)布于 :2025年03月25日 18:46:59

    一招拿捏電子工程師#被AI拿捏了 #電子工程師 #電子電工

    電子工程師
    安泰小課堂
    發(fā)布于 :2025年03月25日 17:30:51

    FPGA算法工程師、邏輯工程師、原型驗(yàn)證工程師有什么區(qū)別?

    邏輯工程師和 FPGA 原型驗(yàn)證工程師在工作重點(diǎn)和職責(zé)上存在一定的區(qū)別: FPGA 算法工程師: 主要關(guān)注算法的設(shè)計(jì)和優(yōu)化,在 FPGA 平臺(tái)上
    發(fā)表于 09-23 18:26

    正是拼的年紀(jì)|65歲電子工程師上班VLOG #65歲退休 #電子工程師 #搞笑 #上班vlog

    電子工程師
    安泰小課堂
    發(fā)布于 :2024年07月25日 11:31:02

    用二創(chuàng),1:1復(fù)刻工程師的職場(chǎng)現(xiàn)狀

    工程師
    揚(yáng)興科技
    發(fā)布于 :2024年07月19日 18:30:07