一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V將超越X86和Arm?

智能計(jì)算芯世界 ? 來源:半導(dǎo)體行業(yè)觀察 ? 作者:半導(dǎo)體行業(yè)觀察 ? 2022-12-02 15:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一位最初的 RISC-V 設(shè)計(jì)師本周大膽預(yù)測,這個(gè)開放架構(gòu)將在性能上超越競爭對手的芯片架構(gòu)。

加州大學(xué)伯克利分校計(jì)算機(jī)科學(xué)教授 Krste Asanovi在超級計(jì)算 2022 大會(huì)的演講上預(yù)測,RISC-V將在未來兩到三年內(nèi)在性能上超越競爭對手的架構(gòu)。

但超級計(jì)算展廳的參與者對 RISC-V 是否為高性能計(jì)算做好了準(zhǔn)備持懷疑態(tài)度,稱它遠(yuǎn)未準(zhǔn)備好成為 x86 或 Arm 的主流替代品。

商業(yè)芯片公司估計(jì),在 RISC-V 對市場產(chǎn)生重大影響之前,現(xiàn)實(shí)的時(shí)間表需要將近五年甚至更長的時(shí)間。

盡管如此,RISC-V 在展會(huì)現(xiàn)場的發(fā)展勢頭強(qiáng)勁,與會(huì)者一致認(rèn)為該架構(gòu)不容忽視,最終將成為主流 HPC。

RISC 是一種開放的芯片架構(gòu),可以免費(fèi)授權(quán)??蛻艨梢蕴砑幼约旱臄U(kuò)展并為包括人工智能、移動(dòng)和工業(yè)應(yīng)用在內(nèi)的多種應(yīng)用定制芯片。

SiPearl 首席執(zhí)行官 Philippe Notton 告訴HPCwire,RISC-V 還不是高性能計(jì)算的可行市場選擇。

這家芯片制造商開發(fā)了一種名為 Rhea 的基于 Arm 的 CPU,它將用于歐洲未來的 exascale 系統(tǒng)。該芯片有 29 個(gè) RISC-V 微控制器來支持 Arm CPU。

SiPearl 的誕生源于歐盟的資助,其長期目標(biāo)是開發(fā)本土處理器。同樣由歐盟資助的歐洲處理器計(jì)劃正專注于使用 RISC-V 開發(fā)芯片,以擺脫專有的 x86 和 Arm 技術(shù)。

成立于 2019 年的 SiPearl 必須為參與創(chuàng)建百億億級超級計(jì)算機(jī)的歐洲財(cái)團(tuán)快速提供高性能 CPU,而 Arm 是開發(fā)定制芯片的唯一選擇。

Notton 說,RISC-V 距離商業(yè)化還有很長的路要走,并補(bǔ)充說他對基于該架構(gòu)設(shè)計(jì)芯片持開放態(tài)度。在那之前,Arm 擁有更可靠的硬件和軟件生態(tài)系統(tǒng),以及可以提供給客戶的工具集。

“這很難說,因?yàn)槲覀冏约旱?RISC-V 芯片需要認(rèn)真對待 HPC,”Notton 說。

Notton 說,如果 RISC-V 出現(xiàn),Arm 會(huì)做出反應(yīng)并采取一些措施。

英特爾正與巴塞羅那超級計(jì)算中心密切合作,打造用于超級計(jì)算的 RISC-V 芯片。但是,用于 HPC 的 RISC-V“還需要很多年”,英特爾超級計(jì)算集團(tuán)副總裁兼總經(jīng)理 Jeff McVeigh 說。

BSC 希望在歐洲的路線圖上增加一個(gè)高性能的 RISC-V 處理器,并且在試驗(yàn)新芯片方面有著豐富的歷史。超級計(jì)算中心與英特爾的合作更多是圍繞將 RISC-V 核心整合到小芯片中,這是一種新型芯片設(shè)計(jì),可以將多個(gè)處理器模塊塞入單個(gè)芯片封裝中。

英特爾的制造未來圍繞小芯片展開,這將增加設(shè)計(jì)靈活性,能夠?qū)?CPU、GPU、I/O、內(nèi)存類型、電源管理其他電路放入芯片封裝中。英特爾正在為 2025 年開發(fā)一款名為 Falcon Shores的服務(wù)器芯片 ,它將以小芯片形式集成英特爾的 GPU 和 x86 CPU 設(shè)計(jì)。

McVeigh 說,BSC 合作伙伴正在研究 Falcon Shores 以外的未來變體,這些變體允許將 RISC-V 集成為 x86 的主要 CPU 替代方案。

McVeigh 說,除了設(shè)計(jì)芯片之外,要將 RISC-V 引入 HPC 還有很多工作要做。

“走著瞧。編寫代碼移植、性能以及所有這些東西是一個(gè)漫長的過程,但我們認(rèn)為有一個(gè)潛在的未來,”McVeigh 說。

最熱情的 RISC-V 支持者是為歐洲設(shè)計(jì)本土芯片的學(xué)術(shù)研究人員。

德國 Jülich 超級計(jì)算中心擁有一些世界上最快的超級計(jì)算機(jī),它對包括 RISC-V 在內(nèi)的許多架構(gòu)都很感興趣,F(xiàn)orschungszentrum Jülich 的 RG 下一代架構(gòu)和原型負(fù)責(zé)人 Estela Suarez 說。

“我們處于軟件開發(fā)的更高層次。我們確保支持硬件堆棧,”Suarez 說。

RISC-V 被設(shè)計(jì)為模塊化指令集,其基數(shù)非常小,不到 50 條指令。可以像樂高積木一樣附加到基礎(chǔ) ISA 上的自定義內(nèi)核。與依賴集成的競爭對手相比,RISC-V 的可擴(kuò)展性被視為一種優(yōu)勢。

各國和地區(qū)對芯片的武器化,加大了歐洲和中國基于RISC-V打造本土芯片的力度。美國已禁止向中國出口先進(jìn)的 CPU 和 GPU。美國還禁止向俄羅斯出口所有半導(dǎo)體,Yadro 等公司也在進(jìn)行 RISC-V 設(shè)計(jì)。

歐洲處理器計(jì)劃預(yù)計(jì)用于 AI 等應(yīng)用程序的原生 RISC-V 加速器將比通用 CPU 快得多。

EPI的高性能加速器EPAC基于RISC-V架構(gòu),擁有Semidynamics開發(fā)的Avispado向量處理單元,以及法國Kalray開發(fā)的RISC-V CPU。它還具有張量加速器和用于可重構(gòu)邏輯的板載 FPGA。

第一個(gè) EPAC 版本于上個(gè)月流片,后續(xù)版本 EPAC-2 已在 2024 年的路線圖上。EPAC-2 與 Rhea 2 芯片的目標(biāo)是從 2024 年開始在歐洲百億億級超級計(jì)算機(jī)中部署,據(jù)稱EPI 的路線圖。

“真正重要的是,歐洲支持我們構(gòu)建制造優(yōu)質(zhì)芯片所需的整個(gè)知識鏈。在黑板單元上有一個(gè)有好的架構(gòu)想法的人是不夠的,”巴塞羅那超級計(jì)算中心高級研究員菲利波·曼托瓦尼 (Filippo Mantovani) 說。

同時(shí)領(lǐng)導(dǎo) EPI 加速器開發(fā)的 Mantovani 說,更重要的是在該地區(qū)發(fā)展歐洲的專業(yè)知識和繁榮的半導(dǎo)體生態(tài)系統(tǒng),這將有利于該地區(qū)的芯片公司。

BSC 和其他大學(xué)還參與了基于 RISC-V 架構(gòu)的高性能計(jì)算機(jī) Monte Cimone 的開發(fā)。

Monte Cimone 集群包括四個(gè)刀片中的八個(gè)計(jì)算節(jié)點(diǎn)。每個(gè)節(jié)點(diǎn)都有 SiFive 的 U740 芯片,它有四個(gè) 64 位 U74 內(nèi)核,頻率高達(dá) 1.2 GHz。根據(jù)一篇關(guān)于該系統(tǒng)的研究論文,這些系統(tǒng)是 SiFive HiFive Unmatched 主板,具有 16GB DDR4 內(nèi)存、1TB NVMe 存儲和 PCIe 擴(kuò)展卡。

該系統(tǒng)的創(chuàng)建是為了測試應(yīng)用程序及其性能,很像十多年前的 Mont Blanc 系統(tǒng),用于在 HPC 環(huán)境中測試 Arm 處理器。Arm 處理器現(xiàn)已用于世界上第二快的超級計(jì)算機(jī) Fugaku,該計(jì)算機(jī)部署在日本的 Riken 計(jì)算科學(xué)中心。

Monte Cimone 的研究指出,雖然 RISC-V 的部署正在增長并且軟件堆棧正在迅速成熟,但“很明顯,SoC 的性能和內(nèi)核數(shù)量不足以達(dá)到與成熟的 Arm 和 x86 內(nèi)核相媲美的性能?!?/p>

管理 ISA 開發(fā)的 RISC-V International 得到了一些最大的芯片制造商的支持。ISA也被用在谷歌正在開發(fā)的一款TPU芯片上,英特爾和SiFive展示了一款名為Horse Creek的計(jì)算板,采用英特爾4代工藝制造,支持最新的DDR5內(nèi)存和PCIe 5.0接口。

Asanovi? 舉例說明歷史計(jì)算趨勢有利于 RISC-V。曾經(jīng)廣泛用于高性能計(jì)算的指令集,包括 DEC 的 Alpha、Intel 的 Itanium 和 Oracle 的 SPARC,已經(jīng)消失。

隨著更多芯片的定制化,x86 和 Arm 等專有芯片設(shè)計(jì)可能面臨挑戰(zhàn)。x86 架構(gòu)主導(dǎo)了注重集成的“板”時(shí)代,而 Arm 則主導(dǎo)了集成調(diào)制解調(diào)器和 GPU 的移動(dòng)時(shí)代。但隨著芯片定制化的發(fā)展,公司反對將自己的未來押在專有設(shè)計(jì)上,而 RISC-V 更具經(jīng)濟(jì)意義,可以擴(kuò)展到更多的計(jì)算能力。

RISC-V International 有一個(gè)特別興趣小組推動(dòng) HPC,并且正在進(jìn)行將 HPC 功能添加到 RISC-V 的項(xiàng)目。也有許多來自學(xué)術(shù)界和工業(yè)界的人為 ISA 做出貢獻(xiàn),使其成為一項(xiàng)社區(qū)工作。

“我們甚至有一個(gè) 128 位地址基版本的草案,因?yàn)槲覀儗⒃诒臼兰o(jì)末需要它,”Asanovi? 說。

目前,HPC 的市場規(guī)模還不足以證明定制芯片的合理性,因此小芯片模型將有助于以合理的成本設(shè)計(jì)帶有加速器的芯片。

RISC-V……是不可避免的,Asanovi?說,并補(bǔ)充說想想以太網(wǎng)。想想Linux。這就是 RISC-V 正在發(fā)生的事情。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19882

    瀏覽量

    234972
  • RISC-V
    +關(guān)注

    關(guān)注

    46

    文章

    2549

    瀏覽量

    48739

原文標(biāo)題:在幾年內(nèi),RISC-V將超越X86和Arm?

文章出處:【微信號:AI_Architect,微信公眾號:智能計(jì)算芯世界】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    RISC-VARM有何區(qū)別?

    在微處理器架構(gòu)領(lǐng)域,ARMRISC-V是兩個(gè)備受關(guān)注的體系。ZLG致遠(yuǎn)電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發(fā)了人們對這兩種架構(gòu)差異的深入探討。
    的頭像 發(fā)表于 06-24 11:38 ?797次閱讀
    <b class='flag-5'>RISC-V</b>和<b class='flag-5'>ARM</b>有何區(qū)別?

    RISC-V架構(gòu)CPU的RAS解決方案

    RISC-V架構(gòu)以追趕者的姿態(tài)在多個(gè)應(yīng)用領(lǐng)域與X86架構(gòu)和ARM架構(gòu)展開競爭。在服務(wù)器應(yīng)用領(lǐng)域,RISC-V架構(gòu)正在重新定義服務(wù)器芯片領(lǐng)域必備的安全、虛擬化和RAS等規(guī)格和規(guī)范。服務(wù)器
    的頭像 發(fā)表于 06-06 17:03 ?469次閱讀
    <b class='flag-5'>RISC-V</b>架構(gòu)CPU的RAS解決方案

    RISC-V可能顛覆半導(dǎo)體行業(yè)格局的5種方式

    處理器行業(yè)。RISC-V在半導(dǎo)體行業(yè)有何不同?RISC-V(精簡指令集計(jì)算–V)在幾個(gè)關(guān)鍵方面與其他指令集(如x86、ARM和MIPS)不同
    的頭像 發(fā)表于 02-05 17:03 ?9次閱讀
    <b class='flag-5'>RISC-V</b>可能顛覆半導(dǎo)體行業(yè)格局的5種方式

    關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)

    ,RISC-V的開源特性使得開發(fā)者可以針對特定應(yīng)用進(jìn)行優(yōu)化,進(jìn)一步提高設(shè)備性能。 在高性能計(jì)算領(lǐng)域,RISC-V芯片也開始展現(xiàn)出其潛力。雖然傳統(tǒng)上高性能計(jì)算領(lǐng)域主要由x86ARM架構(gòu)
    發(fā)表于 01-29 08:38

    RISC-VARM 架構(gòu)的區(qū)別 RISC-V與機(jī)器學(xué)習(xí)的關(guān)系

    在現(xiàn)代計(jì)算機(jī)架構(gòu)中,RISC-VARM是兩種流行的處理器架構(gòu)。它們各自具有獨(dú)特的特點(diǎn)和優(yōu)勢,適用于不同的應(yīng)用場景。 1. RISC-V架構(gòu) RISC-V(讀作“risk-five”)
    的頭像 發(fā)表于 12-11 17:50 ?2944次閱讀

    什么是RISC-V?以及RISC-VARMX86的區(qū)別

    和性能也會(huì)有所不同。常見的ISA包括ARMx86、MIPS、PowerPC、RISC-V等。ISA的選擇對計(jì)算機(jī)系統(tǒng)的性能、功耗、軟件兼容性、應(yīng)用場景等都有很大的影響。 簡單點(diǎn)比喻可以把指令集架構(gòu)理解為
    發(fā)表于 11-16 16:14

    觀點(diǎn)評論 | RISC-V,偉大里程碑

    了與Armx86等巨頭競爭所需的結(jié)構(gòu),而沒有遺留的臃腫或許可方面的麻煩。該標(biāo)準(zhǔn)列出了一套一致的ISA擴(kuò)展,軟件開發(fā)人員可以在RISC-V硬件上依賴這些擴(kuò)展,考慮
    的頭像 發(fā)表于 10-26 08:05 ?548次閱讀
    觀點(diǎn)評論 | <b class='flag-5'>RISC-V</b>,偉大里程碑

    RiSC-V芯片未來6年市場規(guī)模猛漲!大灣區(qū)哪些企業(yè)推出亮眼產(chǎn)品?

    得益于指令精簡、模塊化、開源等優(yōu)勢,RISC-V一直被視為x86、ARM之外最有潛力的第三大CPU架構(gòu)。根據(jù)2023年的數(shù)據(jù),在芯片領(lǐng)域RISC-V IP核出貨量達(dá)到130億顆,完成了
    的頭像 發(fā)表于 10-24 00:25 ?5302次閱讀
    <b class='flag-5'>RiSC-V</b>芯片未來6年市場規(guī)模猛漲!大灣區(qū)哪些企業(yè)推出亮眼產(chǎn)品?

    RISC-Varm指令集的對比分析

    RISC-VARM指令集是兩種不同的計(jì)算機(jī)指令集架構(gòu),它們在多個(gè)方面存在顯著的差異。以下是對這兩種指令集的詳細(xì)對比分析: 一、設(shè)計(jì)理念 RISC-VRISC-V的設(shè)計(jì)理念是簡化指
    發(fā)表于 09-28 11:05

    ISA ARM 對比 RISC-V

    ARMRISC-V同為精簡指令集(RISC)架構(gòu),這意味著它們都基于相似的設(shè)計(jì)理念:通過簡化指令集來提高處理器的效率和執(zhí)行速度。然而,即使同為RISC架構(gòu),
    的頭像 發(fā)表于 09-10 09:26 ?1586次閱讀

    RISC-V的理論與實(shí)踐探討

    項(xiàng)目,旨在通過簡化指令集來優(yōu)化計(jì)算效率。RISC-V與傳統(tǒng)的封閉式架構(gòu)(如x86ARM)不同,它是一個(gè)開放標(biāo)準(zhǔn),這意味著任何個(gè)人或組織都可以自由使用、修改和擴(kuò)展這一指令集。因此,RISC-V
    的頭像 發(fā)表于 09-10 09:16 ?1020次閱讀

    risc-v的發(fā)展歷史

    :加州大學(xué)伯克利分校的一個(gè)研究團(tuán)隊(duì)決定設(shè)計(jì)一款CPU,并選擇了開發(fā)一套新的指令集。他們對比了當(dāng)時(shí)的ARM、MIPS、SPARC和X86等指令集,發(fā)現(xiàn)這些指令集不僅越來越復(fù)雜,還存在很多IP法律問題。于是
    發(fā)表于 07-29 17:20

    RISC-V基礎(chǔ)整數(shù)指令集

    。RISC-V可以模仿某些x86尋址模式。例如,立即數(shù)字段設(shè)置為0即與x86中的寄存器間接尋址效果相同。與x86-32不同,
    發(fā)表于 07-27 22:25

    為什么要有RISC-V

    ,RV32IMFD乘法(RV32M),單精度浮點(diǎn)RV32F)和雙精度浮點(diǎn)RV32D)的擴(kuò)展添加到了基礎(chǔ)指令集RV32I)中。 繼續(xù)用我們剛才的類比來說,RISC-V提供的是菜單,而不是一頓應(yīng)有盡有的自助餐
    發(fā)表于 07-27 15:05

    探索RISC-V二進(jìn)制翻譯,openKylin成功在SG2042平臺運(yùn)行X86架構(gòu)軟件!

    眾所周知,在新的指令集架構(gòu)發(fā)展初期,往往采用兼容其他架構(gòu)軟件的方法來拓展自身生態(tài)體系,如蘋果公司的Rosetta2和微軟的Arm64EC,都是X86架構(gòu)軟件運(yùn)行在ARM架構(gòu)的系統(tǒng)之上
    的頭像 發(fā)表于 07-24 08:34 ?998次閱讀
    探索<b class='flag-5'>RISC-V</b>二進(jìn)制翻譯,openKylin成功在SG2042平臺運(yùn)行<b class='flag-5'>X86</b>架構(gòu)軟件!