一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

具有高對準(zhǔn)精度和高吞吐量的芯片到晶圓自組裝技術(shù)

半導(dǎo)體芯科技SiSC ? 來源:半導(dǎo)體芯科技SiSC ? 作者:半導(dǎo)體芯科技SiS ? 2022-12-19 17:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:《半導(dǎo)體芯科技》雜志10/11月刊

CEA-Leti英特爾合作成功實現(xiàn)了具有高對準(zhǔn)精度和高吞吐量的芯片到晶圓(Die-to-Wafer,D2W)自組裝技術(shù),并在2022年電子元件與技術(shù)會議(ECTC)上展示了這項突破性技術(shù)。這種D2W自組裝工藝是利用水的毛細(xì)力(capillary force)在目標(biāo)設(shè)備上來對齊裸片Die,該技術(shù)有望應(yīng)用在內(nèi)存、高性能計算和光子技術(shù)等領(lǐng)域。

06a3439accf04eb0b29dfe1ea9b4cf08~noop.image?_iz=58558&from=article.pc_detail&x-expires=1672048094&x-signature=%2FFS8o1iQFIDrKSeBpG%2FHCKsHmJw%3D

據(jù)悉,CEA-Leti和英特爾合作優(yōu)化了一種混合直接鍵合的自組裝工藝,采用的方法是使用水滴的毛細(xì)力來對齊目標(biāo)晶圓上的裸片。該工藝有望增加對準(zhǔn)精度,并可以達(dá)到每小時幾千個Die的制造吞吐量,這對于未來需要的芯片對晶圓(D2W)混合鍵合技術(shù)來說是一項突破,可以促進(jìn)D2W鍵合技術(shù)應(yīng)用。

該結(jié)果發(fā)表在2022年電子元件與技術(shù)會議(ECTC)的論文“Collective Die-to-Wafer Self-Assembly for High Alignment Accuracy and High Throughput 3D Integration”中。雖然領(lǐng)先的微電子公司認(rèn)為D2W混合鍵合工藝對于未來存儲器、高性能計算和光子器件的成功至關(guān)重要,但它比晶圓對晶圓(W2W)鍵合要復(fù)雜得多,對齊精度和芯片組裝吞吐量也較低,所以尚處于研究階段。CEA-Leti多年來一直在研究開發(fā)自組裝方法,目標(biāo)是大幅提高吞吐量和貼裝精度。

CEA-Leti的3D集成項目經(jīng)理Emilie Bourjot說:“采用具有商業(yè)規(guī)模吞吐量的D2W自組裝方法需要解決與芯片處理相關(guān)的兩個主要挑戰(zhàn),一是將自組裝工藝與取放工具相結(jié)合,二是為自組裝技術(shù)配套集體芯片處理(collective die handing)解決方案。如果將自組裝工藝與取放工具相結(jié)合,則可以通過減少對齊時間來提高產(chǎn)量,因為精細(xì)對齊是由液滴完成的。而當(dāng)自組裝與芯片集體處理解決方案相結(jié)合時,由于所有芯片同時粘合在一起,在整個工藝流程中都不再需要高精度放置,因此吞吐量會增加?!?/p>

工藝優(yōu)化也是提高工藝成熟度和滿足工業(yè)要求的重要組成部分。“將物理的魔力和一滴水結(jié)合起來,竟然能帶來這樣奇跡的對齊和吞吐量性能,這無疑是大有希望的方法,”Bourjot說。

該論文指出:“毛細(xì)力源于表面最小化原理,在液體的情況下通過表面張力施加。從宏觀的角度來看,液體傾向于使其液/氣界面最小化,以達(dá)到能量最小化的平衡狀態(tài)。這種機(jī)制使Die芯片在其鍵合位置上自對準(zhǔn)。選擇作為重新排列矢量的液體必須具有高表面張力,并且必須與直接鍵合兼容。大多數(shù)液體的表面張力在20到50mN/m之間,但水的表面張力為72.1mN/m,這使其成為使用親水鍵的自組裝工藝的絕佳候選者,其中水已經(jīng)是關(guān)鍵機(jī)制參數(shù)?!?/p>

“用于調(diào)節(jié)表面親水性的水分配技術(shù)和表面處理,對于自組裝工藝的正確進(jìn)行似乎至關(guān)重要,由此才能在自制的集體自組裝鍵合工作臺上實現(xiàn)出色的對準(zhǔn)性能。這樣產(chǎn)生的平均偏差低于150nm,3σ低于500nm。最后,這種自組裝工藝與各種芯片尺寸(8x8mm2、2.7×2.7mm2、1.3×11.8mm2和2.2×11.8mm2)可以兼容?!痹撜撐姆Q。

相比之下,目前的采用取放工具的鍵合技術(shù),最先進(jìn)的對準(zhǔn)是1μm,最好的情況是700nm,而采用自對準(zhǔn)工藝則可以提供低于500nm,甚至小于200nm的鍵合對準(zhǔn)。

CEA-Leti還解釋了“自制集體自組裝鍵合工作臺”:“由于沒有用于自組裝方法的工業(yè)工具,因此研究團(tuán)隊制造了自己的實驗工作臺,以實現(xiàn)集體自組裝。盡管低再現(xiàn)性和手動過程控制,自制工作臺仍然可以實現(xiàn)500nm及以下的對準(zhǔn),這非常有力地表明,如果采用專用于該工藝的工業(yè)工具將能提供更高的再現(xiàn)性、穩(wěn)健性和精度?!?/p>

該論文的結(jié)論強(qiáng)調(diào):盡管取得了以上突破,自組裝技術(shù)的許多方面仍然需要探索,只有當(dāng)工具供應(yīng)商開發(fā)出適應(yīng)性工具來自動化這一過程時,才能實現(xiàn)巨大的改進(jìn)。

在這次合作過程中,CEA-Leti設(shè)計了工藝流程,并利用其在鍵合物理、工藝和工藝集成方面的專業(yè)知識進(jìn)行了晶圓加工和自組裝鍵合。CEA-Leti還進(jìn)行了表征,如納米形貌、掃描聲學(xué)顯微鏡和對齊。英特爾的工作包括提供規(guī)范、建模和預(yù)鍵合及正鍵合工藝集成專業(yè)知識,以使自組裝工藝與代工廠兼容。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52481

    瀏覽量

    440619
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5159

    瀏覽量

    129757
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    定向自組裝光刻技術(shù)的基本原理和實現(xiàn)方法

    定向自組裝光刻技術(shù)通過材料科學(xué)與自組裝工藝的深度融合,正在重構(gòu)納米制造的工藝組成。主要內(nèi)容包含圖形結(jié)構(gòu)外延法、化學(xué)外延法及圖形轉(zhuǎn)移技術(shù)。
    的頭像 發(fā)表于 05-21 15:24 ?699次閱讀
    定向<b class='flag-5'>自組裝</b>光刻<b class='flag-5'>技術(shù)</b>的基本原理和實現(xiàn)方法

    如何在Visual Studio 2022中運(yùn)行FX3吞吐量基準(zhǔn)測試工具?

    我正在嘗試運(yùn)行 John Hyde 的書“SuperSpeed by Design”中的 FX3 吞吐量基準(zhǔn)測試工具。 但是,我面臨一些困難,希望得到任何指導(dǎo)。 具體來說,我正在使用 Visual
    發(fā)表于 05-13 08:05

    FX3進(jìn)行讀或?qū)懖僮鲿rCS信號拉低,在讀或?qū)懲瓿珊驝S置,對吞吐量有沒有影響?

    從盡可能提高吞吐量的角度看,在進(jìn)行讀或?qū)懖僮鲿rCS信號拉低,在讀或?qū)懲瓿珊驝S置,對吞吐量有沒有影響,還是應(yīng)該CS一直拉低比較好。
    發(fā)表于 05-08 07:13

    多層PCB對準(zhǔn)精度的保障:捷多邦X-ray檢測技術(shù)解析

    在電子制造領(lǐng)域,多層PCB(印刷電路板)的對準(zhǔn)精度直接決定了產(chǎn)品的性能和可靠性。捷多邦作為全球? 領(lǐng)先的PCB制造商,通過先進(jìn)的X-ray層疊檢查技術(shù),確保每一塊多層PCB都達(dá)到高精度對準(zhǔn)
    的頭像 發(fā)表于 03-21 17:29 ?419次閱讀

    吞吐量超高精度加工

    是一款工業(yè)超短脈沖 (USP) 激光器,可提供功率 (100 W) 綠光輸出和始終如一的光束質(zhì)量組合。因此它能夠支持需要高吞吐量的要求嚴(yán)格的高精度材料加工應(yīng)用。 高通量太陽能電池劃片
    的頭像 發(fā)表于 02-19 06:21 ?341次閱讀
    <b class='flag-5'>高</b>通<b class='flag-5'>吞吐量</b>超高<b class='flag-5'>精度</b>加工

    邊緣芯片詳解

    。以下是對邊緣芯片的詳細(xì)解釋: 1. 邊緣芯片的形成原因 制造過程中,光刻、沉積、刻蝕等工藝的作用通常會集中在
    的頭像 發(fā)表于 12-24 11:38 ?809次閱讀

    ADC芯片的采樣率為100MSPS,位寬16位,那么吞吐量是多少?

    例如ADC芯片的采樣率為100MSPS,位寬16位,那么吞吐量是多少? 用差分LVDS和FPGA相連,F(xiàn)PGA的時鐘速率多少能夠滿足要求/?
    發(fā)表于 12-18 08:49

    TMS320VC5510 HPI吞吐量和優(yōu)化

    電子發(fā)燒友網(wǎng)站提供《TMS320VC5510 HPI吞吐量和優(yōu)化.pdf》資料免費(fèi)下載
    發(fā)表于 10-16 09:35 ?0次下載
    TMS320VC5510 HPI<b class='flag-5'>吞吐量</b>和優(yōu)化

    TMS320C6474模塊吞吐量

    電子發(fā)燒友網(wǎng)站提供《TMS320C6474模塊吞吐量.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 13:52 ?0次下載
    TMS320C6474模塊<b class='flag-5'>吞吐量</b>

    TMS320C6474通用總線架構(gòu)(CBA)吞吐量

    電子發(fā)燒友網(wǎng)站提供《TMS320C6474通用總線架構(gòu)(CBA)吞吐量.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 10:29 ?0次下載
    TMS320C6474通用總線架構(gòu)(CBA)<b class='flag-5'>吞吐量</b>

    TMS320DM36x SoC架構(gòu)和吞吐量

    電子發(fā)燒友網(wǎng)站提供《TMS320DM36x SoC架構(gòu)和吞吐量.pdf》資料免費(fèi)下載
    發(fā)表于 10-14 10:51 ?0次下載
    TMS320DM36x SoC架構(gòu)和<b class='flag-5'>吞吐量</b>

    TMS320C6472/TMS320TCI6486的吞吐量應(yīng)用程序報告

    電子發(fā)燒友網(wǎng)站提供《TMS320C6472/TMS320TCI6486的吞吐量應(yīng)用程序報告.pdf》資料免費(fèi)下載
    發(fā)表于 10-14 09:27 ?0次下載
    TMS320C6472/TMS320TCI6486的<b class='flag-5'>吞吐量</b>應(yīng)用程序報告

    考拉悠然國內(nèi)首臺玻璃基Micro LED檢測設(shè)備正式完成出貨

    考拉悠然自主研發(fā)的國內(nèi)首臺玻璃基Micro LED檢測設(shè)備近日正式完成出貨。這標(biāo)志著考拉悠然已完成產(chǎn)品的技術(shù)研發(fā)并獲得客戶認(rèn)可,同時具備了Micro LED
    的頭像 發(fā)表于 08-10 11:18 ?923次閱讀

    求助,關(guān)于使用iperf測量mesh節(jié)點吞吐量問題求解

    我把esp-mesh-lite的no-route例程和iperf例程合在一起,想測試兩個mesh節(jié)點間tcp通信的吞吐量,實際過程中一開始流量正常,數(shù)秒后客戶端發(fā)數(shù)據(jù)這邊monitor卡死沒有任何
    發(fā)表于 07-23 06:59