一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V的網(wǎng)關(guān)實(shí)現(xiàn)

張明 ? 來源:lhhgff ? 作者:lhhgff ? 2022-12-30 09:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

精簡指令集架構(gòu) (ISA),例如 RISC-V,與更復(fù)雜的對(duì)應(yīng)架構(gòu)相比,效率更高,資源占用更少。工業(yè)物聯(lián)網(wǎng) (IIoT) 應(yīng)用通常需要模塊之間的高連接性和協(xié)作級(jí)別,同時(shí)還要降低成本和功耗。Terasic T-Core FPGA MAX 10 開發(fā)板提供了一個(gè)圍繞英特爾? MAX 10 FPGA 構(gòu)建的綜合硬件設(shè)計(jì)平臺(tái),用于基于 RISC-V 的設(shè)計(jì)。它是控制平面或數(shù)據(jù)路徑應(yīng)用中具有成本效益的設(shè)計(jì)的最佳開發(fā)解決方案,并具有業(yè)界領(lǐng)先的可編程邏輯以實(shí)現(xiàn)設(shè)計(jì)靈活性。

IIoT 應(yīng)用中的網(wǎng)關(guān)

物聯(lián)網(wǎng) (IoT) 網(wǎng)關(guān)將各種傳感器讀數(shù)(通常使用模擬、數(shù)字或簡單的串行通信)組合并橋接到更高級(jí)別的串行通信通道(例如簡單的 UART)、更復(fù)雜的通道(例如 I2C 或 SSI)或甚至 CANUSB以太網(wǎng)。該網(wǎng)橋通常會(huì)進(jìn)行一些本地計(jì)算,因此無需將原始數(shù)據(jù)發(fā)送到云端,而是在傳感器讀數(shù)超出范圍時(shí)發(fā)送通知。

這種物聯(lián)網(wǎng)橋的開發(fā)平臺(tái)需要極大的靈活性——在傳感器端支持各種模擬輸入、通用輸入和簡單的串行通信;在管理方面提供更高級(jí)別的通信(例如 I2C 和 SSI),同時(shí)為數(shù)據(jù)處理提供計(jì)算和存儲(chǔ)能力。

此類橋接器的理想目標(biāo)開發(fā)板是 Terasic Technologies T-Core FPGA MAX 10 開發(fā)板。MAX 10 FPGA 可以實(shí)現(xiàn)許多標(biāo)準(zhǔn)串行接口可編程邏輯元件。FPGA 還可以承載用于處理的 RISC-V 內(nèi)核,并且該板具有用于源代碼和數(shù)據(jù)存儲(chǔ)的板外 QSPI 閃存設(shè)備。FPGA 具有雙 ADC,具有多達(dá) 10 個(gè)用于傳感器讀數(shù)的引腳。該板有 12 個(gè) I/O 引腳,可用于通用用途或用作 I2C 或 SSI 通信通道。

在 Terasic T-Core FPGA MAX 10 開發(fā)板上實(shí)施用于橋接應(yīng)用的 RISC-V

在開發(fā)板上實(shí)施高效的 RISC-V 處理器直接符合物聯(lián)網(wǎng)橋接器的許多關(guān)鍵要求。最關(guān)鍵的方面包括提高功率和處理效率、降低成本、廣泛的協(xié)議靈活性和強(qiáng)大的安全性。

效率

RISC-V ISA 的基本優(yōu)勢(shì)之一是其處理效率。簡單的 CPU 操作直接使用內(nèi)存而無需專門的處理器寄存器,從而提高了速度并減少了所需的內(nèi)存占用。借助高速緩存子系統(tǒng),頻繁使用的位置會(huì)自動(dòng)可用并減少訪問時(shí)間——無需復(fù)雜且效率低下的編碼即可獲得快速專用寄存器訪問的好處。網(wǎng)關(guān)以低功耗和小代碼空間受益于這一優(yōu)勢(shì)。此外,網(wǎng)關(guān)的數(shù)據(jù)傳輸非常密集,因?yàn)閿?shù)據(jù)包通常只被傳輸、分解或拼接在一起。從一種協(xié)議更改為另一種協(xié)議需要最少的處理,這使得高效的內(nèi)存移動(dòng)成為一項(xiàng)關(guān)鍵優(yōu)勢(shì)。

靈活性和協(xié)議支持

網(wǎng)關(guān)需要在協(xié)議、操作系統(tǒng)和物理連接方面具有靈活性,并且在構(gòu)造方面需要模塊化。RISC-V 開源架構(gòu)可以輕松支持各種協(xié)議并適應(yīng)不斷變化的需求。訪問外設(shè)驅(qū)動(dòng)程序和堆棧以及相關(guān)協(xié)議的源代碼,可以輕松地根據(jù)需要修改它們,無論是在開發(fā)過程中還是在部署之后。這使得外圍設(shè)備和協(xié)議的模塊化變得很容易,因此它們可以隨著行業(yè)標(biāo)準(zhǔn)的變化而輕松交換、更新或增強(qiáng)。這可以延長 IIoT 網(wǎng)關(guān)的使用壽命并降低總體系統(tǒng)部署成本——這是 IIoT 實(shí)施中的一個(gè)關(guān)鍵因素。

安全

需要基于 RISC-V 硬件的安全性來實(shí)施信任根,這是任何強(qiáng)大安全系統(tǒng)的基石。信任根是許多安全相關(guān)功能的已知安全起點(diǎn),例如安全啟動(dòng)、加密計(jì)算、安全密鑰和證書存儲(chǔ)。信任根通常由專用硬件支持,用于保護(hù)安全數(shù)據(jù)和外圍功能、實(shí)施篡改保護(hù)、生成密鑰以及為應(yīng)用軟件提供安全更新。當(dāng)系統(tǒng)需要云存儲(chǔ)時(shí),網(wǎng)關(guān)可以使用受信任的加密標(biāo)準(zhǔn)來保護(hù)進(jìn)出云的數(shù)據(jù)。通過可用于加密、解密、證書管理和安全數(shù)據(jù)通信協(xié)議的開源實(shí)現(xiàn),開發(fā)人員可以訪問所有與安全相關(guān)的代碼,從而更容易測(cè)試和驗(yàn)證設(shè)計(jì)的穩(wěn)健性。此外,能夠根據(jù)特定應(yīng)用程序要求定制和升級(jí)代碼——無需等待第三方開發(fā)和發(fā)布定期更新——是開源環(huán)境的另一個(gè)好處。

結(jié)論

隨著 IIoT 環(huán)境產(chǎn)生新的應(yīng)用程序和收入流,網(wǎng)關(guān)將繼續(xù)發(fā)展。隨著它們的變化和變得更加復(fù)雜,將需要額外的處理能力,這意味著還需要在網(wǎng)關(guān)內(nèi)進(jìn)行更多的數(shù)據(jù)處理,以最大限度地減少到云的數(shù)據(jù)流量。Terasic T-Core FPGA MAX 10 開發(fā)板可以為開發(fā)人員提供他們?yōu)檫@些數(shù)據(jù)密集型應(yīng)用設(shè)計(jì)具有成本效益的單芯片解決方案所需的工具。該套件提供開箱即用的 RISC-V 支持,有助于實(shí)現(xiàn)物聯(lián)網(wǎng)橋接器在當(dāng)前和未來所需的效率、靈活性和安全性。


審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 網(wǎng)關(guān)
    +關(guān)注

    關(guān)注

    9

    文章

    5681

    瀏覽量

    53013
  • RISC-V
    +關(guān)注

    關(guān)注

    46

    文章

    2573

    瀏覽量

    48846
  • IIoT
    +關(guān)注

    關(guān)注

    3

    文章

    249

    瀏覽量

    26808
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA與RISC-V淺談

    全球半導(dǎo)體產(chǎn)業(yè)競爭格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計(jì)算等新興技術(shù)的蓬勃發(fā)展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優(yōu)勢(shì),日益成為業(yè)界焦點(diǎn),也為全球半導(dǎo)體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
    發(fā)表于 04-11 13:53 ?356次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    芯來科技亮相RISC-V Day Tokyo 2025

    產(chǎn)品、行業(yè)領(lǐng)袖、開發(fā)者與生態(tài)伙伴。大家共同探索RISC-V架構(gòu)的技術(shù)突破與產(chǎn)業(yè)應(yīng)用,實(shí)現(xiàn)相互協(xié)作,推動(dòng)RISC-V生態(tài)的開放與繁榮。
    的頭像 發(fā)表于 03-03 14:07 ?593次閱讀

    關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)

    和模塊化設(shè)計(jì)成為其顯著優(yōu)勢(shì)。物聯(lián)網(wǎng)設(shè)備通常需要長時(shí)間運(yùn)行,且對(duì)體積和功耗有嚴(yán)格要求。RISC-V芯片通過精簡指令集和優(yōu)化設(shè)計(jì),實(shí)現(xiàn)了低功耗的同時(shí)保持了高性能,非常適合用于傳感器節(jié)點(diǎn)、智能家居控制器
    發(fā)表于 01-29 08:38

    RISC-V能否復(fù)制Linux 的成功?》

    個(gè)角度來看,RISC-V ISA是推動(dòng)RISC-V發(fā)展的關(guān)鍵因素?;叵?0年前,基于Linux內(nèi)核的實(shí)現(xiàn)方案非常多,遠(yuǎn)遠(yuǎn)超過今天基于RISC-V ISA的
    發(fā)表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    ,這限制了處理器的靈活性和指令集的擴(kuò)展能力。而RISC-V指令集架構(gòu)采用了可變長度的指令,可以實(shí)現(xiàn)更加靈活和高效的指令集擴(kuò)展和自定義。 可定制性:Krste Asanovic認(rèn)為,處理器的設(shè)計(jì)應(yīng)該是可
    發(fā)表于 11-16 16:14

    RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期

    計(jì)算機(jī)由控制整體的CPU(中央處理器)和加速器兩部分構(gòu)成。在AI計(jì)算中,功耗和效率是兩個(gè)關(guān)鍵因素。RISC-V架構(gòu)通過其簡潔的設(shè)計(jì)和定制化的擴(kuò)展,可以實(shí)現(xiàn)高效的能量使用。該架構(gòu)能夠通過小型且高效的處理單元
    發(fā)表于 10-31 16:06

    RISC-V國際人才培養(yǎng)認(rèn)證中心舉辦“智能工控核心&apos;RISC-V技術(shù)與工業(yè)網(wǎng)關(guān)應(yīng)用前瞻&apos;”沙龍活動(dòng)

    人才培養(yǎng)認(rèn)證中心主辦的“超級(jí)星期六”——躍昉專場(chǎng)沙龍?jiān)?b class='flag-5'>RISC-V開源創(chuàng)新中心舉行。本次沙龍以“智能工控核心‘RISC-V技術(shù)與工業(yè)網(wǎng)關(guān)應(yīng)用前瞻’”為主題,深圳市艾
    的頭像 發(fā)表于 09-25 08:06 ?685次閱讀
    <b class='flag-5'>RISC-V</b>國際人才培養(yǎng)認(rèn)證中心舉辦“智能工控核心&apos;<b class='flag-5'>RISC-V</b>技術(shù)與工業(yè)<b class='flag-5'>網(wǎng)關(guān)</b>應(yīng)用前瞻&apos;”沙龍活動(dòng)

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未來 !

    加入RISC-VAdvocate行列!我們正在尋找來自世界各地的RISC-V愛好者,通過全球推廣和參與,成為支持RISC-V進(jìn)步的關(guān)鍵參與者。作為一名RISC-VAdvocate,您將
    的頭像 發(fā)表于 09-10 08:08 ?890次閱讀
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未來 !

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    沁恒在歷屆峰會(huì)上分享RISC-V在MCU領(lǐng)域的創(chuàng)新成果,和大家共同見證了本土RISC-V產(chǎn)業(yè)的成長。早在第一屆RISC-V中國峰會(huì)上,沁恒就公開了青稞RISC-V系列量產(chǎn)芯片的關(guān)鍵技術(shù)
    的頭像 發(fā)表于 08-30 18:18 ?2382次閱讀
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,賦能<b class='flag-5'>RISC-V</b>高效落地

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    01 老朋友伴您走過每一屆峰會(huì) 沁恒在歷屆峰會(huì)上分享RISC-V在MCU領(lǐng)域的創(chuàng)新成果,和大家共同見證了本土RISC-V產(chǎn)業(yè)的成長。早在第一屆RISC-V中國峰會(huì)上,沁恒就公開了青稞RISC-
    發(fā)表于 08-30 17:37

    2024 RISC-V 中國峰會(huì):華秋電子助力RISC-V生態(tài)!

    第四屆RISC-V中國峰會(huì)(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召開,成為RISC-V領(lǐng)域的一次重要盛會(huì)
    的頭像 發(fā)表于 08-26 18:33 ?1594次閱讀
    2024 <b class='flag-5'>RISC-V</b> 中國峰會(huì):華秋電子助力<b class='flag-5'>RISC-V</b>生態(tài)!

    2024 RISC-V 中國峰會(huì):華秋電子助力RISC-V生態(tài)!

    第四屆RISC-V中國峰會(huì)(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召開,成為RISC-V領(lǐng)域的一次重要盛會(huì)。峰會(huì)匯聚了RISC-V國際基金會(huì)的
    發(fā)表于 08-26 16:46

    risc-v的發(fā)展歷史

    RISC-V的發(fā)展歷史可以追溯到2006年左右,當(dāng)時(shí)David Patterson和其他研究者開始探索創(chuàng)建一個(gè)開放和可擴(kuò)展的指令集架構(gòu)(ISA)。以下是RISC-V發(fā)展的主要里程碑: 一、起源與初步
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    通過軟件模擬或復(fù)雜的指令序列來實(shí)現(xiàn)一些高級(jí)功能,這可能會(huì)增加執(zhí)行時(shí)間和功耗。 2. 生態(tài)系統(tǒng)支持不足 軟件和工具鏈的可用性:盡管RISC-V社區(qū)在快速發(fā)展,但與成熟的ARM等架構(gòu)相比,其生
    發(fā)表于 07-29 17:18

    為什么要有RISC-V

    RISC-V(“RISC five”)的目標(biāo)是成為一個(gè)通用的指令集架構(gòu)(ISA):①、它要能適應(yīng)包括從最袖珍的嵌入式控制器,到最快的高性能計(jì)算機(jī)等各種規(guī)模的處理器。②、它應(yīng)該能兼容各種流行的軟件棧
    發(fā)表于 07-27 15:05