一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

詳解FPGA的四大設(shè)計(jì)要點(diǎn)

FPGA之家 ? 來源:FPGA之家 ? 2023-01-03 16:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA的用處比我們平時(shí)想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡單邏輯單元(LE)。

早期的FPGA相對比較簡單,所有的功能單元僅僅由管腳、內(nèi)部buffer、LE、RAM構(gòu)建而成,LE由LUT(查找表)和D觸發(fā)器構(gòu)成,RAM也往往容量非常小。現(xiàn)在的FPGA不僅包含以前的LE,RAM也更大更快更靈活,管教IOB也更加的復(fù)雜,支持的IO類型也更多,而且內(nèi)部還集成了一些特殊功能單元,包括:DSP:實(shí)際上就是乘加器,F(xiàn)PGA內(nèi)部可以集成多個(gè)乘加器,而一般的DSP芯片往往每個(gè)core只有一個(gè)。換言之,F(xiàn)PGA可以更容易實(shí)現(xiàn)多個(gè)DSP core功能。在某些需要大量乘加計(jì)算的場合,往往多個(gè)乘加器并行工作的速度可以遠(yuǎn)遠(yuǎn)超過一個(gè)高速乘加器。SERDES:高速串行接口。將來PCI-E、XAUI、HT、S-ATA等高速串行接口會越來越多。有了SERDES模塊,F(xiàn)PGA可以很容易將這些高速串行接口集成進(jìn)來,無需再購買專門的接口芯片。CPU core:分為2種,軟core和硬core.軟core是用邏輯代碼寫的CPU模塊,可以在任何資源足夠的FPGA中實(shí)現(xiàn),使用非常靈活。而且在大容量的FPGA中還可以集成多個(gè)軟core,實(shí)現(xiàn)多核并行處理。硬core是在特定的FPGA內(nèi)部做好的CPU core,優(yōu)點(diǎn)是速度快、性能好,缺點(diǎn)是不夠靈活。不過,F(xiàn)PGA還是有缺點(diǎn)。對于某些高主頻的應(yīng)用,F(xiàn)PGA就無能為力了。現(xiàn)在雖然理論上FPGA可以支持的500MHz,但在實(shí)際設(shè)計(jì)中,往往200MHz以上工作頻率就很難實(shí)現(xiàn)了。FPGA設(shè)計(jì)要點(diǎn)之一:時(shí)鐘對于FPGA來說,要盡可能避免異步設(shè)計(jì),盡可能采用同步設(shè)計(jì)。
同步設(shè)計(jì)的第一個(gè)關(guān)鍵,也是關(guān)鍵中的關(guān)鍵,就是時(shí)鐘樹。一個(gè)糟糕的時(shí)鐘樹,對FPGA設(shè)計(jì)來說,是一場無法彌補(bǔ)的災(zāi)難,是一個(gè)沒有打好地基的大樓,崩潰是必然的。具體一些的設(shè)計(jì)細(xì)則:1)盡可能采用單一時(shí)鐘;
2)如果有多個(gè)時(shí)鐘域,一定要仔細(xì)劃分,千萬小心;
3)跨時(shí)鐘域的信號一定要做同步處理。對于控制信號,可以采用雙采樣;對于數(shù)據(jù)信號,可以采用異步fifo.需要注意的是,異步fifo不是萬能的,一個(gè)異步fifo也只能解決一定范圍內(nèi)的頻差問題。

4)盡可能將FPGA內(nèi)部的PLL、DLL利用起來,這會給你的設(shè)計(jì)帶來大量的好處。

5)對于特殊的IO接口,需要仔細(xì)計(jì)算Tsu、Tco、Th,并利用PLL、DLL、DDIO、管腳可設(shè)置的delay等多種工具來實(shí)現(xiàn)。簡單對管腳進(jìn)行Tsu、Tco、Th的約束往往是不行的。可能說的不是很確切。這里的時(shí)鐘樹實(shí)際上泛指時(shí)鐘方案,主要是時(shí)鐘域和PLL等的規(guī)劃,一般情況下不牽扯到走線時(shí)延的詳細(xì)計(jì)算(一般都走全局時(shí)鐘網(wǎng)絡(luò)和局部時(shí)鐘網(wǎng)絡(luò),時(shí)延固定),和ASIC中的時(shí)鐘樹不一樣。對于ASIC,就必須對時(shí)鐘網(wǎng)絡(luò)的設(shè)計(jì)、布線、時(shí)延計(jì)算進(jìn)行仔細(xì)的分析計(jì)算才行。FPGA設(shè)計(jì)要點(diǎn)之二:FSMFSM:有限狀態(tài)機(jī)。這個(gè)可以說是邏輯設(shè)計(jì)的基礎(chǔ)。幾乎稍微大一點(diǎn)的邏輯設(shè)計(jì),幾乎都能看得到FSM.FSM分為moore型和merly型,moore型的狀態(tài)遷移和變量無關(guān),merly型則有關(guān)。實(shí)際使用中大部分都采用merly型。FSM通常有2種寫法:單進(jìn)程、雙進(jìn)程。初學(xué)者往往喜歡單進(jìn)程寫法,格式如下:
always@(posedgeclkorposedgerst)
begin
if(rst==1'b1)
FSM_status <=?……;
else
case(FSM_status)
……;
endcase
end

簡單的說,單進(jìn)程FSM就是把所有的同步、異步處理都放入一個(gè)always中。

優(yōu)點(diǎn):

1)看起來比較簡單明了,寫起來也不用在每個(gè)case分支或者if分支中寫全對各個(gè)信號和狀態(tài)信號的處理。也可以簡單在其中加入一些計(jì)數(shù)器進(jìn)行計(jì)數(shù)處理。2)所有的輸出信號都已經(jīng)是經(jīng)過D觸發(fā)器鎖存了。缺點(diǎn):1)優(yōu)化效果不佳。由于同步、異步放在一起,編譯器一般對異步邏輯的優(yōu)化效果最好。單進(jìn)程FSM把同步、異步混雜在一起的結(jié)果就是導(dǎo)致編譯器優(yōu)化效果差,往往導(dǎo)致邏輯速度慢、資源消耗多。2)某些時(shí)候需要更快的信號輸出,不必經(jīng)過D觸發(fā)器鎖存,這時(shí)單進(jìn)程FSM的處理就比較麻煩了。雙進(jìn)程FSM,格式如下:
always@(posedgeclkorposedgerst)
begin
if(rst==1'b1)
FSM_status_current <=?…;
else
FSM_status_current<=?FSM_status_next;
always@(*)
begin
case(FSM_status_current)
FSM_status_next =……;
endcase
end

從上面可以看到,同步處理和異步處理分別放到2個(gè)always中。其中FSM狀態(tài)變量也采用2個(gè)來進(jìn)行控制。雙進(jìn)程FSM的原理我這里就不多說了,在很多邏輯設(shè)計(jì)書中都有介紹。這里描述起來太費(fèi)勁。優(yōu)點(diǎn):1)編譯器優(yōu)化效果明顯,可以得到很理想的速度和資源占用率。
2)所有的輸出信號(除了FSM_status_current)都是組合輸出的,比單進(jìn)程FSM快。
缺點(diǎn):1)所有的輸出信號(除了FSM_status_current)都是組合輸出的,在某些場合需要額外寫代碼來進(jìn)行鎖存。
2)在異步處理的always中,所有的if、case分支必須把所有的輸出信號都賦值,而且不能出現(xiàn)在FSM中的輸出信號回送賦值給本FSM中的其他信號的情況,否則會出現(xiàn) latch.
latch會導(dǎo)致如下問題:1)功能仿真結(jié)果和后仿不符;2)出現(xiàn)無法測試的邏輯;3)邏輯工作不穩(wěn)定,特別是latch部分對毛刺異常敏感;4)某些及其特殊的情況下,如果出現(xiàn)正反饋,可能會導(dǎo)致災(zāi)難性的后果。這不是恐嚇也不是開玩笑,我就親眼見過一個(gè)小伙把他做的邏輯加載上去后,整個(gè)FPGA給炸飛了。后來懷疑可能是出現(xiàn)正反饋導(dǎo)致高頻振蕩,最后導(dǎo)致芯片過熱炸掉(這個(gè)FPGA芯片沒有安裝散熱片)。FPGA設(shè)計(jì)要點(diǎn)之三:latch首先回答一下:1)stateCAD沒有用過,不過我感覺用這個(gè)東東在構(gòu)建大的系統(tǒng)的時(shí)候似乎不是很方便。也許用systemC或者system Verilog更好一些。2)同步、異步的叫法是我所在公司的習(xí)慣叫法,不太對,不過已經(jīng)習(xí)慣了,呵呵。這次講一下latch.latch的危害已經(jīng)說過了,這里不再多說,關(guān)鍵講一下如何避免。1)在組合邏輯進(jìn)程中,if語句一定要有else!并且所有的信號都要在if的所有分支中被賦值。
always@(*)begin
if(sig_a==1'b1)sig_b=sig_c;
end
這個(gè)是絕對會產(chǎn)生latch的。
正確的應(yīng)該是
always@(*)begin
if ( sig_a == 1'b1 ) sig_b = sig_c;
else sig_b = sig_d;
end
另外需要注意,下面也會產(chǎn)生latch.也就是說在組合邏輯進(jìn)程中不能出現(xiàn)自己賦值給自己或者間接出現(xiàn)自己賦值給自己的情況。
always@(*)begin
if(rst==1'b1)counter=32'h00000000;
elsecounter=counter+1;
end

但如果是時(shí)序邏輯進(jìn)程,則不存在該問題。

2)case語句的default一定不能少!原因和if語句相同,這里不再多說了。需要提醒的是,在時(shí)序邏輯進(jìn)程中,default語句也一定要加上,這是一個(gè)很好的習(xí)慣。3)組合邏輯進(jìn)程敏感變量不能少也不能多。這個(gè)問題倒不是太大,verilog2001語法中可以直接用 * 搞定了。順便提一句,latch有弊就一定有利。在FPGA的LE中,總存在一個(gè)latch和一個(gè)D觸發(fā)器,在支持DDR的IOE(IOB)中也存在著一個(gè)latch來實(shí)現(xiàn)DDIO.不過在我們平時(shí)的設(shè)計(jì)中,對latch還是要盡可能的敬而遠(yuǎn)之。FPGA設(shè)計(jì)要點(diǎn)之四:邏輯仿真仿真是FPGA設(shè)計(jì)中必不可少的一步。沒有仿真,就沒有一切。仿真是一個(gè)單調(diào)而繁瑣的工作,很容易讓人產(chǎn)生放棄或者偷工減料的念頭。這時(shí)一定要挺??!仿真分為單元仿真、集成仿真、系統(tǒng)仿真。單元仿真:針對每一個(gè)最小基本模塊的仿真。單元仿真要求代碼行覆蓋率、條件分支覆蓋率、表達(dá)式覆蓋率必須達(dá)到100%!這三種覆蓋率都可以通過MODELSIM來查看,不過需要在編譯該模塊時(shí)要在Compile option中設(shè)置好。集成仿真:將多個(gè)大模塊合在一起進(jìn)行仿真。覆蓋率要求盡量高。系統(tǒng)仿真:將整個(gè)硬件系統(tǒng)合在一起進(jìn)行仿真。此時(shí)整個(gè)仿真平臺包含了邏輯周邊芯片接口的仿真模型,以及BFM、Testbench等。系統(tǒng)仿真需要根據(jù)被仿真邏輯的功能、性能需求仔細(xì)設(shè)計(jì)仿真測試?yán)头抡鏈y試平臺。系統(tǒng)仿真是邏輯設(shè)計(jì)的一個(gè)大分支,是一門需要專門學(xué)習(xí)的學(xué)科。

審核編輯 :李倩


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618621
  • 仿真
    +關(guān)注

    關(guān)注

    52

    文章

    4289

    瀏覽量

    135883
  • 高速串行
    +關(guān)注

    關(guān)注

    2

    文章

    22

    瀏覽量

    11438

原文標(biāo)題:詳解FPGA的四大設(shè)計(jì)要點(diǎn)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    四大核心要素驅(qū)動汽車智能化創(chuàng)新與相關(guān)芯片競爭格局

    當(dāng)下,功能安全、高效高靈活性的算力、產(chǎn)品生命周期,以及軟件生態(tài)兼容性這“四大核心要素”,已成為衡量智能汽車AI芯片創(chuàng)新力和市場競爭力的核心標(biāo)準(zhǔn)。
    的頭像 發(fā)表于 07-01 14:49 ?196次閱讀

    【經(jīng)驗(yàn)分享】玩轉(zhuǎn)FPGA串口通信:從“幻覺調(diào)試”到代碼解析

    FPGA開發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對從C語言轉(zhuǎn)戰(zhàn)FPGA的“寶貝們”來說,適應(yīng)流水線(pipeline)編程可能需要點(diǎn)時(shí)間。上篇點(diǎn)燈代碼解讀了基礎(chǔ),而如果能親
    的頭像 發(fā)表于 06-05 08:05 ?313次閱讀
    【經(jīng)驗(yàn)分享】玩轉(zhuǎn)<b class='flag-5'>FPGA</b>串口通信:從“幻覺調(diào)試”到代碼解析

    英飛凌碳化硅產(chǎn)品創(chuàng)新的四大支柱綜述(二)

    本文是作者2024年“第十八屆中國半導(dǎo)體行業(yè)協(xié)會半導(dǎo)體分立器件年會”演講稿第二部分,第一部分請見《英飛凌碳化硅SiC技術(shù)創(chuàng)新的四大支柱綜述(一)》。英飛凌SiC技術(shù)創(chuàng)新到豐富產(chǎn)品的四大支柱SiC
    的頭像 發(fā)表于 05-19 17:32 ?243次閱讀
    英飛凌碳化硅產(chǎn)品創(chuàng)新的<b class='flag-5'>四大</b>支柱綜述(二)

    屏排線FPC設(shè)計(jì)要點(diǎn)

    屏排線FPC設(shè)計(jì)要點(diǎn)
    的頭像 發(fā)表于 04-30 18:41 ?237次閱讀
    屏排線FPC設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>

    慕尼黑上海電子展上,村田中國展示四大前沿創(chuàng)新

    未來” 為主題,集中呈現(xiàn)了通信與計(jì)算、車載、工業(yè)及環(huán)境、健康四大核心領(lǐng)域的創(chuàng)新突破。 ? 在電子發(fā)燒友網(wǎng)記者參觀期間,村田中國工作人員重點(diǎn)介紹了款前沿創(chuàng)新方案,分別是 “不可思議的石頭 echorb”、可伸縮電路板 SPC、透明 ID 標(biāo)簽和超聲波穿透超材料
    的頭像 發(fā)表于 04-22 00:07 ?1828次閱讀
    慕尼黑上海電子展上,村田中國展示<b class='flag-5'>四大</b>前沿創(chuàng)新

    助焊劑四大功能及特性

    第一章 助焊 劑一?助焊劑的四大功能助焊劑(FLUX)這個(gè)字來自拉丁文是“流動”(Flow in Soldering)的意思,但在此它的作用不祇是幫助流動,還有其他功能。助焊劑的主要功能為:(1
    發(fā)表于 04-01 14:12

    創(chuàng)新引領(lǐng),智能賦能 奧芯明攜四大技術(shù)矩陣亮劍SEMICON China 2025

    集成與電能管理四大技術(shù)板塊精彩亮相。通過全系列封裝設(shè)備矩陣及行業(yè)首發(fā)解決方案,奧芯明向全球展示了在封裝領(lǐng)域的突破性進(jìn)展和本土化成果,彰顯了公司以創(chuàng)新提質(zhì)、助力中國半導(dǎo)體產(chǎn)業(yè)高質(zhì)量發(fā)展的堅(jiān)定承諾與信心。 四大技術(shù)矩陣驚艷亮相 本屆展
    的頭像 發(fā)表于 03-31 15:34 ?368次閱讀
    創(chuàng)新引領(lǐng),智能賦能 奧芯明攜<b class='flag-5'>四大</b>技術(shù)矩陣亮劍SEMICON China 2025

    無線傳輸中的四大“隱形指揮官”:頻段、功率、靈敏度和空速

    、功率、靈敏度和空中速率。在無線通信系統(tǒng)的設(shè)計(jì)與優(yōu)化中,工作頻段、發(fā)射功率、接收靈敏度、空中速率是決定性能的四大核心參數(shù)。它們相互制約又彼此關(guān)聯(lián),直接影響傳輸距離、數(shù)
    的頭像 發(fā)表于 03-20 19:33 ?651次閱讀
    無線傳輸中的<b class='flag-5'>四大</b>“隱形指揮官”:頻段、功率、靈敏度和空速

    奇瑞集團(tuán)四大品牌開啟“全球車國民價(jià)”驚喜活動

    為回饋廣大新老用戶,秉承著讓用戶以“國民價(jià)”享受 “全球車”出行體驗(yàn)。2月8日,奇瑞集團(tuán)旗下四大品牌——奇瑞、捷途、星途和iCAR攜手開啟“全球車 國民價(jià)”驚喜活動,為用戶提供更多優(yōu)惠選擇,讓更多人體驗(yàn)全球車品質(zhì),感恩全球1572萬用戶的信賴與支持。
    的頭像 發(fā)表于 02-08 11:46 ?515次閱讀

    制造業(yè)倉庫管理四大要點(diǎn)與廣東MES系統(tǒng):珠海先達(dá)的實(shí)踐與探索

    在制造業(yè)領(lǐng)域,倉庫管理是企業(yè)運(yùn)營的重要環(huán)節(jié),直接關(guān)系到生產(chǎn)效率、成本控制和產(chǎn)品質(zhì)量。本文將從制造業(yè)倉庫管理的個(gè)要點(diǎn)出發(fā),探討廣東MES系統(tǒng)在倉庫管理中的應(yīng)用,并以珠海先達(dá)為例,展示其在倉庫管理方面
    的頭像 發(fā)表于 01-16 11:09 ?394次閱讀

    賽逸展2025響應(yīng)四大行業(yè)協(xié)會倡議,審慎采購美國芯片!

    ,中國互聯(lián)網(wǎng)協(xié)會、中國汽車工業(yè)協(xié)會、中國半導(dǎo)體行業(yè)協(xié)會、中國通信企業(yè)協(xié)會發(fā)表聲明,呼吁國內(nèi)企業(yè)審慎選擇采購美國芯片。賽逸展堅(jiān)定不移地與中國四大行業(yè)協(xié)會站在一起,迅速加入四大協(xié)會陣營,全力支持四大協(xié)會的倡議。 賽逸展以實(shí)際行動展現(xiàn)
    的頭像 發(fā)表于 12-05 09:56 ?393次閱讀

    UVLED固化機(jī)結(jié)構(gòu)的四大模塊

    UVLED固化機(jī)作為一種高效、節(jié)能的固化設(shè)備,在多個(gè)行業(yè)中發(fā)揮著重要作用。其結(jié)構(gòu)設(shè)計(jì)的合理性直接決定了設(shè)備的性能和使用效果。UVLED固化機(jī)的四大模塊主要包括光源系統(tǒng)、控制系統(tǒng)、散熱系統(tǒng)和傳送系統(tǒng)
    的頭像 發(fā)表于 11-25 16:10 ?879次閱讀
    UVLED固化機(jī)結(jié)構(gòu)的<b class='flag-5'>四大</b>模塊

    三、、六、八缸發(fā)動機(jī)NVH特性詳解

    三、、六、八缸發(fā)動機(jī)NVH特性詳解。 ?
    的頭像 發(fā)表于 11-16 11:45 ?682次閱讀
    三、<b class='flag-5'>四</b>、六、八缸發(fā)動機(jī)NVH特性<b class='flag-5'>詳解</b>

    詳解FPGA的基本結(jié)構(gòu)

    ZYNQ PL 部分等價(jià)于 Xilinx 7 系列 FPGA,因此我們將首先介紹 FPGA 的架構(gòu)。簡化的 FPGA 基本結(jié)構(gòu)由 6 部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層
    的頭像 發(fā)表于 10-25 16:50 ?3335次閱讀
    <b class='flag-5'>詳解</b><b class='flag-5'>FPGA</b>的基本結(jié)構(gòu)

    探秘四大主流芯片架構(gòu):誰將主宰未來科技?

    在科技日新月異的今天,芯片作為現(xiàn)代電子設(shè)備的心臟,其架構(gòu)的選擇與設(shè)計(jì)顯得尤為重要。目前市場上主流的芯片架構(gòu)有種:X86、ARM、RISC-V和MIPS。它們各具特色,廣泛應(yīng)用于各種電子設(shè)備中。本文將詳細(xì)剖析這四大主流芯片架構(gòu)的特點(diǎn)、優(yōu)勢及應(yīng)用領(lǐng)域。
    的頭像 發(fā)表于 07-31 11:15 ?4896次閱讀
    探秘<b class='flag-5'>四大</b>主流芯片架構(gòu):誰將主宰未來科技?