一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時鐘樹設(shè)計(jì)師的 5 個問題

qjqb ? 2023-01-04 11:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

與設(shè)計(jì)的其余部分相比,時序部分經(jīng)常被忽視

時鐘振蕩器運(yùn)行您的組件并確保一切都在系統(tǒng)地運(yùn)行。盡管時序部件很常見且很重要,但與設(shè)計(jì)的其余部分相比,它們常常被忽視。在設(shè)計(jì)時鐘樹時,在選擇最佳時序解決方案時要考慮幾個因素。我們將根據(jù)您的應(yīng)用程序的形式和功能,了解選擇時鐘的五個常見注意事項(xiàng)。

1. 是同步設(shè)計(jì)還是自由運(yùn)行設(shè)計(jì)?

自由運(yùn)行的應(yīng)用程序需要獨(dú)立的時鐘,沒有任何特殊的鎖相或同步要求。示例包括標(biāo)準(zhǔn)處理器、內(nèi)存控制器、片上系統(tǒng) (SoC) 和外圍組件(例如 USB、PCI Express 開關(guān))。

同步系統(tǒng)需要跨所有相關(guān)系統(tǒng)的連續(xù)通信和網(wǎng)絡(luò)級同步。在這些應(yīng)用中,基于低帶寬鎖相環(huán) (PLL) 的時鐘提供抖動濾波以確保維持網(wǎng)絡(luò)級同步。例如,將所有序列化-反序列化 (SerDes) 參考時鐘與高精度網(wǎng)絡(luò)參考時鐘(例如 Stratum 3 或 GPS)同步可確保所有系統(tǒng)節(jié)點(diǎn)之間的同步。同步時鐘樹的示例包括光傳輸網(wǎng)絡(luò) (OTN)、同步光網(wǎng)絡(luò)和同步數(shù)字體系 (SONET/SDH)、移動回程、同步以太網(wǎng)和高清串行數(shù)字接口 (HD SDI) 視頻傳輸。

考慮事項(xiàng):您將使用的時鐘類型取決于時序架構(gòu)是自由運(yùn)行還是同步。如果架構(gòu)是自由運(yùn)行的,則應(yīng)使用時鐘發(fā)生器。相反,同步設(shè)計(jì)需要抖動衰減時鐘。盡管同步系統(tǒng)不需要具有相同的頻率,但它們需要具有相同的相位。

2. 你需要什么時鐘頻率?

當(dāng)需要多個參考頻率時,時鐘發(fā)生器和時鐘緩沖器很有用,并且目標(biāo) IC 都在同一塊電路板上,或者位于同一 IC 或現(xiàn)場可編程門陣列 (FPGA) 中。

時鐘發(fā)生器面臨的挑戰(zhàn)是系統(tǒng)布局。將晶體放置在其目標(biāo) IC 附近既簡單又便宜。另一方面,盡管能夠降低成本,但將時鐘信號從時鐘發(fā)生器路由到其目標(biāo) IC 可能具有挑戰(zhàn)性。實(shí)施仔細(xì)的設(shè)計(jì)和其他技術(shù)可以確保集中式時鐘源提供相同的性能。通常,如果需要四個或更多時鐘,設(shè)計(jì)人員可以通過使用時鐘發(fā)生器來節(jié)省資金。

考慮事項(xiàng):在考慮時鐘發(fā)生器時,一定要選擇能夠輸出與您的設(shè)計(jì)兼容的頻率的發(fā)生器。Silicon Labs 的時鐘發(fā)生器可以使用其ClockBuilder Pro 軟件進(jìn)行編程,以滿足特定的頻率、輸出和格式要求??蛻艨梢远ㄖ乒S編程的時鐘發(fā)生器樣品,通常需要兩周的交貨時間。

3.每個頻率需要多少個?

時鐘緩沖器分配輸入/參考時鐘的多個副本或簡單派生。

參考時鐘可以來自時鐘發(fā)生器、XO 或系統(tǒng)時鐘。時鐘緩沖器將其輸入時鐘從兩個輸出擴(kuò)展到 10 個以上。它們可以包括 I 2 C、SPI 或引腳控制功能,例如信號電平和格式轉(zhuǎn)換、電壓電平轉(zhuǎn)換、多路復(fù)用和輸入分頻。這些功能通過消除組件、分壓器和信號電平轉(zhuǎn)換電路來節(jié)省空間和成本。

考慮事項(xiàng):參考 Silicon Lab 的時序產(chǎn)品選擇器指南,選擇與您設(shè)計(jì)的輸出數(shù)量(或更多)、輸出格式和抖動要求相匹配的緩沖器。

4. 每個時鐘需要什么樣的抖動性能?

抖動性能在各種條件下各不相同,包括:

設(shè)備配置

操作頻率

信號格式

輸入時鐘轉(zhuǎn)換率和抖動

電源和電源噪聲

抖動定義為時域中與理想?yún)⒖紩r鐘的時間偏差,是時序組件的關(guān)鍵規(guī)格。如果不加以解決,過多的時鐘抖動會損害系統(tǒng)性能。對于 IC,抖動規(guī)格將作為時域測量給出,或者在高性能應(yīng)用中更常見的是,作為 RMS 相位抖動中的頻域測量給出。

考慮事項(xiàng):應(yīng)估計(jì)總時鐘樹抖動,以確定在采用時鐘樹之前是否有足夠的系統(tǒng)級設(shè)計(jì)余量。如果抖動太高或指定不當(dāng),時鐘性能較差的組件可能會危及整個系統(tǒng)。重要的是要注意時鐘樹的抖動不僅僅是每個組件的 MAX 規(guī)格的總和;它是每個設(shè)備的 MAX RMS 抖動的平方和的根。

參考 Silicon Labs 的相位噪聲抖動計(jì)算器工具,輕松識別滿足抖動要求的時鐘和振蕩器。

5. 每個時鐘需要什么樣的信號格式級別?

時鐘和緩沖器有多種不同的格式,包括:

扇出:定義單個邏輯門的輸出可以饋送的最大數(shù)字輸入數(shù)的術(shù)語。大多數(shù)晶體管-晶體管邏輯 (TTL) 門最多可以為 10 個其他數(shù)字門或設(shè)備供電。因此,典型的 TTL 門的扇出值為 10。

低壓正發(fā)射極耦合邏輯 (LVPECL):正發(fā)射極耦合邏輯 (PECL) 的功率優(yōu)化版本使用 3.3V 正電源。

低壓差分信號 (LVDS):不僅是物理層規(guī)范,而且是通信標(biāo)準(zhǔn)和應(yīng)用程序經(jīng)常添加的數(shù)據(jù)鏈路層。

電流模式邏輯 (CML):在標(biāo)準(zhǔn)電路板上以 312.5Mbit/s 和 3.125Gbit/s 之間的速度傳輸數(shù)據(jù)。

高速電流控制邏輯 (HCSL):具有兩個可在 0 和 14mA 之間切換的輸出引腳的差分邏輯。

低壓互補(bǔ)金屬氧化物半導(dǎo)體 (LVCMOS):LVCMOS的目標(biāo)是縮小集成電路的器件幾何尺寸,從而降低工作電壓。

考慮事項(xiàng):使用符合您的設(shè)計(jì)和相關(guān)要求的格式。上述每個時序部件都有許多不同的格式以支持各種設(shè)計(jì)類型。

Silicon Labs 時序解決方案

作為高性能時鐘和振蕩器的領(lǐng)導(dǎo)者,Silicon Labs 的計(jì)時解決方案提供業(yè)內(nèi)最廣泛的晶體振蕩器、時鐘發(fā)生器、時鐘緩沖器和抖動衰減器系列產(chǎn)品組合(圖 1)。此外,Silicon Labs 為時鐘提供最大的頻率靈活性以及業(yè)界最低的抖動。在購買時鐘之前,一定要問自己這里列出的五個問題,以幫助縮小支持您設(shè)計(jì)的最佳選擇范圍。

poYBAGO07WmALtYQAAAtKAJUQrs447.jpg

圖 1:Silicon Labs 計(jì)時解決方案組合結(jié)合了頻率靈活性和一流的抖動性能。(來源:對稱電子)

審核編輯hhy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 時鐘樹
    +關(guān)注

    關(guān)注

    0

    文章

    56

    瀏覽量

    11048
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    電源工程的核心技能體系

    電源工程的核心技能體系需覆蓋從基礎(chǔ)理論到專業(yè)實(shí)踐、工具應(yīng)用及行業(yè)適配的全鏈條能力。以下是系統(tǒng)化的技能框架,按知識層級和應(yīng)用場景展開,幫助從業(yè)者明確能力提升路徑: 一、基礎(chǔ)理論層:核心知識根基
    的頭像 發(fā)表于 06-05 09:44 ?660次閱讀

    白話理解RCC時鐘(可下載)

    時鐘就像是單片機(jī)的“心臟”,單片機(jī)正常工作離不開時鐘的支持,下圖是我們單片機(jī)的時鐘 ,它反映了單片機(jī)的時鐘關(guān)系。我們來詳細(xì)描述一下
    發(fā)表于 03-27 13:50 ?0次下載

    【Simcenter FLOEFD】利用完全嵌入CAD的CFD軟件,幫助設(shè)計(jì)師盡早評估流體流動和傳熱,從而縮短開發(fā)時間

    解決方案優(yōu)勢利用完全嵌入CAD的CFD軟件,幫助設(shè)計(jì)師在NX軟件、SolidEdge軟件、CATIA和Creo中盡早評估流體流動和傳熱,從而縮短開發(fā)時間。前置CFD仿真以縮短開發(fā)時間利用面向設(shè)計(jì)師
    的頭像 發(fā)表于 03-19 16:33 ?460次閱讀
    【Simcenter FLOEFD】利用完全嵌入CAD的CFD軟件,幫助<b class='flag-5'>設(shè)計(jì)師</b>盡早評估流體流動和傳熱,從而縮短開發(fā)時間

    求解答,設(shè)備問題

    請問,rk3588j要再提取一USB3.0接口設(shè)備怎么改
    發(fā)表于 02-20 11:22

    科技在物聯(lián)網(wǎng)方面

    給其他設(shè)備或云端進(jìn)行分析和處理。 與通信企業(yè)合作:宇科技可能與通信企業(yè)展開合作,共同探索5G、6G等新一代通信技術(shù)在機(jī)器人領(lǐng)域的應(yīng)用,以提升機(jī)器人的通信效率和穩(wěn)定性,滿足物聯(lián)網(wǎng)場景下大量設(shè)備連接和數(shù)
    發(fā)表于 02-04 06:48

    嵌入式學(xué)習(xí)-飛凌嵌入式ElfBoard ELF 1板卡-初識設(shè)備之設(shè)備組成和結(jié)構(gòu)

    前邊講解了內(nèi)核編譯選項(xiàng)的配置,這一節(jié)我們詳細(xì)講一下設(shè)備。設(shè)備的知識是Linux驅(qū)動開發(fā)人員必備的技能,我們現(xiàn)在使用的Linux內(nèi)核,絕大多數(shù)都是支持設(shè)備功能的,掌握設(shè)備是軟件嵌
    發(fā)表于 01-08 08:32

    飛凌嵌入式ElfBoard ELF 1板卡-初識設(shè)備之設(shè)備組成和結(jié)構(gòu)

    前邊講解了內(nèi)核編譯選項(xiàng)的配置,這一節(jié)我們詳細(xì)講一下設(shè)備。設(shè)備的知識是Linux驅(qū)動開發(fā)人員必備的技能,我們現(xiàn)在使用的Linux內(nèi)核,絕大多數(shù)都是支持設(shè)備功能的,掌握設(shè)備是軟件嵌
    發(fā)表于 01-07 09:16

    一千余字解讀stm32時鐘

    第一節(jié)概述時鐘的概念可以類比于人體的心臟和血液循環(huán)系統(tǒng)。就像心臟通過周期性的收縮將血液泵向身體各處一樣,MCU的運(yùn)行依賴于周期性的時鐘脈沖來驅(qū)動。這些脈沖通常由外部晶體振蕩器提供時鐘
    的頭像 發(fā)表于 12-30 21:01 ?2822次閱讀
    一千余字解讀stm32<b class='flag-5'>時鐘</b><b class='flag-5'>樹</b>

    英飛特電子亮相第十三屆照明設(shè)計(jì)師交流年會暨光工展

    近日,“追光而行,心向未來”第十三屆照明設(shè)計(jì)師交流年會暨光工展在杭州召開,秉持以“設(shè)計(jì)”鏈接產(chǎn)品和工程的理念,年會同期還舉辦了照明工程展覽會—光工展,作為本次年會的重要組成部分,這不僅僅是一場照明
    的頭像 發(fā)表于 11-06 11:39 ?681次閱讀

    使用15時鐘周期的ADS7841和ADS7844

    電子發(fā)燒友網(wǎng)站提供《使用15時鐘周期的ADS7841和ADS7844.pdf》資料免費(fèi)下載
    發(fā)表于 10-23 10:27 ?2次下載
    使用15<b class='flag-5'>個</b><b class='flag-5'>時鐘</b>周期的ADS7841和ADS7844

    什么是默克爾(Merkle Tree)?如何計(jì)算默克爾根?

    01 默克爾的概念 默克爾(Merkle Tree)是一種特殊的二叉,它的每個節(jié)點(diǎn)都存儲了一數(shù)據(jù)塊的哈希值。哈希值是一種可以將任意長度的數(shù)據(jù)轉(zhuǎn)換為固定長度的字符串的算法,它具有
    的頭像 發(fā)表于 09-30 18:22 ?2370次閱讀
    什么是默克爾<b class='flag-5'>樹</b>(Merkle Tree)?如何計(jì)算默克爾根?

    器件的時鐘配置和TAx5x1x系列的靈活時鐘

    電子發(fā)燒友網(wǎng)站提供《器件的時鐘配置和TAx5x1x系列的靈活時鐘.pdf》資料免費(fèi)下載
    發(fā)表于 08-28 11:03 ?0次下載
    器件的<b class='flag-5'>時鐘</b>配置和TAx<b class='flag-5'>5</b>x1x系列的靈活<b class='flag-5'>時鐘</b>

    LMK5B12204具有兩頻域的超低抖動網(wǎng)絡(luò)同步器時鐘數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《LMK5B12204具有兩頻域的超低抖動網(wǎng)絡(luò)同步器時鐘數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-21 10:04 ?0次下載
    LMK<b class='flag-5'>5</b>B12204具有兩<b class='flag-5'>個</b>頻域的超低抖動網(wǎng)絡(luò)同步器<b class='flag-5'>時鐘</b>數(shù)據(jù)表

    時鐘抖動和時鐘偏移的區(qū)別

    時鐘抖動(Jitter)和時鐘偏移(Skew)是數(shù)字電路設(shè)計(jì)中兩重要的概念,它們對電路的時序性能和穩(wěn)定性有著顯著的影響。下面將從定義、原因、影響以及應(yīng)對策略等方面詳細(xì)闡述時鐘抖動和
    的頭像 發(fā)表于 08-19 18:11 ?2159次閱讀

    使用FPGA產(chǎn)生一5MHz的時鐘信號,怎樣把脈沖信號疊加到時鐘信號上?

    我使用FPGA產(chǎn)生一5MHz的時鐘信號,0V-3.3V。為了測試產(chǎn)品的穩(wěn)定性,需要在這個時鐘信號的低電平位置疊加一脈沖信號,此脈沖信號也
    發(fā)表于 08-19 07:18