一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

低延遲和完整的PCIe 5.0信號(hào),Retimer芯片不可或缺

E4Life ? 來源:電子發(fā)燒友網(wǎng) ? 作者:周凱揚(yáng) ? 2023-01-29 08:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報(bào)道(文/周凱揚(yáng))隨著每代PCIe單通道速度的翻倍提高,電路板上的PCIe信號(hào)覆蓋范圍其實(shí)是在減小的,所以現(xiàn)在的服務(wù)器都開始用上了PCIe信號(hào)增強(qiáng)器。在PCIe3.0時(shí)代,主要用于放大模擬信號(hào)的redriver芯片往往就能解決問題,實(shí)現(xiàn)更長(zhǎng)的線纜長(zhǎng)度。

而到了PCIe4.0、5.0,以及即將到來的6.0時(shí)代,為了實(shí)現(xiàn)低延遲和完整的信號(hào)再生,就需要在數(shù)字域工作的retimer芯片,采用信號(hào)調(diào)理技術(shù)來增加傳輸距離。否則的話,就只能在PCB材料上采用低損耗設(shè)計(jì),提升的成本也會(huì)多上不少。正因如此,不少?gòu)S商都開始推出自己的PCIeRetimer芯片,與此同時(shí)也開始兼容基于PCIe,且對(duì)延遲更加敏感的CXL。

瀾起科技

1月初,瀾起科技宣布其PCIe5.0/CXL 2.0 Retimer芯片成功實(shí)現(xiàn)量產(chǎn),這也是其PCIe4.0 Retimer芯片的換代產(chǎn)品。該芯片產(chǎn)品型號(hào)為M88RT51632,是一個(gè)16通道的PCIe5.0/CXL 2.0 Retimer芯片。據(jù)瀾起科技給出的數(shù)據(jù),該芯片符合PCI-SIG和CXL組織的技術(shù)規(guī)范,并采用了主流封裝,支持到5.0下的最高32GT/s傳輸速率,傳輸延遲更是低至5ns。
PCIe5.0/CXL 2.0 Retimer芯片/ 瀾起科技

由于同時(shí)支持SRIS和Retimer級(jí)聯(lián)等復(fù)雜拓?fù)浣Y(jié)構(gòu),PCIe5.0 Retimer可以幫助CPUGPU、SSD和NIC等實(shí)現(xiàn)更高速率和更低延遲的互聯(lián)。對(duì)CXL的支持,也證明了這一互聯(lián)標(biāo)準(zhǔn)開始在服務(wù)器市場(chǎng)呈現(xiàn)普及的趨勢(shì),未來的智算中心、CXL內(nèi)存池等都將受益于此。

面對(duì)未來必將普及的PCIe6.0,速率已經(jīng)高達(dá)64GT/s,瀾起科技表示也在緊跟互聯(lián)技術(shù)前沿,已經(jīng)開始了PCIe6.0 Retimer芯片的研發(fā)。這類PCIeRetimer芯片的存在,也能為瀾起科技本身的服務(wù)器CPU產(chǎn)品提供支持,比如最新發(fā)布的第四代津逮CPU,就支持PCIe5.0和CXL 1.1。

Microchip

Microchip更是早在2020年就發(fā)布了XpressConnectPCIe5.0和CXL Retimer系列,包含PM8658、PM8659兩款芯片,分別是8通道和16通道的,所以單個(gè)芯片可以用于多個(gè)X1、X2或X4鏈路。在延遲上,Microchip表示比PCIe規(guī)范低80%以上,管腳延遲可以做到10ns以內(nèi)。
XpressConnect系列Retimer芯片/ Microchip

Microchip稱XpressConnect系列Retimer為PCIe5.0和CXL 1.1/2.0提供了優(yōu)秀的信號(hào)調(diào)理技術(shù),在支持英特爾PCIe5.0 Retimer補(bǔ)充特性的同時(shí),也采用了標(biāo)準(zhǔn)BGA封裝,當(dāng)然16通道的PM8659芯片在封裝上也要更大一些。

Microchip也介紹Retimer芯片幾種常見應(yīng)用,除了用于Riser卡這種擴(kuò)展卡以外,還可以用在主板上,從而支持PCIe或CXL附加卡,也能用于NVMe背板,支持到更多PCIe5.0的固態(tài)硬盤。值得一提的是,Microchip的XpressConnectRetimer也可以與其SwitchtecPCIe交換機(jī)芯片配對(duì),從而在低延遲的信令模式下工作,將系統(tǒng)延遲額外降低70%。

Astera Labs

另一大PCIeRetimer廠商Astera Labs,也推出了支持PCIe5.0和CXL的智能Retimer。Astera Labs稱其智能Retimer既是百分百在云端設(shè)計(jì)的,也是專為云端打造的。結(jié)合其Cloud-Scale Interop Lab測(cè)試方案,可以測(cè)試那些客戶尚未擁有的主流CPU、GPU和交換機(jī)等設(shè)備,并給到一份完整的測(cè)試報(bào)告,縮短開發(fā)時(shí)間。

Astera Labs的PCIe5.0智能Retimer芯片分為8通道的PT5081L和16通道的PT516L,同時(shí)也給出了僅支持PCIe5.0和同時(shí)支持CXL的型號(hào)。據(jù)其規(guī)格書可以看出,其智能Retimer芯片可在使用低成本PCB材料和連接器,并保證32GT/s速率的情況下,將信號(hào)擴(kuò)展36dB。

小結(jié)

除了以上三家企業(yè)外,譜瑞也在準(zhǔn)備其PCIe5.0 Retimer芯片,早在2020年16通道PCIe4.0 RetimerPS8926的發(fā)布公告中,譜瑞就表示PCIe5.0的版本已經(jīng)在開發(fā)準(zhǔn)備中,想必很快就會(huì)推出。至于從PCIeRetimer的設(shè)計(jì)來看,目前幾家廠商還是與英特爾的聯(lián)系更為緊密,尤其是在對(duì)英特爾PCIeRetimer的補(bǔ)充特性支持上,可想而知英特爾在服務(wù)器市場(chǎng),仍處于優(yōu)勢(shì)地位。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1342

    瀏覽量

    85167
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCIe 5.0市場(chǎng)加速滲透,PCIe 6.0研發(fā)到來

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)PCIe 5.0作為新一代高速接口標(biāo)準(zhǔn),其帶寬大幅提升至32 GT/s,相較于PCIe 4.0翻了一番。這種高效的數(shù)據(jù)傳輸能力使得PCIe
    的頭像 發(fā)表于 01-27 00:03 ?5100次閱讀

    Diodes公司PCIe 5.0低損耗信號(hào)開關(guān)介紹

    PI3EQX64904、PI3EQX32914、PI3EQX32908 和 PI3EQX32908E 是高性能 ReDriver 信號(hào)調(diào)節(jié)器,設(shè)計(jì)用于增強(qiáng)各種高速數(shù)據(jù)產(chǎn)品應(yīng)用中的信號(hào)完整性。這四款器件最高支持
    的頭像 發(fā)表于 07-08 15:22 ?368次閱讀
    Diodes公司<b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b>低損耗<b class='flag-5'>信號(hào)</b>開關(guān)介紹

    高速接口如何選用電容MDDTVS管?信號(hào)完整性與防護(hù)性的雙重考量

    在當(dāng)今高速數(shù)字通信系統(tǒng)中,如USB3.x/4、HDMI2.1、Thunderbolt、PCIe5.0/6.0、10G以太網(wǎng)等,高達(dá)數(shù)Gbps甚至Tbps的數(shù)據(jù)傳輸速率對(duì)信號(hào)完整性提出了極高
    的頭像 發(fā)表于 05-06 14:28 ?209次閱讀
    高速接口如何選用<b class='flag-5'>低</b>電容MDDTVS管?<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整</b>性與防護(hù)性的雙重考量

    核芯互聯(lián)推出面向PCIe 5.0/6.0的32/64Gbps高速重驅(qū)動(dòng)器芯片CLH3264R

    PCIe 5.0、PCIe 6.0、CXL 2.0等超高速接口提供了更優(yōu)的國(guó)產(chǎn)化解決方案,助力企業(yè)突破信號(hào)完整性與系統(tǒng)能效的瓶頸。
    的頭像 發(fā)表于 03-14 11:44 ?737次閱讀

    為何原理圖比對(duì)是電子設(shè)計(jì)中不可或缺的功能?

    為何原理圖比對(duì)是電子設(shè)計(jì)中不可或缺的功能?原理圖比對(duì)功能是現(xiàn)代電子設(shè)計(jì)流程中不可或缺的一部分,能夠提高設(shè)計(jì)的準(zhǔn)確性、效率和協(xié)作能力。它不僅能夠幫助團(tuán)隊(duì)在設(shè)計(jì)階段減少錯(cuò)誤,還能在后期的維護(hù)和版本管理中
    的頭像 發(fā)表于 03-10 11:02 ?525次閱讀
    為何原理圖比對(duì)是電子設(shè)計(jì)中<b class='flag-5'>不可或缺</b>的功能?

    有獎(jiǎng)直播 | 3/13 群聯(lián)高速 IC redriver / retimer 發(fā)展計(jì)劃 (GEN6)

    與產(chǎn)品優(yōu)勢(shì)。深入探討高速傳輸需求與技術(shù)突破本次研討會(huì)將圍繞PCIe5.0/6.0的核心技術(shù)——retimer和redriver展開,重點(diǎn)剖析市場(chǎng)對(duì)高速信號(hào)傳輸?shù)男枨螅?/div>
    的頭像 發(fā)表于 03-06 16:33 ?371次閱讀
    有獎(jiǎng)直播 | 3/13 群聯(lián)高速 IC redriver / <b class='flag-5'>retimer</b> 發(fā)展計(jì)劃 (GEN6)

    瀾起科技發(fā)布PCIe 6.x/CXL 3.x Retimer芯片并成功送樣

    瀾起科技近日宣布,其最新研發(fā)的PCIe? 6.x/CXL? 3.x Retimer芯片M88RT61632已成功問世,并已向客戶送樣。該芯片旨在為人工智能、云計(jì)算等前沿應(yīng)用場(chǎng)景提供更為
    的頭像 發(fā)表于 02-05 17:45 ?773次閱讀

    瀾起科技PCIe 6.x/CXL 3.x Retimer芯片面世

    瀾起科技近日宣布,其自主研發(fā)的PCIe 6.x/CXL 3.x Retimer芯片已成功面世,并已順利向客戶送樣。同時(shí),該公司正積極投入PCIe 7.0
    的頭像 發(fā)表于 01-23 16:29 ?565次閱讀

    瀾起科技正式推出PCIe 6.x/CXL 3.x Retimer芯片

    ,進(jìn)一步鞏固了其在高性能互連解決方案領(lǐng)域的領(lǐng)先地位。 據(jù)悉,該Retimer芯片專為人工智能和云計(jì)算等高端應(yīng)用場(chǎng)景設(shè)計(jì),旨在提供性能更為卓越的PCIe互連解決方案。通過采用先進(jìn)的技術(shù)和工藝,瀾起科技成功地將
    的頭像 發(fā)表于 01-22 15:08 ?700次閱讀

    瀾起科技推出PCIe 6.x/CXL 3.x Retimer芯片

    瀾起科技今日宣布推出其最新研發(fā)的PCIe 6.x/CXL 3.x Retimer芯片,并已向客戶成功送樣,旨在為人工智能和云計(jì)算等應(yīng)用場(chǎng)景提供性能更卓越的PCIe互連解決方案。這是瀾起
    的頭像 發(fā)表于 01-22 10:51 ?571次閱讀

    BGA芯片封裝:現(xiàn)代電子產(chǎn)業(yè)不可或缺的技術(shù)瑰寶

    不可或缺的一部分。本文將深入探討B(tài)GA芯片的定義、特點(diǎn)以及BGA封裝工藝的詳細(xì)流程,為讀者揭開這一先進(jìn)封裝技術(shù)的神秘面紗。
    的頭像 發(fā)表于 12-13 11:13 ?3681次閱讀
    BGA<b class='flag-5'>芯片</b>封裝:現(xiàn)代電子產(chǎn)業(yè)<b class='flag-5'>不可或缺</b>的技術(shù)瑰寶

    PCIe信號(hào)完整性問題解決方案

    PCIe(Peripheral Component Interconnect Express)信號(hào)完整性問題可能導(dǎo)致數(shù)據(jù)傳輸錯(cuò)誤、系統(tǒng)不穩(wěn)定甚至完全失效。以下是一些針對(duì)PCIe
    的頭像 發(fā)表于 11-26 15:18 ?2228次閱讀

    PCIe延遲對(duì)系統(tǒng)性能的影響

    能有著不可忽視的影響。 PCIe延遲的定義 PCIe延遲是指數(shù)據(jù)在PCIe總線上從一個(gè)設(shè)備傳輸?shù)?/div>
    的頭像 發(fā)表于 11-26 15:14 ?2326次閱讀

    pcie布線對(duì)信號(hào)傳輸?shù)挠绊?/a>

    隨著計(jì)算機(jī)技術(shù)的發(fā)展,數(shù)據(jù)傳輸速度的要求越來越高。PCI Express(PCIe)作為一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),其性能和可靠性在很大程度上取決于布線設(shè)計(jì)。 1. 信號(hào)完整性(SI)
    的頭像 發(fā)表于 11-13 10:38 ?1297次閱讀

    pcie 4.0與pcie 5.0的區(qū)別

    per second),這意味著在x16配置下,PCIe 4.0的理論最大帶寬為64 GB/s。而PCIe 5.0則進(jìn)一步提升,每通道速率達(dá)到了32 GT/s,x16配置下的理論最大帶寬
    的頭像 發(fā)表于 11-13 10:35 ?1.5w次閱讀