當(dāng)裸片尺寸無法繼續(xù)擴大時,開發(fā)者開始考慮投入對 3D 堆疊裸片方法的研究。考慮用于 3D 封裝的高端器件已經(jīng)將當(dāng)前的可測試性設(shè)計 (DFT) 解決方案推向了極限。
如果設(shè)計人員已經(jīng)幾乎無法平衡工具運行時間、片上面積需求、向量數(shù)量和測試時間,他們?nèi)绾卧?3D 器件上去實現(xiàn) DFT 呢?
3D IC 測試簡介
幾種設(shè)計趨勢相結(jié)合,顯著增加了 IC 測試生成所需的計算資源。首先是設(shè)計規(guī)模和復(fù)雜性的增長。與此同時,可用于 2D 封裝測試訪問的 I/O 更少了。
這些因素也導(dǎo)致測試覆蓋率、良率、功耗和互連測試要求承受巨大壓力。3D 裸片堆疊和封裝是改進系統(tǒng)級封裝技術(shù)的重要一步。3D 裸片堆疊有多種方法,但它們的共同目標(biāo)是使用尺寸更小且良率高的裸片進行垂直堆疊。這種策略緩解了大型 2D 或 2.5D 器件的許多測試挑戰(zhàn)。
在對 3D 堆疊中組裝的裸片進行晶圓探針測試時,建議采用高質(zhì)量的已知良好裸片 (KGD) 測試。KGD 測試通常包括除裸片間互連測試以外的所有封裝測試。
然后,封裝測試需要進行裸片間 (D2D) 互連測試并重新運行 KGD 測試,以確保封裝和組裝期間沒有引入任何缺陷。每個級別的 3D 測試都需要進行故障診斷,包括完整的封裝級堆疊層診斷。
在本文中,我們詳細介紹了一種靈活可擴展、易于實現(xiàn)且全面的 3D IC DFT 解決方案。
圖 1:Tessent 3D DFT 解決方案概述
審核編輯:劉清
-
IC測試
+關(guān)注
關(guān)注
14文章
45瀏覽量
23842 -
DFT
+關(guān)注
關(guān)注
2文章
234瀏覽量
23310 -
3D封裝
+關(guān)注
關(guān)注
8文章
139瀏覽量
27707 -
KGD
+關(guān)注
關(guān)注
0文章
4瀏覽量
8164
原文標(biāo)題:易于實現(xiàn)且全面的 3D 堆疊裸片器件測試
文章出處:【微信號:Mentor明導(dǎo),微信公眾號:西門子EDA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
HT 可視化監(jiān)控頁面的 2D 與 3D 連線效果

英倫科技光場裸眼3D顯示產(chǎn)品在博物館裸眼3D顯示方面的應(yīng)用

英倫科技在光場裸眼3D顯示技術(shù)領(lǐng)域取得的成就和未來發(fā)展方向

英倫科技在裸眼3D顯示領(lǐng)域推出了多款創(chuàng)新產(chǎn)品

英倫科技12.1英寸裸眼3D平板電腦的應(yīng)用場景介紹(中英文版)

評論