一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

邏輯電平轉(zhuǎn)換電路原理講解

CHANBAEK ? 來(lái)源:CSDN博主-mosiwi ? 作者:CSDN博主-mosiwi ? 2023-03-16 10:01 ? 次閱讀

例解說(shuō):

發(fā)送一路

當(dāng)LV連接器的TXI-1為3V3高電平信號(hào)(LV排針接3V3,HV排針接5V)時(shí),Q1 mos管的柵極和源極之間的壓降為0V(TXI-1與LV排針之間的電壓),此時(shí)Q1 mos管不導(dǎo)通,TXO-1被R3電阻拉高,輸出5V高電平。

當(dāng)LV連接器的TXI-1為0V低電平信號(hào)(LV排針接3V3,HV排針接5V)時(shí),Q1 mos管的柵極和源極之間的壓降為3V3(TXI-1與LV排針之間的電壓),此時(shí)Q1 mos管導(dǎo)通,TXO-1與TXI-1電平相等,輸出0V低電平。

pYYBAGQSd-SATMK1AAIKNx3eD0o237.png

當(dāng)HV連接器的TXO-1為5V高電平信號(hào)(LV排針接3V3,HV排針接5V)時(shí),Q1 mos管的柵極和源極之間的壓降為0V(TXI-1與LV排針之間的電壓),此時(shí)Q1 mos管不導(dǎo)通,TXI-1被R1電阻拉高,輸出3V3高電平。

當(dāng)HV連接器的TXO-1為0V低電平信號(hào)(LV排針接3V3,HV排針接5V)時(shí),Q1 mos管的柵極和源極之間的壓降為0V(TXI-1與LV排針之間的電壓),此時(shí)Q1 mos管不導(dǎo)通,單是Q1 mos管的寄生二極管導(dǎo)通,壓降為0.3V,TXI-1電平為0.3V,輸出0.3V低電平(屬于低電平)。

發(fā)送二路

當(dāng)LV連接器的TXI-2為3V3高電平信號(hào)(LV排針接3V3,HV排針接5V)時(shí),Q2 mos管的柵極和源極之間的壓降為0V(TXI-1與LV排針之間的電壓),此時(shí)Q2 mos管不導(dǎo)通,TXO-2被R4電阻拉高,輸出5V高電平。

當(dāng)LV連接器的TXI-2為0V低電平信號(hào)(LV排針接3V3,HV排針接5V)時(shí),Q2 mos管的柵極和源極之間的壓降為3V3(TXI-1與LV排針之間的電壓),此時(shí)Q2 mos管導(dǎo)通,TXO-2與TXI-2電平相等,輸出0V低電平。

當(dāng)HV連接器的TXO-2為5V高電平信號(hào)(LV排針接3V3,HV排針接5V)時(shí),Q2 mos管的柵極和源極之間的壓降為0V(TXI-2與LV排針之間的電壓),此時(shí)Q2 mos管不導(dǎo)通,TXI-2被R2電阻拉高,輸出3V3高電平。

當(dāng)HV連接器的TXO-2為0V低電平信號(hào)(LV排針接3V3,HV排針接5V)時(shí),Q2 mos管的柵極和源極之間的壓降為0V(TXI-2與LV排針之間的電壓),此時(shí)Q2 mos管不導(dǎo)通,單是Q2 mos管的寄生二極管導(dǎo)通,壓降為0.3V,TXI-2電平為0.3V,輸出0.3V低電平(屬于低電平)

接收路

RX接收端只是簡(jiǎn)單的用2個(gè)電阻分壓,將5V電平信號(hào)轉(zhuǎn)換為2.5V電平信號(hào),因?yàn)?.5V在3.3V單片機(jī)系統(tǒng)的高電平電壓范圍內(nèi),會(huì)被識(shí)別為高電平,但是建議使用合適的電阻將電平分壓到3.3V。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 連接器
    +關(guān)注

    關(guān)注

    99

    文章

    15107

    瀏覽量

    138915
  • MOS管
    +關(guān)注

    關(guān)注

    108

    文章

    2503

    瀏覽量

    69517
  • 轉(zhuǎn)換電路
    +關(guān)注

    關(guān)注

    2

    文章

    206

    瀏覽量

    30752
  • 源極
    +關(guān)注

    關(guān)注

    1

    文章

    53

    瀏覽量

    8336
  • 電平信號(hào)
    +關(guān)注

    關(guān)注

    3

    文章

    26

    瀏覽量

    9230
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    雙向邏輯電平轉(zhuǎn)換電路圖分享

    雙向邏輯電平轉(zhuǎn)換器是一種電子器件,用于在不同電壓邏輯電平之間進(jìn)行轉(zhuǎn)換。它可以將一個(gè)
    的頭像 發(fā)表于 02-19 16:54 ?4547次閱讀
    雙向<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉(zhuǎn)換</b>器<b class='flag-5'>電路</b>圖分享

    邏輯電平轉(zhuǎn)換說(shuō)明

    邏輯電平轉(zhuǎn)換說(shuō)明自從TTL和5V的COMS成為邏輯電路的主導(dǎo)標(biāo)準(zhǔn)以來(lái),電子設(shè)計(jì)已發(fā)生了相當(dāng)大的改變?,F(xiàn)代電子系統(tǒng)日益增加的復(fù)雜性導(dǎo)致了低電壓邏輯
    發(fā)表于 10-24 13:43

    邏輯電平轉(zhuǎn)換芯片的問(wèn)題

    小弟畢設(shè)需要用到一個(gè)邏輯電平轉(zhuǎn)換模塊,主要問(wèn)題如下: 1、FPGA輸出的 3.3V 數(shù)字信號(hào) 需要通過(guò) 邏輯電平
    發(fā)表于 09-04 21:21

    負(fù)-正電源邏輯電平轉(zhuǎn)換電路

    負(fù)-正電源邏輯電平轉(zhuǎn)換電路
    發(fā)表于 04-02 09:19 ?1570次閱讀
    負(fù)-正電源<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉(zhuǎn)換</b>器<b class='flag-5'>電路</b>圖

    簡(jiǎn)單的邏輯電平變換電路

    簡(jiǎn)單的邏輯電平變換電路
    發(fā)表于 04-10 10:08 ?717次閱讀
    簡(jiǎn)單的<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>變換<b class='flag-5'>電路</b>

    邏輯電平轉(zhuǎn)換

    摘要:邏輯電平轉(zhuǎn)換技術(shù)及其缺陷—Maxim的解決方案。 對(duì)邏輯電平轉(zhuǎn)換的需求越來(lái)越多的數(shù)字I
    發(fā)表于 04-23 14:01 ?3466次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉(zhuǎn)換</b>

    電平轉(zhuǎn)換器,電平轉(zhuǎn)換器原理和相關(guān)電路分析

    電平轉(zhuǎn)換器,電平轉(zhuǎn)換器原理和相關(guān)電路分析 在新一代電子電路設(shè)計(jì)中, 隨著低電壓
    發(fā)表于 03-24 14:41 ?8447次閱讀

    digilent邏輯電平轉(zhuǎn)換器介紹

    DigilentPmodLVLSHFT是一個(gè)數(shù)字邏輯電平轉(zhuǎn)換器。
    的頭像 發(fā)表于 11-29 14:53 ?2272次閱讀
    digilent<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉(zhuǎn)換</b>器介紹

    傳統(tǒng)邏輯電平轉(zhuǎn)換方法及其優(yōu)缺點(diǎn)

    由于晶體管-晶體管邏輯(TTL)和互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)是邏輯電路中的標(biāo)準(zhǔn)電平,因傳統(tǒng)邏輯電平
    發(fā)表于 08-12 16:16 ?3359次閱讀
    傳統(tǒng)<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉(zhuǎn)換</b>方法及其優(yōu)缺點(diǎn)

    FPGA邏輯電平的互連電平轉(zhuǎn)換詳細(xì)說(shuō)明

    電平轉(zhuǎn)換在實(shí)際電路設(shè)計(jì)中常常會(huì)用到,不同種類(lèi)邏輯電平之間的轉(zhuǎn)換一般通過(guò)特定
    發(fā)表于 01-07 17:07 ?13次下載
    FPGA<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>的互連<b class='flag-5'>電平</b><b class='flag-5'>轉(zhuǎn)換</b>詳細(xì)說(shuō)明

    雙向電平轉(zhuǎn)換電路——AiP2206

    在新一代電子電路設(shè)計(jì)中, 隨著低電壓邏輯的引入, 系統(tǒng)內(nèi)部常常出現(xiàn)輸入-輸出邏輯不協(xié)調(diào)的問(wèn)題, 從而提高了系統(tǒng)設(shè)計(jì)的復(fù)雜性。例如, 當(dāng)1.8V的數(shù)字電路與工作在3.3V的模擬
    的頭像 發(fā)表于 12-22 10:29 ?3829次閱讀
    雙向<b class='flag-5'>電平</b><b class='flag-5'>轉(zhuǎn)換</b><b class='flag-5'>電路</b>——AiP2206

    邏輯電平轉(zhuǎn)換

    自TTL和5V CMOS成為邏輯電路的主要標(biāo)準(zhǔn)以來(lái),電子設(shè)計(jì)發(fā)生了很大變化?,F(xiàn)代電子系統(tǒng)的日益復(fù)雜導(dǎo)致邏輯電壓降低,這反過(guò)來(lái)又可能導(dǎo)致系統(tǒng)內(nèi)邏輯系列的輸入和輸出電平不兼容。例如,工作在
    的頭像 發(fā)表于 03-02 13:55 ?2161次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉(zhuǎn)換</b>

    將5v轉(zhuǎn)換為3.3v的邏輯電平轉(zhuǎn)換電路

    ”。此問(wèn)題可能會(huì)導(dǎo)致災(zāi)難性的電路故障。為了解決這個(gè)問(wèn)題,我們使用稱(chēng)為邏輯電平轉(zhuǎn)換器的特殊電路。這些電路
    的頭像 發(fā)表于 06-18 11:30 ?7856次閱讀
    將5v<b class='flag-5'>轉(zhuǎn)換</b>為3.3v的<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉(zhuǎn)換</b>器<b class='flag-5'>電路</b>

    邏輯電平轉(zhuǎn)換電路原理講解

    當(dāng)LV連接器的TXI-1為3V3高電平信號(hào)(LV排針接3V3,HV排針接5V)時(shí),Q1 mos管的柵極和源極之間的壓降為0V(TXI-1與LV排針之間的電壓),此時(shí)Q1 mos管不導(dǎo)通,TXO-1被R3電阻拉高,輸出5V高電平。
    的頭像 發(fā)表于 06-25 09:10 ?1189次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉(zhuǎn)換</b><b class='flag-5'>電路</b>原理<b class='flag-5'>講解</b>

    什么是邏輯電平?如何實(shí)現(xiàn)電平轉(zhuǎn)換?(原理講解+電路圖)

    邏輯電平是數(shù)字電子系統(tǒng)中的關(guān)鍵概念之一。它決定了信號(hào)被認(rèn)定為高電平還是低電平,并進(jìn)一步影響著數(shù)字電路的正確操作。
    的頭像 發(fā)表于 11-24 08:20 ?1w次閱讀
    什么是<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>?如何實(shí)現(xiàn)<b class='flag-5'>電平</b><b class='flag-5'>轉(zhuǎn)換</b>?(原理<b class='flag-5'>講解</b>+<b class='flag-5'>電路</b>圖)