當(dāng)前設(shè)計(jì)的一款ADC芯片,其具有數(shù)據(jù)串行輸出模式,由于串行輸出的數(shù)據(jù)不能夠直接后接理想DAC進(jìn)行波形分析,因此不太方便。最好是能插入一個(gè)Serial_To_Parral的轉(zhuǎn)換模塊,將串行輸出的數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù),再后接理想DAC產(chǎn)生模擬波形,如此就便于FFT分析了。
Serial_To_Parral:這里說的串并轉(zhuǎn)換電路,指可以實(shí)現(xiàn)串行數(shù)據(jù)轉(zhuǎn)并行數(shù)據(jù)的電路。本文提到的Serial_To_Parral模塊是用VerilogA基本組件搭建的,以一個(gè)3bit數(shù)據(jù)的轉(zhuǎn)換作為示例,其原理框圖如下圖所示:
圖1:Serial_To_Parral原理框圖
該電路的思路是:移位寄存器負(fù)責(zé)對(duì)DATA的每bit數(shù)據(jù)進(jìn)行采樣并且向右移位,移位寄存器的每級(jí)輸出分別與右側(cè)并行寄存器的輸入相連。隨著CK最后一次上沿采樣完DATA數(shù)據(jù)后,在其后的半周期內(nèi)將并行寄存器上的數(shù)據(jù)同步輸出。
圖2:相關(guān)時(shí)序圖
并行寄存器的同步采樣時(shí)鐘為“并行同步時(shí)鐘產(chǎn)生電路”產(chǎn)生。注意到,產(chǎn)生同步采樣時(shí)鐘的電路使用了RD信號(hào)對(duì)DFF進(jìn)行復(fù)位。RD信號(hào)為ADC系統(tǒng)的讀取使能信號(hào),RD=0時(shí)有效。因此在RD=1期間,DFF復(fù)位,SAMP_CK=0,并行寄存器上的輸出保持不變。
-
寄存器
+關(guān)注
關(guān)注
31文章
5434瀏覽量
124438 -
adc
+關(guān)注
關(guān)注
99文章
6705瀏覽量
549177 -
波形
+關(guān)注
關(guān)注
3文章
390瀏覽量
32335 -
轉(zhuǎn)換電路
+關(guān)注
關(guān)注
2文章
207瀏覽量
30938 -
串行數(shù)據(jù)
+關(guān)注
關(guān)注
0文章
55瀏覽量
16767
發(fā)布評(píng)論請(qǐng)先 登錄
如何使用其gearbox功能來實(shí)現(xiàn)不同的比率的串并轉(zhuǎn)換功能

LVDS串并轉(zhuǎn)換與并串轉(zhuǎn)換設(shè)計(jì)

FPGA設(shè)計(jì)思想與技巧之串并轉(zhuǎn)換和流水線操作
請(qǐng)問用labview怎樣實(shí)現(xiàn)信源的串并轉(zhuǎn)換?
FPGA串并轉(zhuǎn)換實(shí)現(xiàn)問題
求問,簡(jiǎn)單的串并轉(zhuǎn)換怎樣實(shí)現(xiàn),不用移位寄存器。
FPGA串/并轉(zhuǎn)換的思想相關(guān)資料推薦
串并轉(zhuǎn)換VHDL代碼
84調(diào)制解調(diào)程序(包括串并轉(zhuǎn)換,判決等等)
串并轉(zhuǎn)換 通過多通道串-并轉(zhuǎn)換器將多個(gè)同步串行數(shù)據(jù)流轉(zhuǎn)換為并
基于CPLD的串并轉(zhuǎn)換和高速USB通信設(shè)計(jì)

并串轉(zhuǎn)換和串并轉(zhuǎn)換
單片機(jī)串并轉(zhuǎn)換實(shí)驗(yàn)的仿真電路圖和程序合集免費(fèi)下載

(18)FPGA串/并轉(zhuǎn)換的思想

評(píng)論